一种快速开关机防止爆音的静音电路的制作方法

文档序号:18792914发布日期:2019-09-29 19:07阅读:2341来源:国知局
一种快速开关机防止爆音的静音电路的制作方法

本发明涉及电路设计技术领域,尤其涉及一种快速开关机防止爆音的静音电路。



背景技术:

在电子产品的开关机中通产涉及静音设计,然而目前的开关机的静音设计中通常存在爆音的问题。

现有技术中通常通过下述两种方法来解决开关机中的爆音问题;

方法一,如图1所示,通过在主控芯片1的输入输出引脚gpio和功放芯片2的功放ic开关使能引脚pdn之间设置有下拉电阻rx,上述下拉电阻rx接地;然而上述方法一中的输入输出引脚gpio会输出在上电和掉电过程中设置有电平,从而导致下拉电阻rx无法快速放电,因此上述方法一无法在快速开关机中避免爆音问题的出现;

方法二,通过设置一个三极管和电容,使得在掉电过程通过电容充电使得三极管导通,从而实现静音功能;然而在上电过程中,电容无法快速充电使得三极管导通,因此上述方法二无法实现在上电过程中的静音功能,即方法二只能避免关机中的爆音问题,无法避免开机中的爆音问题。



技术实现要素:

针对现有技术中存在的上述问题,现提供一种旨在防止开关机中出现的爆音问题和快速实现开关机静音操作的快速开关机防止爆音的静音电路。

具体技术方案如下:

一种快速开关机防止爆音的静音电路,其中,静音电路包括:

输入端,用于提供一开机或关机电压;

主控芯片,设置有一输入输出引脚,输入输出引脚输出一静音信号;

降压电路,与输入端连接,用于降低开机或关机电压,以得到低于一导通电压的降压电压;

低电静音电路,分别与主控芯片和降压电路连接,用于根据降压电压依照静音信号输出一低电静音功效至一功放芯片;

放电电路,分别与低电静音电路、功放芯片和输入端连接,用于释放低电静音电路产生的额外电量。

优选的,静音电路,其中,降压电路包括:

第一电阻,连接于输入端和接地端之间;

第一三极管,设置在第一电阻和接地端之间,第一三极管的基极连接一分压电路的分压节点,第一三极管的发射极连接接地端,第一三极管的集电极连接第一电阻。

优选的,静音电路,其中,分压电路,设置在输入端和接地端之间,包括依次串联的第二电阻和第三电阻,第二电阻和第三电阻之间设置有分压节点。

优选的,静音电路,其中,低电静音电路包括:

第四电阻,设置在一电源端和接地端之间;

第二三极管,设置在第四电阻和接地端之间,第二三极管的基极连接第一三极管的集电极,第二三极管的发射极连接接地端,第二三极管的集电极连接第四电阻。

优选的,静音电路,其中,功放芯片包括:

功放ic开关使能引脚,连接低电静音节点,用于接收低电静音功效;

功放ic电源供电引脚,连接放电电路。

优选的,静音电路,其中,低电静音电路还包括:

第五电阻,连接在第二三极管的集电极和接地端之间;

第一电容,与第五电阻并联。

优选的,静音电路,其中,放电电路包括:

第六电阻,连接在第一三极管的集电极和接地端之间;

mos管,连接在第六电阻和接地端之间,mos管的漏极连接接地端,mos管的源极连接输入端,mos管的栅极连接第六电阻,输入端连接功放芯片的pvcc引脚;

第二电容,连接在输入端和接地端之间,第二电容的正极连接pvcc引脚;

第七电阻,连接在mos管的源极和pvcc引脚之间;

第八电阻,与第七电阻并联。

优选的,静音电路,其中,mos管为nmos管。

优选的,静音电路,其中,第一三极管和第二三极管均为npn型三极管。

优选的,静音电路,其中,导通电压为0.6v。

上述技术方案具有如下优点或有益效果:通过设置降压电路可以快速降低开机或关机电压以得到降压电压,使得低电静音电路可以快速根据降压电压输出低电静音功效以实现静音功能,并且通过放电电路释放额外电量,从而防止开关机中出现的爆音问题和快速实现开关机静音操作。

附图说明

参考所附附图,以更加充分的描述本发明的实施例。然而,所附附图仅用于说明和阐述,并不构成对本发明范围的限制。

图1为本发明现有技术中的电路图;

图2为本发明快速开关机防止爆音的静音电路实施例的电路图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。

需要说明的是,在不冲突的情况下,本发明中的实施例及实施例中的特征可以相互组合。

下面结合附图和具体实施例对本发明作进一步说明,但不作为本发明的限定。

本发明包括一种快速开关机防止爆音的静音电路,如图2所示,静音电路包括:

输入端amp,用于提供一开机或关机电压;

主控芯片1,设置有一输入输出引脚gpio,输入输出引脚gpio输出一静音信号;

降压电路,与输入端amp连接,用于降低开机或关机电压,以得到低于一导通电压的降压电压;

低电静音电路,分别与主控芯片1和降压电路连接,用于根据降压电压依照静音信号输出一低电静音功效至一功放芯片2;

放电电路,分别与低电静音电路、功放芯片2和输入端amp连接,用于释放低电静音电路产生的额外电量。

在上述实施例中,通过设置降压电路可以快速降低开机或关机电压以得到降压电压,由于降压电压低于导通电压,因此使得低电静音电路可以快速根据降压电压输出低电静音功效,并且通过放电电路释放额外电量,从而防止开关机中出现的爆音问题和快速实现开关机静音操作。

通过设置多个简单电路就可以实现开关机中的防止爆音操作,因此不需要增加pcb(printedcircuitboard,印刷电路板)的面积和层数,从而降低制作成本。

进一步地,在上述实施例中,降压电路包括:

第一电阻r1,连接于输入端amp和接地端gnd之间;

第一三极管q1,设置在第一电阻r1和接地端gnd之间,第一三极管q1的基极连接一分压电路的分压节点lx,第一三极管q1的发射极连接接地端gnd,第一三极管q1的集电极连接第一电阻r1。

由于降压电压是低于导通电压的,因此不需要进行充电,第一三极管q1可以快速在降压电压中输出高电平的功放ic开关使能控制信号pw_ctrl。

进一步地,在上述实施例中,分压电路,设置在输入端amp和接地端gnd之间,包括依次串联的第二电阻r2和第三电阻r3,第二电阻r2和第三电阻r3之间设置有分压节点lx。

上述分压电路用于降低开机或关机电压,以得到低于一导通电压的降压电压。

进一步地,在上述实施例中,低电静音电路包括:

第四电阻r4,设置在一电源端vcc和接地端gnd之间;

第二三极管q2,设置在第四电阻r4和接地端gnd之间,第二三极管q2的基极连接第一三极管q1的集电极,第二三极管q2的发射极连接接地端gnd,第二三极管q2的集电极连接第四电阻r4。

进一步地,在上述实施例中,功放芯片2包括:

功放ic开关使能引脚pdn,连接低电静音节点,用于接收低电静音功效;

功放ic电源供电引脚pvcc,连接放电电路。

进一步地,在上述实施例中,低电静音电路还包括:

第五电阻r5,连接在第二三极管q2的集电极和接地端gnd之间;

第一电容c1,与第五电阻r5并联。

进一步地,在上述实施例中,放电电路包括:

第六电阻r6,连接在第一三极管q1的集电极和接地端gnd之间;

mos管q3,连接在第六电阻r6和接地端gnd之间,mos管q3的漏极连接接地端gnd,mos管q3的源极连接输入端amp,mos管q3的栅极连接第六电阻r6,输入端amp连接功放芯片2的pvcc引脚;

第二电容c2,连接在输入端amp和接地端gnd之间,第二电容c2的正极连接pvcc引脚,用于存储额外电量;

第七电阻r7,连接在mos管q3的源极和pvcc引脚之间;

第八电阻r8,与第七电阻r7并联。

其中,可以通过mos管q3,第七电阻r7和第八电阻r8设置成电容放电电路,用于释放存储在第二电容c2中的额外电量。

进一步地,在上述实施例中,mos管q3为nmos管q3。

进一步地,作为优选的实施方式,第一三极管q1和所述第二三极管q2均为npn型三极管。

进一步地,作为优选的实施方式,第二电容c2为电解电容。

进一步地,作为优选的实施方式,输入端amp输出的原始电压可以为12v,在上电或掉电中,开机或关机电压可以降低为8v,其中导通电压可以为0.6v;

通过分压电路将开机或关机电压降低为低于导通电压的降压电压,此时第一三极管q1的集电极输出高电平的pw_ctrl信号至第二三极管q2的基极,此时第二三极管q2导通,并上述第二三极管q2依照静音信号输出低电静音功效至功放芯片2的pdn引脚,使得pdn引脚进行静音操作;

通过分压电路将开机或关机电压降低为低于导通电压的降压电压,此时第一三极管q1的集电极输出高电平的pw_ctrl信号通过第六电阻r6至nmos管q3的栅极,使得nmos管q3导通,并且通过设置有nmos管q3,第七电阻r7和第八电阻r8的电容放电回路释放存储在第二电容c2中的额外电量。

以上所述仅为本发明较佳的实施例,并非因此限制本发明的实施方式及保护范围,对于本领域技术人员而言,应当能够意识到凡运用本发明说明书及图示内容所作出的等同替换和显而易见的变化所得到的方案,均应当包含在本发明的保护范围内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1