同时支持射频信号与1553B信号共缆传输和冗余切换的电路的制作方法

文档序号:20700521发布日期:2020-05-12 15:37阅读:401来源:国知局
同时支持射频信号与1553B信号共缆传输和冗余切换的电路的制作方法

本发明涉及通信领域,具体涉及一种高速1553总线终端设备和1553b总线同时通信场景下支持射频信号与1553b信号共缆传输的技术,尤其是实现了1553b信号与射频信号共缆传输和冗余切换的电路。



背景技术:

有线载波ofdm调制解调通信方式,是扩展有线传输能力的一种重要方式,常见于电力、广播电视领域。比如在电力载波通信,线缆在提供供电的同时支持通信扩展能力。在广电领域的同轴线缆中作为多网融合的手段也采用了载波ofdm技术。载波ofdm技术被看作是为传统有线传输增加额外带宽容量的众多选择之一。与其他竞争技术(如以太网和光纤通道)相比,无需重新架设线缆和设备,良好的兼容性,使得这种方式可节省网络改造成本和时间。

1553b总线系统(数字式时分制指令/响应型多路传输数据总线)由数据总线、终端或子系统终端接口组成;通过分时传输(tdm)方式,实现系统中任意两个终端间相互交换信息;终端是数据总线和子系统的接口电子组件,从功能上说它可以是总线控制器(bc)、远程终端(rt)或总线监控器(bm)。

1553b总线系统通常用于硬实时通信,其中预期消息以确定性方式通过总线传送,具有已知等待时间并且消息未被成功解码的可能性非常低。对于这样的关键通信,mil-std-1553标准规定了主数据总线(总线a)和至少一个冗余总线(总线b,一般默认)提供通信路径冗余,对于双冗余总线应用,1553b标准要求1553接收器终端能够同时监听和解码主总线和冗余总线上的命令。

在1553b控制网络中,采用多载波ofdm旨在使用现有的有线通信基础设施(包括总线和接线电缆,耦合器和终端电阻)提供更高的吞吐量。

如图1所示,双冗余总线上连接有多个1553b总线终端设备,改进后的1553b总线系统还连接有多个高速1553b总线终端设备,进一步,为了兼容1553b总线原有物理链路的耦合器、线缆以及连接器等,在采用载波ofdm通信技术的基础上,需要将射频信号和原有1553b信号进行耦合,同时保证两种信号共缆传输,互不影响,同时接收接收夹杂有1553b信号的射频信号,以对进行分类提取,用于分析两者之间的干扰关系,方便后期进行干扰抵消处理。



技术实现要素:

针对现有技术的缺陷或不足,本发明的目的是提供一种同时支持射频信号与1553b信号共缆传输和冗余切换的电路。

为此,本发明所提供的同时支持射频信号与1553b信号共缆传输和冗余切换的电路包括ofdm调制器、功分器、两个耦合器、单刀开关、余度处理单元、ofdm解调器和1553b信号解调器;

所述ofdm调制器输出的基带信号经射频链路处理产生射频信号;

所述射频信号通过功分器分为两路信号,该两路信号分别通过两个耦合器耦合到两路互为冗余的1553b总线上;

所述余度处理单元用于监测两路1553b总线的工作情况,选择可靠性高的总线,控制单刀开关开合方向使得可靠性高的总线信号经相应耦合器、单刀开关传输给ofdm解调器与1553b信号调节器;

所述ofdm解调器用于解调接收到的总线信号中的ofdm信号;

所述1553b信号解调器用于解调接收到的总线信号中的1553b信号。

可选的,所述余度处理单元监测策略为:周期性监测两路1553b总线的工作情况;在每个周期,余度处理单元监测两路1553b总线的工作情况,选择其中可靠性高的总线接收其上的1553b信号;如某个周期内1553b总线发生故障,余度处理单元重新监测两路1553b总线的工作情况,选择其中可靠性高的总线接受其上的1553b信号。

可选的,所述余度处理单元根据各总线的snr(信噪比)、误码率或带宽选择可靠性高的总线。

优选的,所述耦合器为传输线型耦合器。

具体可选的,所述余度处理单元是在fpga器件内部采用硬件描述语言描述的逻辑功能。

可选的,所述射频链路由dac(digital-analogconverter,数模转换器)、lna(lownoiseamplifier,低噪声放大器)、pa(poweramplifier,功率放大器)串联而成。

同时本发明提供了一种高速1553b总线终端。所提供的高速1553b总线终端中安装有上述的电路。

进一步,本发明还提供了一种1553b总线。所提供的1553b总线上连接有上述的高速1553b总线终端。

本发明的电路可将无线通信领域的ofdm(正交频分复用)载波调制技术应用到标准1553b总线系统上提高系统性能。本发明电路不仅能够满足高速率传输服务要求,而且可以与传统1553b总线基础网络线路做到完全兼容,无需更改已有网络基础设置,无论是对原有系统升级还是新设计网络拓扑都提供了更加便捷的实施手段。

并且,两种不同制式的通信方式在物理线路上呈现出相互“叠加”,在各自通信方式下不会出现协议冲突问题。

鉴于高速1553类似于1553b总线都是半双工通信,可以共用发射时的耦合变压器,仅在信号余度选择时通过单刀双掷开关予以信号选择接收。这样最大化节省了接口电路的复杂程度,提高了可靠性。

附图说明

图1为高速1553总线控制器与1553b总线系统双冗余总线拓扑示意图;

图2为本发明电路的示意图;图中tx表示发射或发送,rx表示接收,a+、a-表示总线a的差分对,b+、b-表示总线b的差分对,spdt表示单刀开关;

图3为高速1553总线控制器与1553b总线的双余度连接关系示意图,实线表示发送时两条总线均工作,“虚线+实线”表示接收时其中一条总线工作,即接收端只接收其中一条总线的总线信息。

具体实施方式

除非另有说明,本发明的技术术语按照本领域的常规认识理解。

以下是关于本发明的具体实施例,以对本发明的内容做解释说明。

实施例1:

参考图2所示,该实施例的电路包括ofdm调制器、功分器、两个传输线型耦合器、单刀开关、余度处理单元、ofdm解调器和1553b信号解调器;

ofdm调制器输出的基带信号经射频链路处理产生射频信号,该射频信号通过功分器分为两路信号,该两路信号分别通过两个耦合器耦合到两路互为冗余的1553b总线上;其中,各耦合器连接到总线的差分总线上,射频链路由dac、lna、pa串联而成;

余度处理单元用于监测两路1553b总线的工作情况,选择可靠性高的总线,控制单刀开关开合方向使得可靠性高的总线信号经相应耦合器、单刀开关传输给ofdm解调器与1553b信号调节器;单刀开关初始开合方向人为选定;余度处理单元周期性监测两路1553b总线的工作情况;在每个周期,余度处理单元监测两路1553b总线的工作情况,选择其中可靠性高的总线接收其上的总线信号,即在每个周期选定一条总线,进入下一周期时重新选型,选择的依据是根据各总线的snr(信噪比)、误码率或带宽高低进行选择,各参数的具体阈值可根据总线性能确定;如某个周期内1553b总线系统发生故障(例如,总线系统接收端接收不到信号,或其中一总线不能通信),余度处理单元重新监测两路1553b总线的工作情况,选择其中可靠性高的总线接受其上的总线信号;在硬件上,余度处理单元是在fpga器件内部采用硬件描述语言描述的逻辑功能;之后,ofdm解调器用于解调接收到的总线信号中的ofdm信号(该ofdm信号可以直接是经过硬件混频器实施频谱搬移后的基带信号,也可以是对原始信号进行adc直接采样,数字化后在fpga内部实施数字频谱搬移后的基带信号);1553b信号解调器用于解调接收到的总线信号中的1553b信号。

从原理上讲,参考图3所示,上述电路将发送信号tx通过功分器一分为二,并将信号分别通过独立的耦合器耦合到两路互为冗余的1553b差分双绞屏蔽线上,在接收端rx以单刀双掷开关进行选择性接收,具体由余度选择单元周期性地监视总线的性能进行选择,接收其中一路总线的信号。

实施例2:

参考图1和2所示,基于上述电路示例,具体的1553b总线系统中,总线a和总线b连接了标准1553b总线终端设备和包含本发明电路的高速1553b总线终端设备,当这些设备工作时,在总线a和总线b上会传输标准的1553b总线信号,即差分曼彻斯特编码信号。

通信过程中满足1553b相关标准要求,同时,发送终端(包含本发明电路的高速1553b总线终端bc)的tx发送射频信号,经过本发明电路处理,其中一总线上的总线信号经过耦合器转换成曼彻斯特编码信号在rx接收端(包含本发明电路的高速1553b总线终端rt)会被接收到,并记性解调处理,在这个过程中,射频信号总线信号传输的信息内容不发生改变。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1