射频发射器的准确符号变化的制作方法

文档序号:31872290发布日期:2022-10-21 19:49阅读:52来源:国知局
射频发射器的准确符号变化的制作方法
射频发射器的准确符号变化


背景技术:

1.本公开整体涉及无线通信,并且更具体地,涉及减小射频通信中的信号失真。
2.在电子设备中,发射器和接收器可各自耦接到天线以使得该电子设备能够发射和接收无线信号,包括数字信号。电子设备可从待调制的传出数字(例如,基带)信号提取正交信号(例如,同相(i)和正交(q)数字信号)以进行发射。i和q信号中的每一者可为正或负。在一些情况下,单个符号选择信号可用于选择i/q信号的极性(正或负),这些i/q信号继而可用于从电子设备的射频(rf)数模转换器(dac)生成输出信号。然而,如果存在符号选择信号与i或q信号的上升沿或下降沿的甚至轻微不对准(例如,错误定时),则符号选择信号可引起输出信号的失真。符号选择信号的不对准可引起信号脉冲,该信号脉冲可在输出中产生噪声。此外,由失真的输出信号引起的噪声可减小或限制发射器的功率输出,并且可对接收由发射器发送的信号的接收器的灵敏度产生负面影响。


技术实现要素:

3.下面阐述本文所公开的某些实施方案的概要。应当理解,呈现这些方面仅仅是为了向读者提供这些特定实施方案的简明概要,并且这些方面并非旨在限制本公开的范围。实际上,本公开可涵盖下面可没有阐述的多个方面。
4.本公开的一个方面提供一种电子设备,该电子设备包括一个或多个天线和发射电路系统,该发射电路系统被配置为向该一个或多个天线发送发射信号。该发射电路系统包括数字前端,该数字前端被配置为接收输入信号并且基于该输入信号生成正数据信号、负数据信号和符号选择信号。该发射电路系统还包括操作地耦接到该数字前端的符号选择调整电路系统。该符号选择调整电路系统被配置为接收该符号选择信号并且基于该正数据信号的转变生成第一经调整符号选择信号。该符号选择调整电路系统还被配置为基于该负数据信号的转变生成第二经调整符号选择信号。该发射电路系统还包括操作地耦接到该符号选择调整电路系统的数模转换器。该数模转换器被配置为接收该第一经调整符号选择信号和该第二经调整符号选择信号,存储与该正数据信号和该负数据信号相关的多个带符号值,并且基于该第一经调整符号选择信号或该第二经调整符号选择信号改变该多个带符号值中的至少一个先前存储的带符号值的极性。该数模转换器还被配置为通过聚合该多个带符号值来生成该发射信号以改进该发射信号的信号质量。
5.本公开的另一方面提供一种方法,该方法包括:经由处理电路系统接收包括同相分量信号和正交分量信号的输入信号。该方法还包括:经由该处理电路系统基于该输入信号生成正数据信号和负数据信号。该方法还包括:经由该处理电路系统基于该输入信号生成符号选择信号。该方法还包括:经由该处理电路系统基于该符号选择信号并且与该正数据信号相关联地生成第一经调整符号选择信号。该第一经调整符号选择信号在第一值与第二值之间的转变在从该正数据信号的上升沿偏移的该正数据信号的周期的四分之一内发生。该方法还包括:经由该处理电路系统基于该符号选择信号并且与该负数据信号相关联地生成第二经调整符号选择信号。该第二经调整符号选择信号在该第一值与该第二值之间
的转变在从该负数据信号的下降沿偏移的该负数据信号的周期的四分之一内发生。该方法还包括:经由该处理电路系统向数模转换器的一个或多个存储单元应用该第一经调整符号选择信号或该第二经调整符号选择信号中的一者以改变存储在这些存储单元中的带符号值的极性。
6.本公开的另一方面提供一种电子设备,该电子设备包括一个或多个天线和发射电路系统,该发射电路系统被配置为向该一个或多个天线发送发射信号。该发射电路系统包括被配置为接收输入信号并且基于该输入信号生成第一数据信号和第二数据信号的数字前端。该发射电路系统还包括被配置为存储一个或多个带符号值并且生成该发射信号的数模转换器。该发射电路系统还包括操作地耦接到该数字前端和该数模转换器的信号选择电路系统。该信号选择电路系统被配置为接收该第一数据信号和该第二数据信号以及符号选择信号。该信号选择电路系统针对该第一数据信号和该第二数据信号中的每一者生成正数据信号和负数据信号。该信号选择电路系统基于该符号选择信号并且与该正数据信号相关联地生成第一经调整符号选择信号。该第一经调整符号选择信号的转变是在第一值和第二值之间。该信号选择电路系统基于该符号选择信号并且与该负数据信号相关联地生成第二经调整符号选择信号。该第二经调整符号选择信号的转变是在第一值和第二值之间。该信号选择电路系统将该第一经调整符号选择信号和该第二经调整符号选择信号发射到该数模转换器以改变该一个或多个带符号值中的至少一个带符号值的极性。
7.对上述特征的各种改进可能相对于本发明的各个方面而存在。也可在这些各个方面中加入其他特征。这些改进和附加特征可以单独存在,也可以任何组合的形式存在。例如,下面讨论的与一个或多个所示实施方案相关的各种特征可单独地或以任何组合形式结合到本发明上述方面的任何一个中。上文所呈现的简要概要仅旨在使读者熟悉本公开实施方案的特定方面和上下文,并不限制要求保护的主题。
附图说明
8.在阅读以下详细描述并参考下文所述的附图时可更好地理解本公开的各个方面,其中相似的数字是指相似的部分。
9.图1是根据本公开的实施方案的电子设备的框图。
10.图2是根据本公开的实施方案的图1的电子设备的功能框图,该电子设备可实现图1中所示的部件和/或下图中所述的电路系统和/或部件。
11.图3是根据本公开的实施方案的包括射频前端(rffe)的示例性收发器电路系统的框图。
12.图4a是根据本公开的实施方案的射频数模转换器(rf dac)的示例性存储单元的示意图。
13.图4b是根据本公开的实施方案的图4a的射频数模转换器的存储单元中的同相信号的符号变化的框图。
14.图4c是根据本公开的实施方案的图4a的射频数模转换器的存储单元中的同相信号和正交信号的符号变化的框图。
15.图4d是可存储在图4a的射频数模转换器的每个存储单元中或由其指示的各种状态的时序图。
16.图5是示例性符号选择信号电路系统的示意图,该符号选择信号电路系统使用单个符号选择信号来选择输出信号或其指示以存储在图4a的射频数模转换器的单元中。
17.图6a至图6c是有利于选择输出信号或其指示以存储在图3的rf dac的单元中的符号变化操作的时序图。
18.图7是根据本公开的实施方案的示例性符号选择信号电路系统的示意图,该符号选择信号电路系统选择输出信号或其指示以存储在图4a的射频数模转换器的单元中。
19.图8a是根据本公开的实施方案的从正同相信号到负同相信号(例如,从+i到-i)的符号变化操作的时序图,该符号变化操作有利于选择输出信号或其指示以存储在图7的示例性符号选择信号电路系统中。
20.图8b是根据本公开的实施方案的从负同相信号到正同相信号(例如,从-i到+i)的符号变化操作的时序图,该符号变化操作有利于选择输出信号或其指示以存储在图7的示例性符号选择信号电路系统中。
21.图9a是示出根据本公开的实施方案的耦接到图3和图4a的rf dac的存储单元的示例性信号选择电路系统的示意图。
22.图9b是示出根据本公开的实施方案的图4a的rf dac的每个存储单元的示例性单元电路系统的示意图。
23.图10a是根据本公开的实施方案的图3的rf dac的信号选择信号电路系统的符号信号调整器的框图。
24.图10b是根据本公开的实施方案的图3的rf dac的信号选择电路系统的数据信号发生器的框图。
25.图11是根据本公开的实施方案的关于图3讨论的发射电路的匹配网络的电路图。
26.图12是示出根据本公开的实施方案的存储在图3的rf dac的单元中的值的极性变化的操作的流程图。
27.图13是示出根据本公开的实施方案的图1的电子设备的发射器的输出的图表。
具体实施方式
28.下文将描述一个或多个具体实施方案。为了提供这些实施方案的简要描述,本说明书中未描述实际具体实施的所有特征。应当了解,在任何此类实际具体实施的开发中,如在任何工程或设计项目中,必须要作出特定于许多具体实施的决策以实现开发者的具体目标,诸如符合可从一个具体实施变化为另一具体实施的与系统相关和与商业相关的约束。此外,应当理解,此类开发工作有可能复杂并且耗时,但是对于受益于本公开的本领域的普通技术人员而言,其仍将是设计、加工和制造的常规工作。
29.当介绍本公开的各种实施方案的元件时,冠词“一个/一种”和“该/所述”旨在意指存在元件中的一个或多个。术语“包括”、“包含”和“具有”旨在被包括在内,并且意指可存在除列出的元件之外的附加元件。附加地,应当理解,参考本公开的“一个实施方案”或“实施方案”并非旨在被解释为排除也结合所引述的特征的附加实施方案的存在。此外,特定特征、结构或特性可以任何适当的方式组合在一个或多个实施方案中。术语“大致”、“接近”、“大约”和/或“基本上”的使用应理解为意指包括靠近目标(例如,设计、值、量),诸如在任何合适或可设想误差的界限内(例如,在目标的0.1%内、在目标的1%内、在目标的5%内、在
目标的10%内、在目标的25%内等)。
30.本公开涉及通过减少发射器的射频(rf)数模转换器(dac)的输出信号中信号脉冲(例如,误差脉冲)的发生来改进发射器的操作和/或功率输出。具体地讲,向rf dac提供符号选择信号以改变发射器的同相(i)或正交(q)信号的极性(例如,从负i信号到正i信号、从正i信号到负i信号、从负q信号到正q信号和/或从正q信号到负q信号)。也就是说,符号选择信号指示何时在正和负正交(例如,i或q)信号之间切换,反之亦然。为了实现极性变化,在i信号和/或q信号的转变(例如,上升沿或下降沿)处应用符号选择信号。然而,如果符号选择信号与例如i或q信号的上升沿不对准,则可发生信号脉冲。信号脉冲可导致带外噪声,该带外噪声干扰发射器的输出信号,从而降低发射器的功率输出,并且降低接收发射器的输出信号的接收器的灵敏度。
31.在一些情况下,可将另外的单元添加到rf dac以通过存储中间i或q信号来减少信号脉冲的发生。然而,另外的单元增大电子设备(例如,智能电话、平板电脑、膝上型电脑、可穿戴设备等)的rf dac的大小,并且因此不期望地增大电子设备的大小。为了减少信号脉冲的发生而不增大电子设备的大小(或使该电子设备的大小的增大最小化),本文的实施方案包括符号信号调整器,该符号信号调整器调整针对rf dac的单元的每个潜在值的符号选择信号。也就是说,符号信号调整器可调整对应于每个正交信号(例如,+i、-i、+q和-q)的符号选择信号。每个经调整符号选择信号可在从相应正交信号的转变(例如,上升沿或下降沿)偏移的时间处应用于相应正交信号,从而减少信号脉冲的发生,从而导致发射器的功率输出改进和接收发射器的输出信号的接收器的灵敏度改进。为了简单和方便,以下大部分讨论涉及+i和-i信号(和对应符号选择信号)。然而,应理解,相同概念和技术也适用于+q和-q信号(和对应符号选择信号)。
32.图1是根据本公开的实施方案的电子设备10的框图。除了别的之外,电子设备10可包括一个或多个处理器12(为方便起见,在本文统称为单个处理器,其可任何合适形式的处理电路实现)、存储器14、非易失性存储装置16、显示器18、输入结构22、输入/输出(i/o)接口24、网络接口26和电源29。图1中所示的各种功能块可包括硬件元件(包括电路)、软件元件(包括存储在计算机可读介质上的计算机代码)或硬件元件和软件元件两者的组合。处理器12、存储器14、非易失性存储装置16、显示器18、输入结构22、输入/输出(i/o)接口24、网络接口26和/或电源29可各自彼此直接或间接通信地耦接(例如,通过或经由另一个部件、通信总线、网络),以在彼此之间发射和/或接收数据。应当指出的是,图1仅是特定具体实施的一个示例,并且旨在示出可存在于电子设备10中的部件的类型。
33.以举例的方式,电子设备10可表示任何合适的计算设备的框图,包括台式计算机、笔记本电脑、便携式电子或手持式电子设备(例如,无线电子设备或智能电话)、平板电脑、可穿戴电子设备和其他类似设备。作为更具体的示例,电子设备10可表示pro、macbookmini、macapple或其他设备的任何模型,所有这些设备均购自加利福尼亚州库比蒂诺的苹果公司(apple inc.of cupertino,california)。
34.应当注意,图1中的处理器12和其他相关项目在本文中可以被一般性地称为“数据处理电路”。这种数据处理电路可整体或部分地被实施成软件、软件、硬件、或它们的任意组
合。此外,处理器12和图1中的其他相关项可以是单个独立的处理模块,或者可完全或部分地结合在电子设备10内的其他元件中的任一个元件内。处理器12可用通用微处理器、微控制器、数字信号处理器(dsp)、现场可编程门阵列(fpga)、可编程逻辑器件(pld)、控制器、状态机、门控逻辑、分立硬件部件、专用硬件有限状态机或可执行信息的计算或其他操纵的任何其他合适的实体的组合来实现。处理器12可执行本文和下文所述的各种功能。
35.在图1的电子设备10中,处理器12可与存储器14和非易失性存储装置16可操作地耦接,以执行各种算法。由处理器12执行的此类程序或指令可存储在包括一个或多个有形计算机可读介质的任何合适的制品中。有形计算机可读介质可包括存储器14和/或非易失性存储装置16,单独地或共同地,以存储指令或例程。存储器14和非易失性存储装置16可包括用于存储数据和可执行指令的任何合适的制品,诸如随机存取存储器、只读存储器、可重写闪存存储器、硬盘驱动器、和光盘。此外,在此类计算机程序产品上编码的程序(例如,操作系统)还可包括可由处理器12执行以使得电子设备10能够提供各种功能的指令。
36.在某些实施方案中,显示器18可有利于用户观看在电子设备10上生成的图像。在一些实施方案中,显示器18可以包括可以有利于用户与电子设备10的用户界面进行交互的触摸屏。此外,应当理解,在一些实施方案中,显示器18可包括一个或多个液晶显示器(lcd)、发光二极管(led)显示器、有机发光二极管(oled)显示器、有源矩阵有机发光二极管(amoled)显示器、或这些和/或其他显示技术的某种组合。
37.电子设备10的输入结构22可使得用户能够与电子设备10进行交互(例如,按下按钮以增大或减小音量水平)。正如网络接口26那样,i/o接口24可以使电子设备10能够与各种其他电子设备进行交互。网络接口26可例如包括用于以下各项的一个或多个接口:个人局域网(pan)诸如网络、局域网(lan)或无线局域网(wlan)诸如采用ieee 802.11x系列协议中的一个协议(例如,)的网络和/或广域网(wan)诸如与第三代合作伙伴计划(3gpp)相关的任何标准包括例如第三代(3g)蜂窝网络、通用移动通信系统(umts)、第四代(4g)蜂窝网络、长期演进蜂窝网络、长期演进授权辅助接入(lte-laa)蜂窝网络、第五代(5g)蜂窝网络和/或新无线电(nr)蜂窝网络。具体地讲,网络接口26可包括例如用于使用包括毫米波(mmwave)频率范围(例如,24.25-300千兆赫(ghz))的5g规范的release-15蜂窝通信标准的一个或多个接口。电子设备10的网络接口26可允许通过前述网络(例如,5g、wi-fi、lte-laa等)进行通信。
38.网络接口26还可包括例如用于以下各项的一个或多个接口:宽带固定无线接入网络(例如,)、移动宽带无线网络(移动)、异步数字用户线路(例如,adsl、vdsl)、数字视频地面广播网络及其扩展dvb手持网络、超宽带(uwb)网络、交流(ac)功率线等。
39.如图所示,网络接口26可包括收发器30。在一些实施方案中,收发器30的全部或部分可设置在处理器12内。收发器30可支持经由一个或多个天线发射和接收各种无线信号。在一些实施方案中,收发器30可包括射频前端(rffe),该rffe将来自非射频基带信号的信息转换为可无线地发射和/或接收的射频信号。在一些情况下,为了减少或防止干扰收发器30的输出的噪声信号的发生,电子设备10可包括针对来自本地振荡器(lo)的每个潜在输入值(例如,正交信号)生成符号选择信号的处理电路系统。此外,处理电路系统可包括符号信
dac)64、一个或多个本地振荡器(lo)70、信号选择电路系统72、匹配网络74以及交换机84。rf dac 64可有利于生成待经由至少一个天线55发射的射频信号。
48.dfe 66可接收到tx电路52的输入信号76,并且生成和/或提供待发射到rf dfe 68的基带信号(例如,输入信号76)的正交(例如,i和q)分量信号。也就是说,dfe 66可通信地耦接到rf dfe 68。rf dfe 68可调整i和q信号(例如,最初以基带频率接收)的频率,并且将经调整信号提供给信号选择电路系统72。例如,rf dfe 68可增大i和q信号的频率(例如,增大到射频),并且将更高频率i和q信号提供给信号选择电路系统72(例如,符号选择电路系统)。
49.rf dfe 68可输出符号选择信号,该符号选择信号可指示何时在正和负正交(例如,i或q)信号之间切换。例如,在第一时间处,为了从rffe 62生成期望输出信号,rf dac 64可基于第一时间处的符号选择信号输出正i信号。在后续第二时间处,rf dac 64可输出负i信号以基于第二时间处的符号选择信号从rffe 62生成后续第二输出信号。然而,在没有信号选择电路系统72的情况下,如果符号选择信号可与正交信号(例如,正i信号)的上升沿或下降沿不对准(例如,与之相比提早或推迟),则可由rffe 62生成并输出噪声信号。例如,如果在正i信号的上升沿或负i信号的下降沿之前或之后接收到符号选择信号,则rffe 62的输出可包括干扰rffe 62的输出信号的误差脉冲。
50.本文的实施方案提供了用于减少或基本上防止因由于未对准(例如,推迟或提早)符号选择信号生成的噪声信号而引起的干扰发生的装置和技术。为此,rffe 62包括信号选择电路系统72,该信号选择电路系统可包括下文关于图7至图10b详细讨论的符号信号调整器和一个或多个数据发生器。
51.如下所讨论,符号信号调整器基于由rf dfe 66生成的符号选择信号生成和/或调整针对i和q信号的每个极性的经调整符号选择信号。例如,符号信号调整器可针对每个正交信号(例如,i和q信号)生成正调整符号选择信号(例如,sign+i和/或sign+q)和负调整符号选择信号(例如,sign-i和/或sign-q)。每个经调整符号选择信号可在从相应正交信号(例如,i或q信号)的转变(例如,上升沿或下降沿)偏移的时间处应用于相应正交信号,从而减少信号脉冲的发生,从而导致发射器52的功率输出改进和接收发射器52的输出信号的接收器的灵敏度改进。信号选择电路系统72的一个或多个数据发生器还可生成一个或多个数据信号以输出i和q信号的每个可能的极性。例如,一个或多个数据发生器可针对来自rf dfe 68的i信号生成+i信号和-i信号。类似地,数据发生器可针对来自rf dfe 68的q信号生成+q信号和-q信号。
52.信号选择电路系统72可将一个或多个信号(例如,经调整符号选择信号和/或一个或多个数据信号)提供给rf dac 64。rf dac 64还可从lo 70接收一个或多个输入信号以用于频率调制或混合目的。rf dac 64可将i和q信号或i和q信号的指示存储在该rf dac的一个或多个单元中。下文关于图4a至图4d、图7和图9a至图10b详细讨论rf dac 64的单元。
53.rf dac 64可基于输入信号76、来自lo 70的信号以及来自信号选择电路系统72的信号输出一个或多个i和/或q信号(或与i/q信号相关联或指示i/q信号的值),这些信号由一个或多个单元存储或指示到匹配网络74。rf dac 64和/或匹配网络74可组合(例如,聚合)待输出到一个或多个天线55并由该一个或多个天线发射的一个或多个i和/或q信号,这些信号或其指示存储在rf dac 64的一个或多个单元中。在一些实施方案中,匹配网络74可
平衡rf dac 64和一个或多个天线55的阻抗。交换机80可将rx电路54与来自tx电路52的发射(例如,tx)信号隔离。交换机80还可或另选地将tx电路52与由一个或多个天线55接收的信号(例如,rx信号)隔离。
54.图4a是根据本公开的实施方案的射频数模转换器(rf dac)64的示例性存储单元92的示意图。如图所示,单元92按网格状图案布置有多个行94和列95。应当指出的是,设想了单元92的另外或另选的布置(例如,单行、单列、环或圆形布置等)。此外,虽然rf dac 64包括100个单元92(例如,10
×
10),但应当理解,rf dac 64可包括更多或更少的单元92。例如,rf dac 64可包括1024个单元(例如,32
×
32)。
55.每个单元92可存储i信号或i信号的指示(例如,对应于i信号的数据,诸如一个或多个位)、q信号或q信号的指示(例如,对应于q信号的数据,诸如一个或多个位)或者关闭信号或关闭信号的指示(例如,对应于关闭信号的数据,诸如一个或多个位)。特定单元中的i/q信号可与符号(例如,极性,诸如正(+)或负(-))相关联,如下文关于图4b至图4d所讨论。每个单元92可耦接到用于确定该单元92的值或信号的符号选择信号电路系统。例如,符号选择信号电路系统可确定待存储在rf dac 64的每个单元92中的信号和/或该信号的极性(例如,+i、-i、+q或-q)。下文关于图5至图10b讨论符号选择信号电路系统。
56.图4b是根据本公开的实施方案的图4a的rf dac 64的存储单元92中的同相信号的符号变化的框图。为简单起见,示出单行96a、96b和单个符号转变(例如,i信号的极性转变)。行96a和96b对应于关于图4a讨论的rf dac 64的单行94。行96a示出在符号转变之前的单元92的值,并且行96b示出在i信号的符号转变之后的单元92的值(和存储在单元92中的对应值)。
57.如图所示,行96a包括具有值+i的两个单元92和具有值-q的四个单元92。这些值对应于由rf dac 64接收并存储在相应单元92中的i/q信号。在接收到针对i信号的符号选择信号(例如,i数据)时,rf dac 64的电路系统可引起rf dac 64的一个或多个单元92中i信号(和对应数据)的极性的变化。也就是说,可改变rf dac 64中的每个i信号的极性。关于图3讨论的信号选择电路系统72可用于确保同相信号的极性通过在偏移周期中执行转变而准确地改变,从而导致误差脉冲的发生减少,以及因而发射器的功率输出改进和接收发射器的输出信号的接收器的灵敏度改进。例如,对于存储+i信号(或该信号的指示)的每个单元92,在极性转变之后,该单元92中的所得信号(或该信号的指示)是-i。类似地,对于存储-i信号(或该信号的指示)的每个单元92,在极性转变之后,该单元92中的所得信号是+i。如图所示,所得行96b包括具有值+i的两个单元92和具有-q的四个单元。也就是说,不存储与极性转变(例如,i)相关联的值的任何单元92的极性并不改变。
58.图4c是根据本公开的实施方案的图4a的rf dac 64的存储单元92中的同相信号和正交信号的符号变化的框图。类似于图4b,示出rf dac 64的单行98a、98b。然而,图4c涉及与关于图4b讨论的单个符号转变(例如,+i至-i)相比的双极性转变(例如,-i至+i和-q至+q)。
59.行98a示出在双符号选择之前的单元92的值,并且行98b示出在双符号变化之后的单元92的值。在接收到针对i信号和q信号的符号选择信号之后,rf dac的电路系统可引起i信号和q信号的符号改变。如上文图4b的情况,关于图3讨论的信号选择电路系统72可用于确保i信号和q信号的极性通过在来自相应i或q信号的偏移周期中执行极性转变而准确地
改变,从而导致误差脉冲的发生减少,以及因而发射器的功率输出改进和接收发射器的输出信号的接收器的灵敏度改进。例如,具有原始值+i的单元92可改变为值-i,而具有原始值-q的单元92可改变为值+q,如行98b所示。类似地,符号选择过程可导致具有原始值-i的单元92改变为值+i,而具有原始值+q的单元改变为值-q。
60.应当理解,图4b和图4c的符号选择(例如,极性变化)过程可用于具有值i或q的一个或多个单元的符号选择。此外,虽然关于存储特定信号或数据类型(例如,+i、-i、+q、-q)的单元92讨论了图4b和图4c的符号选择过程,但应当理解,这些过程可应用于单个单元92、rf dac 64的行94、rf dac 64的列95或它们的任何组合。
61.图4d是可存储在图4a的rf dac 64的每个存储单元92中或由该每个存储单元指示的各种状态(例如,值)的时序图。第一状态102指示关闭状态。如图所示,关闭状态可由稳态(例如,逻辑低或0)表示,但可使用指示关闭状态的任何合适的信号。第二状态104示出具有在信号的连续上升沿(或下降沿)之间测量的周期112的正正交分量(例如,+q信号)。在一些实施方案中,逻辑高可被称为第一值,并且逻辑低可被称为第二值,第二值少于(例如,小于)第一值。
62.第三状态106示出具有与第二状态104相同的周期112的负正交分量(例如,-q信号)。然而,第三状态106的-q信号的相位从第二状态104的+q信号的相位移位180度。也就是说,当第二状态104的+q信号为高时,第三状态106的-q信号为低。类似地,当第二状态104的+q信号为低时,第三状态106的-q信号为高。
63.第四状态108示出具有与第二状态104的+q信号和第三状态106的-q信号的周期相同的周期112的正同相分量(例如,+i信号)。然而,第四状态108的+i信号的相位从第二状态104的+q信号的相位移位90度。也就是说,第四状态108的+i信号的上升沿在第二状态104的高+q信号的中点或第三状态106的低-q信号的中点处发生。
64.第五状态110示出具有与第四状态108的+i信号的周期相同的周期112的负同相分量(例如,-i信号)。第五状态110的-i信号的相位从第四状态108的+i信号的相位移位180度。也就是说,当第四状态108的+i信号为高时,第五状态110的-i信号为低。类似地,当第四状态108的+i信号为低时,第五状态110的-i信号为高。如上文所示出和讨论,每个i/q信号可为负或正。因此,关于图3和图4a至图4d讨论的rf dac 64中的每个单元可为+i、-i、+q、-q或关闭。
65.图5是示例性符号选择信号电路系统120的示意图,该符号选择信号电路系统在没有信号选择电路系统72的情况下使用单个符号选择信号选择输出信号(例如,输出信号的极性)或其指示以存储在图4a的rf dac 64的单元92中。为简单起见,下文图5的讨论是针对rf dac 64的i信号的符号选择的。然而,应当理解,相同或基本上类似的电路系统可用于rf dac 64的q信号的符号选择。示例性电路系统120可耦接到rf dac 64的单元92。也就是说,示例性电路系统120的副本可耦接到rf dac 64的每个单独单元92。
66.如图所示,示例性电路系统120包括第一与门(例如,and_+i)124、第二与门(例如,and_-i)126、反相器128以及或门134。示例性电路系统120从关于图3讨论的rf dfe 68接收sign_i信号122。sign_i信号122指示针对rf dac 64的对应单元中的i信号的符号选择(或符号变化)。第一与门124经由反相器128接收反相的sign_i信号122,并且第二与门126接收sign_i信号122。第一与门124从第一本地振荡器(图5中未示出)接收+i信号130(例如,lo_+
i门126在逻辑高和-i信号132之间执行与操作)。也就是说,输出158在第二转变164和第三转变166之间为逻辑低。因此,sign_i信号156的转变160“准时”(例如,在第三转变166处)发生,并且为无输出158失真的干净转变。
73.图6b中所示的符号变化操作180接收输入信号+i 130、-i 132和sign_i 182,并且基于上文关于图5讨论的操作生成输出信号184(该输出信号对应于上文图5的输出136)。sign_i信号182从逻辑低到逻辑高的转变186在第三转变166处的-i信号132的下降沿155之前发生(例如,提早转变),如粗线152所指示。也就是说,sign_i信号182的转变186在第三转变166之前的时间间隔176处发生。
74.当sign_i信号182为逻辑低时,输出184为+i信号130。当sign_i信号182转变186为逻辑高时,输出184转变为沿循-i信号132。然而,因为sign_i信号182的转变186在第三转变166处的-i信号132的下降沿155之前发生,所以输出184在时间间隔176期间(在sign_i信号182的转变186和第三转变166之间)具有误差脉冲188。误差脉冲188指示输出信号184从+i信号130到-i信号132的转变不是干净转变,并且可引起tx电路52的输出失真,这可减小tx电路52的功率输出并且负面地影响接收来自tx电路52的信号的接收器的灵敏度。
75.图6c中所示的符号变化操作190接收输入信号+i 130、-i 132和sign_i 192,并且基于关于图5讨论的操作生成输出信号194(该输出信号对应于上文图5的输出136)。sign_i信号192从逻辑低到逻辑高的转变196在第三转变166处的+i信号130的上升沿154之后发生(例如,推迟转变),如粗线152所指示。也就是说,sign_i信号192的转变196在第三转变166之后的时间间隔178处发生。
76.当sign_i信号192为逻辑低时,输出194为+i信号130。当sign_i信号192转变196为逻辑高时,输出194转变为沿循-i信号132。然而,因为sign_i信号192的转变196在第三转变166处的-i信号132的上升沿155之后发生,所以输出194在时间间隔178期间(在第三转变166和sign_i信号192的转变196之间)具有误差脉冲198。类似于图6b的误差脉冲188,误差脉冲188指示输出信号184从+i信号130到-i信号132的转变不是干净转变,并且可引起tx电路52的输出失真,这可减小tx电路52的功率输出并且负面地影响接收来自tx电路52的信号的接收器的灵敏度。
77.图7是根据本公开的实施方案的示例性符号选择信号电路系统200的示意图,该符号选择信号电路系统选择输出信号或其指示以存储在图4a的rf dac 64的单元中。虽然关于i信号(例如,+i、-i)讨论了电路系统200,但应当理解,相同或类似的技术和装置可与q信号(例如,+q、-q)一起使用,如上所讨论。电路系统200类似于图5的电路系统120,不同之处在于,电路系统200包括可设置在信号选择电路系统72内的符号信号调整器202(例如,符号选择调整电路系统)。在一些实施方案中,符号信号调整器202可实现为电子设备10的一个或多个处理器(诸如关于图1和图2讨论的处理器12)或由其执行。
78.符号信号调整器202耦接到第一与门124和第二与门126,并且接收sign_i信号122。符号信号调整器202可生成和/或调整针对i信号130、132的每个极性的符号选择信号。例如,符号信号调整器202可针对+i信号130生成第一经调整符号选择信号(例如,sign+i)204并针对-i信号132生成第二经调整符号选择信号(例如,sign-i)206。如图所示,反相器224可对第一调整符号信号204进行反相。另外或另选地,反相器(未示出)可对第二经调整符号信号206进行反相。在一些实施方案中,符号信号调整器202可相对于sign_i信号122和
符号选择信号204、206中的一者对符号选择信号204、206中的另一者进行反相。也就是说,当第二经调整符号选择信号206从逻辑低转变为逻辑高时,第一经调整符号选择信号204可从逻辑高转变为逻辑低。例如,反相的sign+i信号204可在sign_i信号122为逻辑高时为逻辑低,并且sign+i信号可在sign_i信号为逻辑低时为逻辑高。在另选方案中,sign-i信号206可相对于sign+i信号204反相。
79.反相的第一经调整符号选择信号204从逻辑低到逻辑高的转变可指示电路系统200的输出208基本上等同于+i信号130的转变。例如,当反相的第一经调整符号选择信号204转变为逻辑高时,and_+i门124在逻辑高和+i信号130之间执行与操作。类似地,第二经调整符号选择信号206从逻辑低到逻辑高的转变可指示输出208基本上等同于-i信号132的转变。例如,当第二经调整符号选择信号206转变为逻辑高时,and_-i门126在逻辑高和-i信号132之间执行与操作。
80.符号信号调整器202可基于sign_i信号122生成(和/或调整)单独的符号选择信号204、206。例如,符号选择信号204、206在逻辑低和逻辑高之间的转变可基于sign_i信号122在逻辑低和逻辑高之间的转变。也就是说,当sign_i信号122转变为逻辑高时,反相的第一经调整符号选择信号204和第二经调整符号选择信号206中的每一者可转变为逻辑高。然而,符号信号调整器202可将经调整符号选择信号204、206的转变的定时移位成使得经调整符号选择信号204、206的转变在sign_i信号122的时间偏移内发生,这减少输出信号208中误差脉冲的发生,而不管sign_i信号122的转变的不对准。
81.例如,符号信号调整器202可将第一经调整符号选择信号204的转变移位成使得转变在对应+i信号130的上升沿之前发生。具体地讲,第一经调整符号选择信号204的转变可在从i信号130的上升沿起的+i信号130的周期的约二分之一内发生。从上升沿偏移的这种偏移可提供时间缓冲区(例如,+i信号130的周期的四分之一),针对该时间缓冲区,第一经调整符号选择信号204的转变可提早或推迟(例如,相对于+i信号130的上升沿)应用,并且仍然准确地应用(例如,不在电路系统200的输出208中生成误差脉冲)。因此,符号信号调整器202致使第一经调整符号选择信号204的转变在+i信号130为逻辑低时发生(甚至在第一经调整符号选择信号204的转变提早或推迟应用时也是如此,只要第一经调整符号选择信号204的转变在从+i信号130的上升沿起的+i信号130的周期的四分之一内发生即可),以防止电路系统200的输出208中的误差脉冲。
82.类似地,符号信号调整器202可将第二经调整符号选择信号206的转变移位成使得转变在对应-i信号132的下降沿之后发生。具体地讲,第二经调整符号选择信号206的转变可在从-i信号132的下降沿起的-i信号132的周期的约二分之一内发生。从下降沿的这种偏移可提供时间缓冲区(例如,-i信号132的周期的四分之一),针对该时间缓冲区,第二经调整符号选择信号206的转变可提早或推迟(例如,相对于下降沿)应用,并且仍然准确地应用(例如,不在电路系统200的输出208中生成误差脉冲)。因此,符号信号调整器202致使第二经调整符号选择信号206的转变在-i信号132为逻辑低时发生(甚至在第二经调整符号选择信号206的转变在从-i信号132的下降沿起的-i信号132的周期的四分之一内发生时也是如此),以防止电路系统200的输出208中的误差脉冲。
83.以此方式,符号选择信号204、206的转变可移位对应+i/-i信号130、132的周期的约四分之一,其中+i/-i信号130、132的周期的另外的四分之一的误差裕度不会在输出208
中引起误差脉冲。符号选择信号204、206的转变从相应+i/-i信号130、132的上升/下降沿偏移,但在从上升/下降沿起的相应+i/-i信号130、132的周期的二分之一内发生。因此,符号信号调整器202和由此生成的单独符号选择信号204、206实现输出208的干净符号变化,而没有如关于图6b和图6c所讨论的误差脉冲的失真或干扰。下文关于图8a和图8b讨论符号选择信号204、206的定时。
84.图8a和图8b是根据本公开的实施方案的符号变化操作220、250的时序图,这些符号变化操作有利于选择输出信号或其指示以存储在关于图7讨论的示例性符号选择信号电路系统200中。图8a的符号变化操作220是图7的电路系统200的输出208的极性从+i信号130到-i信号132的变化。图8b的符号变化操作250是图7的电路系统200的输出208的极性从-i信号132到i信号130的转变。
85.虽然符号变化操作220、250是针对i信号的符号变化(例如,转变)的,但应当理解,相同或类似的技术和过程可用于关于图4a至图4d讨论的q信号的符号变化。如关于图6a至图6c所讨论,+i信号130和-i信号132具有相同的周期170。此外,-i信号132的极性与+i信号130的极性相反。也就是说,当+i信号130为逻辑高时,-i信号132为逻辑低。换句话说,+i信号130可被认为与-i信号132呈180度异相。因此,+i信号130的上升沿154与-i信号132的下降沿155同时发生。
86.+i信号130和-i信号132在第一转变162、第二转变164、第三转变166、第四转变168和第五转变230处从逻辑高转变为逻辑低或从逻辑高转变为逻辑低。转变162-168和230中的每个转变在周期170的边缘或中点处发生。转变中的每个转变之间(例如,162和164之间、164和166之间、166和168之间以及168和230之间)的持续时间为周期170的约二分之一。
87.图8a的符号变化操作220接收输入信号+i 130、-i 132和sign_i 122,并且基于关于图7讨论的操作生成输出信号208。sign+i信号204从逻辑低到逻辑高的转变218在+i信号130的上升沿154之前的时间232发生,如粗线214所指示。也就是说,sign+i信号204的转变218提前成使得转变218在+i信号130的上升沿154之前(在第二转变164和第三转变166之间)发生。sign-i信号206从逻辑低到逻辑高的转变222在-i信号132的下降沿155之后的时间234发生,如粗线216所指示。也就是说,sign-i信号206的转变222延迟成使得转变222在-i信号132的下降沿155之后(在第三转变166和第四转变168之间)发生。时间232、234的长度(例如,转变218、222的偏移)可介于零和+i信号130和-i信号132的周期170的二分之一之间,诸如约周期170的四分之一。
88.在sign+i信号204从逻辑低到逻辑高的转变218之前,第一与门124的输出210因反相器224而为+i信号130,示出为部分238。也就是说,第一与门124在sign+i信号204为逻辑低时从反相器224接收逻辑高信号。一旦sign+i信号204转变为逻辑高(例如,反相的sign+i信号204转变为逻辑低),第一与门124的输出210就为逻辑低。类似地,在sign-i信号206从逻辑低到逻辑高的转变222之前,第二与门126的输出212为逻辑低。一旦sign-i信号206信号转变222为逻辑高,第二与门126的输出212就为-i信号132,示出为部分240。
89.或门134接收第一与门124的输出210和第二与门126的输出212。也就是说,或门134的输出208为关于图7讨论的电路系统200的输出208。如图所示,在第三转变166之前,电路系统200的输出208为第一与门124的输出210。在第三转变166之后,输出208为第二与门126的输出212。也就是说,输出208为在sign+i信号204的转变218之前的+i信号130。输出
208为在sign-i信号206的转变222之后的-i信号132。因此,输出208在第二转变164和第四转变168之间的周期236内为逻辑低。有利地,将sign-i信号206的转变222延迟为在-i信号132在第三转变164和第四转变168之间为逻辑低时发生,防止或基本上减少上文关于图6b和图6c讨论的误差脉冲的发生。也就是说,通过使得sign-i信号206的转变222能够在-i信号132为逻辑低时发生,符号信号调整器202减少上文所讨论的第二与门126的输出212(以及因而电路系统200的输出208)中误差脉冲的发生。
90.图8b中的符号变化操作250的输入和输出信号类似于图8a的符号变化操作220的输入和输出信号。然而,由于由符号信号调整器202施加的偏移,因此分别对应于图8a的sign+i信号204和sign-i信号206的sign+i信号252和sign-i信号254的转变在不同时间处发生。此外,第一与门124、第二与门126和电路系统200的输出256、258、260由于从-i信号132到+i信号130的转变而不同。
91.sign+i信号252从逻辑高到逻辑低的转变268在第三转变166处的+i信号130的上升沿154之前的时间262发生,如粗线214所指示。也就是说,sign+i信号252的转变268从第三转变166提前成使得转变268在第二转变164和第三转变166之间在+i信号130的上升沿154之前的时间262发生。sign-i信号254从逻辑高到逻辑低的转变266在第三转变166处的-i信号132的下降沿155之后的时间264发生,如粗线216所指示。也就是说,sign-i信号254的转变266从第三转变166延迟成使得转变266在第三转变166和第四转变168之间在-i信号132的下降沿155之后的时间264发生。时间262、264的长度可介于零和+i信号130和-i信号132的周期170的二分之一之间,诸如约周期170的四分之一。
92.在由粗线214指示的sign+i信号252的转变268之前,第一与门124的输出256因反相器224而为逻辑低。也就是说,第一与门124在sign+i信号252为逻辑高时从反相器224接收逻辑低信号。在sign+i信号252在粗线214处转变为逻辑低(例如,反相的sign+i信号252转变为逻辑高)之后,第一与门124的输出256为+i信号130,示出为部分272。类似地,在sign-i信号254的转变266之前,第二与门126的输出258为-i信号132,示出为部分270。在sign-i信号254转变266为逻辑低之后,输出258为逻辑低。
93.或门134接收第一与门124的输出256和第二与门126的输出258。或门134的输出260为关于图7讨论的电路系统200的输出208。如图所示,在第三转变166之前,电路系统200的输出208、260为第一与门124的输出210。在第三转变166之后,输出208、260为第二与门126的输出256。也就是说,输出208、260在第三转变166之前为-i信号132。输出208、260在第三转变166之后为+i信号130。因此,输出208、260在第二转变164和第四转变168之间的周期276内为逻辑高。有利地,将sign+i信号252的转变268提前为在+i信号130为逻辑低时且在第三转变166处的+i信号130的上升沿154之前的时间262发生,防止或基本上减少上文关于图6b和图6c讨论的误差脉冲的发生。也就是说,通过使得sign+i信号252的转变268在+i信号130为逻辑低时发生,符号信号调整器202减少上文所讨论的第一与门124的输出256(以及因而电路系统200的输出208、260)中误差脉冲的发生。
94.图9a是示出根据本公开的实施方案的耦接到图3和图4a的rf dac的存储单元的示例性信号选择电路系统280的示意图。如上所讨论,rf dfe 68可从数字前端dfe 66接收输入信号,该输入信号包括例如基带信号的正交(例如,i和q)分量信号。rf dfe 68可改变(例如,增大)正交(例如,i/q)信号的频率以生成经调整数据信号i 282和data_q 284(例如,具
有射频)。rf dfe 68可将经调整数据信号282、284提供给信号选择电路系统72。
95.rf dfe 68还可生成一个或多个符号选择信号286、288并将这些信号提供给信号选择电路系统72。如上所讨论,符号选择信号286、288可指示rf dac 64的输出或信号的极性何时在正和负正交(例如,i/q)信号之间转变,该信号或其指示存储在rf dac 64的特定单元92中。rf dfe 68将符号选择信号286、288和相应数据信号282、284提供给信号选择电路系统72。例如,rf dfe 68可向信号选择电路系统72提供i信号282、data_q信号284以及相应符号选择信号sign_i 286和sign_q 288。
96.信号选择电路系统72的数据发生器290、312(例如,信号发生器)接收相应数据信号282、284。例如,第一数据发生器datagen i290可接收i信号282,并且第二数据发生器datagen q312可接收data_q信号284。数据发生器290、312可生成对应于和基于来自rf dfe 68的相应正交信号(例如,i或q)的正和负极性信号。例如,第一数据生成器290可基于来自rf dfe 68的i信号282生成正极性数据信号+i 292和负极性数据信号-i 294。类似地,第二数据生成器312可基于来自rf dfe 68的data_q信号284生成正极性数据信号+q 304和负极性数据信号-q 306。正极性i数据信号+i 292和负极性i数据信号-i 294可分别对应于相对于图5至图8b讨论的+i信号130和-i信号132。
97.符号信号调整器202可从rf dfe 68接收针对每个数据信号282、284的符号信号。也就是说,符号信号调整器202接收对应于i信号282的第一符号信号sign_i 286和对应于data_q信号284的第二符号信号sign_q 288。符号信号调整器202可生成和/或调整sign_i选择信号286的定时。也就是说,符号信号调整器202可针对每个正交信号(例如,i信号和q信号)生成一个或多个符号选择信号。例如,符号信号调整器202可基于来自rf dfe 68的sign_i信号286生成sign+i信号296和sign-i信号298。类似地,符号信号调整器202可基于来自rf dfe 68的sign_q信号288生成sign+q信号300和sign-q信号302。
98.符号信号调整器202可向符号选择信号296、298、300、302中的每个符号选择信号施加时间偏移,使得符号选择信号296、298、300、302(例如,在逻辑低和逻辑高之间)的转变在从相应数据信号292、294、304、306的转变(例如,上升沿或下降沿)起的相应数据信号292、294、304、306的周期的约二分之一内发生。此外,符号信号调整器202可调整时间偏移,使得符号选择信号296、298、300、302的转变在相应数据信号292、294、304、306的转变(例如,上升沿或下降沿)之间在相应数据信号292、294、304、306为逻辑低时发生。以此方式,符号信号调整器202可减少或基本上消除rf dac 64的输出中信号脉冲的发生,从而导致发射器52的输出功率改进和接收发射器52的输出信号的接收器的灵敏度改进。
99.应当理解,信号选择电路系统72可包括与所示相比不同或另外的部件。例如,虽然单个符号信号调整器202被示出为用于针对正交信号(例如,i/q)292、294、304、306生成经调整符号选择信号296、298、300、302,但应当理解,可使用一个或多个符号信号调整器来针对正交信号(例如,i/q)中的每个正交信号生成相应经调整符号选择信号。例如,第一符号信号调整器可生成和/或调整针对i正交信号的符号选择信号,而第二选择符号信号调整器可生成和/或调整针对q正交信号的符号选择信号。此外,虽然单独的数据发生器290、312被示出为用于生成正和负极性数据信号292、294、304、306,但应当理解,信号选择电路系统可包括用于生成数据信号292、294、304、306的单个数据发生器。
100.信号选择电路系统72可将正和负极性数据信号292、294、304、306以及经调整符号
dac 64可组合(例如,聚合或汇总)多个i和/或q信号,该多个i和/或q信号或其指示存储在多个单元92中。rf dac 64可将rf dac的输出信号368提供给匹配网络74。
107.符号信号调整器202确保针对rf dac 64的特定单元92的特定正交信号的极性之间的转变(例如,在+i信号292和-i信号294之间或在+q信号304和-q信号306之间)在相应目标正交信号(例如,+i、-i、+q或-q)为逻辑低时并且在从目标正交信号的上升沿或下降沿起的相应目标正交信号的周期的二分之一内发生。也就是说,符号信号调整器202致使符号选择信号296、298的转变发生成使得防止输出356、358中的误差脉冲。
108.图10a是根据本公开的实施方案的图3的rf dac 64的信号选择电路系统72的符号信号调整器202的框图。为了生成(例如,调整)上文所讨论的符号选择信号296、298,符号信号调整器202包括一个或多个计时部件(例如,锁存器、触发器等)390、392。
109.具体地讲,计时部件390可接收来自rf dfe 68的符号选择信号286和来自图3的本地振荡器70的lo_+q信号370。计时部件390可通过用lo_+q信号370对符号选择信号286进行计时来生成sign+i信号296。因为lo_+q信号370(例如,图4d的+q信号104)为lo_+i信号(例如,图4d的+i信号108)后面(例如,相对于lo_+i信号相移)的周期的四分之一,所以计时部件390可在转变lo_+i信号后面(例如,相对于lo_+i信号相移)的周期的四分之一时生成sign+i信号296。这可实现增大与sign+i信号296相关联的时间裕度(例如,图8a所示的时间裕度232和图8b所示的时间裕度262)和/或使该时间裕度最大化。
110.类似地,计时部件392可接收来自rf dfe 68的符号选择信号286和来自图3的本地振荡器70的lo_-q信号372。计时部件392可通过用lo_-q信号372对符号选择信号286进行计时来生成sign-i信号298。因为lo_-q信号372(例如,图4d的-q信号106)为lo_-i信号(例如,图4d的-i信号110)后面(例如,相对于lo_-i信号相移)的周期的四分之一,所以计时部件392可在转变lo_-i信号后面(例如,相对于lo_-i信号相移)的周期的四分之一时生成sign-i信号298。这可实现增大与sign-i信号298相关联的时间裕度(例如,图8a所示的时间裕度234和图8b所示的时间裕度265)和/或使该时间裕度最大化。
111.应当理解,可存在类似于计时部件390、392的用于生成sign+q和sign-q信号的计时部件。为了在转变lo_+q信号370后面(例如,相对于lo_+q信号相移)的周期的四分之一时生成sign+q信号,相应计时部件可用lo_-i信号(例如,图4d的-i信号110)对sign q信号进行计时,该lo_-i信号为lo_+q信号370(例如,图4d的+q信号104)后面(例如,相对于lo_+q信号相移)的周期的四分之一。这可实现增大与sign+q信号相关联的时间裕度和/或使该时间裕度最大化。
112.类似地,为了在转变lo_-q信号372后面(例如,相对于lo_-q信号相移)的周期的四分之一时生成sign-q信号,相应计时部件可用lo_+i信号(例如,图4d的+i信号108)对sign q信号进行计时,该lo_+i信号为lo_-q信号372(例如,图4d的-q信号106)后面(例如,相对于lo_-q信号相移)的周期的四分之一。这可实现增大与sign-q信号相关联的时间裕度和/或使这些时间裕度最大化。
113.图10b是根据本公开的实施方案的图3的rf dac 64的信号选择电路系统72的数据信号发生器290的框图。数据信号发生器290可基于来自rf dfe 68的i信号282生成正极性+i信号292和负极性-i信号294。
114.类似于上文图10a的计时部件390,计时部件394可接收来自rf dfe 68的i信号282
和来自图3的本地振荡器70的lo_+q信号370。计时部件390可通过用lo_+q信号370对i信号282进行计时来生成+i信号292。因为lo_+q信号370(例如,图4d的+q信号104)是lo_+i信号(例如,图4d的+i信号108)后面(例如,相对于lo_+i信号相移)的周期的四分之一,所以计时部件390可在转变lo_+i信号后面(例如,相对于lo_+i信号相移)的周期的四分之一时生成+i信号292。这可实现增大与+i信号292相关联的时间裕度(例如,图8a所示的时间裕度232和图8b所示的时间裕度262)和/或使该时间裕度最大化。
115.类似地,计时部件396可接收来自rf dfe 68的i信号282和来自图3的本地振荡器70的lo_-q信号372。计时部件392可通过用lo_-q信号372对i信号282进行计时来生成-i信号294。因为lo_-q信号372(例如,图4d的-q信号106)是lo_-i信号(例如,图4d的-i信号110)后面(例如,相对于lo_-i信号相移)的周期的四分之一,所以计时部件392可在转变lo_-i信号后面(例如,相对于lo_-i信号相移)的周期的四分之一时生成-i信号294。这可实现增大与-i信号294相关联的时间裕度(例如,图8a所示的时间裕度234和图8b所示的时间裕度265)和/或使该时间裕度最大化。
116.应当理解,可存在类似于计时部件390、392的用于生成+q和-q信号的计时部件。为了在转变lo_+q信号370后面(例如,相对于lo_+q信号相移)的周期的四分之一时生成+q信号,相应计时部件可用lo_-i信号(例如,图4d的-i信号110)对q信号进行计时,该lo_-i信号为lo_+q信号370(例如,图4d的+q信号104)后面(例如,相对于lo_+q信号相移)的周期的四分之一。这可实现增大与+q信号相关联的时间裕度和/或使该时间裕度最大化。
117.类似地,为了在转变lo_-q信号372后面(例如,相对于lo_-q信号相移)的周期的四分之一时生成-q信号,相应计时部件可用lo_+i信号(例如,图4d的+i信号108)对q信号进行计时,该lo_+i信号为lo_-q信号372(例如,图4d的-q信号106)后面(例如,相对于lo_-q信号相移)的周期的四分之一。这可实现增大与-q信号相关联的时间裕度和/或使该时间裕度最大化。
118.图11是根据本公开的实施方案的关于图3讨论的发射电路52的匹配网络74的电路图。如图所示,匹配网络74可从图9a和图9b的单元电路系统310接收多个输出398、399。匹配网络74可以是阻抗匹配网络。例如,如图所示,匹配网络74可包括阻抗变压器400,该阻抗变压器被配置为使rf dac 64的输出398、399的阻抗与电子设备10的一个或多个天线55的阻抗平衡,以维持发射器52的功率输出。在一些实施方案中,匹配网络74可组合(例如,聚合)由rf dac 64输出的一个或多个i和/或q信号398、399并且由tx电路52输出并由一个或多个天线55发射。一个或多个电容器404、406可设置在rf dac 64和匹配网络74之间。在一些实施方案中,电容器404、406可对应于(例如,包括)图9b的电容器364、366,并且因而可设置在rf dac 64中。也就是说,电容器404、406可为rf dac 64的一部分并且设置在该rf dac中。因此,在此类实施方案中,rf dac 64(例如,经由电容器404、406)可组合(例如,聚合)一个或多个i和/或q信号398、399。
119.图12是示出根据本公开的实施方案的值的极性变化的操作450的流程图,该值或其指示存储在图3的rf dac 64的单元92中。操作450可由电子设备的一个或多个部件和/或电子设备的发射器诸如上文所讨论的电子设备10和发射器52执行。例如,操作450可由一个或多个处理器12执行并且致使发射器52输出待经由一个或多个天线55发射的信号。应当理解,虽然操作450以特定顺序示出,但操作450可以任何合适的次序实现,并且至少一些操作
450可完全跳过。
120.操作450开始于操作452,其中处理器12致使信号选择电路系统72接收输入信号。输入信号可包括一个或多个正交信号(例如,i和/或q信号)和针对正交信号中的每个正交信号的符号选择信号。例如,如关于图9a所讨论,信号选择电路系统72接收数据信号282、284和对应符号选择信号286、288。
121.在操作454处,处理器12致使射频数字前端诸如图3和图9a的rf dfe 68基于输入信号诸如图9a的i信号282和data_q信号284生成正交(例如,i和q)分量信号。rf dfe 689还生成指示何时在正极性和负极性正交(例如,i或q)信号之间切换的符号选择信号。
122.虽然下文的操作涉及输入信号的同相(例如,i)分量的符号变化操作,但应当理解,相同操作可用于输入信号的正交(例如,q)分量的符号变化操作。在操作456处,处理器12致使发射器52的信号选择电路系统诸如信号选择电路系统72基于输入信号生成正同相信号(例如,+i)和负同相信号(例如,-i)。例如,信号选择电路系统72可包括一个或多个数据发生器,诸如图9a和图9b的数据发生器290、312。数据发生器可生成对应于和基于来自rf dfe 68的同相分量信号(例如,i)的正和负极性信号。
123.在操作458处,处理器12致使信号选择电路系统的符号调整器诸如图9a和图9b的符号调整器202基于正同相信号(例如,+i)的转变生成和/或调整第一经调整符号选择信号。符号调整器可确保经调整符号选择信号(例如,在逻辑高和逻辑低之间)的转变在+i信号为逻辑低时并且在从+i信号的上升沿起的+i信号的周期的二分之一内发生。
124.在操作460处,处理器12致使信号选择电路系统的符号调整器202基于负同相信号(例如,-i)的转变生成和/或调整第二经调整符号选择信号。符号调整器可确保经调整符号选择信号(例如,在逻辑高和逻辑低之间)的转变在-i信号为逻辑低时并且在从-i信号的下降沿起的-i信号的周期的二分之一内发生。
125.通过确保经调整符号选择信号的转变在相应极性i信号为逻辑低时并且在从上升/下降沿起的相应极性i信号的周期的二分之一内发生,符号调整器基本上减少发射器的输出中误差脉冲的发生,从而改进发射器的功率输出和接收发射器的输出信号的接收器的灵敏度。
126.在操作462处,处理器12致使rf dac 64基于第一经调整符号选择信号或第二经调整符号选择信号改变存储在rf dac 64的特定单元92中的至少一个带符号值的极性(例如,指示正交分量信号和/或与正交分量信号相关联)。例如,在操作458和460中生成的第一或第二经调整符号选择信号可应用于单元电路系统(诸如图9a和图9b的单元电路系统310)以改变待存储在特定单元92中的带符号值信号的极性。
127.在操作464处,处理器12致使rf dac 64(和/或发射器52的匹配网络74)生成发射信号以便由发射器52输出并经由一个或多个天线55发射。为此,rf dac 64聚合一个或多个带符号值,该一个或多个带符号值或其指示存储在rf dac 64的一个或多个单元92中。
128.图13是示出根据本公开的实施方案的图1的电子设备10的发射器52的输出的图表480。图表480示出(1)当发射器52不包括关于图7至图11讨论的符号调整器202时的第一发射输出信号486、(2)当发射器52包括信号选择电路系统72时的第二发射输出信号488以及(3)当没有符号选择信号的定时不对准时(例如,理想情况)的第三发射输出信号490。如图所示,当发射器52不包括信号选择电路系统72时,第一发射输出信号486由于符号选择信号
的定时错配和缺乏校正而具有较高噪声比(例如,更远离第三发射输出信号490)。
129.相反地,当发射器52包括信号选择电路系统72时,第二发射输出信号488具有较低噪声比(例如,更接近第三发射输出信号490)。例如,信号选择电路系统72可将发射器的输出的信噪比改进约5db和约20db之间,诸如约10db。换句话说,信号选择电路系统72可将信噪比改进约10%。有利地,信号选择电路系统72通过确保正交信号(例如,i或q)的极性之间的准确转变来改进发射器的发射输出信号的信噪比,该正交信号或其指示存储在rf dac 64的单元92中。改进的信噪比导致发射器的功率输出改进,并且改进接收发射器的输出信号的接收器的灵敏度。
130.已经以示例的方式示出了上述具体实施方案,并且应当理解,这些实施方案可容许各种修改和另选形式。还应当理解,权利要求书并非旨在限于所公开的特定形式,而是旨在覆盖落在本公开的实质和范围内的所有修改、等同物和另选方案。
131.本文所述的和受权利要求保护的技术被引用并应用于实物和实际性质的具体示例,其明显改善了本技术领域,并且因此不是抽象、无形或纯理论的。此外,如果附加到本说明书结尾的任何权利要求包含被指定为“用于[执行][功能]...的装置”或“用于[执行][功能]...的步骤”的一个或多个元件,则这些元件将按照35u.s.c.112(f)进行解释。然而,对于任何包含以任何其他方式指定的元件的任何权利要求,这些元件将不会根据35u.s.c.112(f)进行解释。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1