一种图像信号的处理方法与流程

文档序号:32791296发布日期:2023-01-03 21:05阅读:50来源:国知局
一种图像信号的处理方法与流程

1.本发明涉及集成电路设计技术领域,尤其涉及一种图像信号的处理方法。


背景技术:

2.目前,cmos图像传感器(cmos image sensor,cis)已广泛应用于视频、监控、工业制造、汽车、家电等成像领域,在图像领域具有不可替代性,被广泛应用于安防监控、消费电子、车载设备、科学测量等领域中。cis的基本发展方向包括:多像素、低噪声、高动态范围、高图像帧率。在应用场景上,目前微弱光线环境、高温场景是比较关心的图像场景。在微弱光线环境下,图像传感器的噪声是影响图像传感器性能的重要指标;在高温场景下,暗电流是影响图像传感器的重要指标。为了降低噪声,一方面可以借助双相关采样(correlateddouble sampling,cds)降噪技术来降低暗电流,另一方面是通过相关多次采样 (correlated multiple sampling,cms)来多次降低瞬态噪声,但是cms需要在不同时刻进行多次采样,需要更多的转换时间,导致2阶误差大大增加,影响图像质量。
3.为此,亟需提供一种新的图像信号的处理方法以改善上述问题。


技术实现要素:

4.本发明实施例提供一种图像信号的处理方法,用以降低图像传感器的噪声和暗电流,优化图像质量。
5.第一方面,本发明提供一种图像信号的处理方法,包括:比较器将像素单元的输出信号与斜坡信号进行比较,输出比较结果;在每个处理周期内,执行如下处理:计数器根据比较结果,确定像素单元从斜坡信号的起点时刻到相交点时刻之间的时段内的初始数字信号,所述相交点时刻为所述斜坡信号和像素单元的输出信号数值相同时对应的时刻;其中,相邻处理周期的斜坡信号起点的时延是相等的,或者相邻处理周期的斜坡信号起点的时延是最小时延的整数倍,所述最小时延是相邻处理周期的斜坡信号起点的时延中的最小数值;计数器将所述初始数字信号输入至读出逻辑电路,所述读出逻辑电路中的乘法器和加法器对所述初始数字信号进行乘加处理;当计数器停止计数时,所述读出逻辑电路中的存储单元存储经过所述读出逻辑电路中的乘法器和加法器乘加后的数字信号。
6.在一种可能的实施方式中,当所述计数器采用斜率变化的方式,根据比较结果确定像素单元从斜坡信号的起点时刻到相交点时刻之间的时段内的初始数字信号,计数器将所述初始数字信号输入至读出逻辑电路,所述读出逻辑电路中的乘法器和加法器对所述初始数字信号进行乘加处理,包括:
7.将计数器的初始数字信号输入至乘法器,乘法器的输出结果为所述乘数因子和所述初始数字信号之间的乘积;加法器的输入包括存储单元的输出结果和乘法器的输出结果,加法器的输出为存储单元的输出结果和乘法器的输出结果之和,使得所述读出逻辑电路中的乘法器和加法器对所述初始数字信号进行乘加处理;将加法器的输出作为存储单元的输入。
8.在另一种可能的实施方式中,当所述计数器采用固定斜率的方式,根据比较结果确定像素单元从斜坡信号的起点时刻到相交点时刻之间的时段内的初始数字信号,计数器将所述初始数字信号输入至读出逻辑电路,所述读出逻辑电路中的乘法器和加法器对所述初始数字信号进行乘加处理,包括:
9.将计数器的初始数字信号和乘法器的输出输入至加法器,加法器的输出是计数器的初始数字信和乘法器的输出之和;将加法器的输出作为存储单元的输入;将乘数因子和存储单元的输出作为乘法器的输入;乘法器的输出作为加法器的输入,使得所述读出逻辑电路中的乘法器和加法器对所述初始数字信号进行乘加处理。
10.在其它可能的实施方式中,所述数字信号经过z变换后满足 h(z)=f(z)(1-z-1
)2,z-1
表示相邻两个处理周期的斜坡信号起点之间最小时延, f(z)表示任意一种不为0的z变换。
11.例如,h(z)可以满足如下h1、h2、h3或h4四个传递函数中的任意一个公式:
[0012][0013][0014][0015][0016]
其中,h1、h2是完全对称的传递函数;h3、h4是完全对称的传递函数, z表示z变换,v2为像素转换过程中的输出信号,v1为像素复位过程中的输出信号,其中,乘法器的乘数因子为所述传递函数的系数。
[0017]
本发明提供的图像信号的处理方法的有益效果在于:不改动原有的模拟电路架构,主要针对读出逻辑进行改动,因相邻处理周期的斜坡信号起点的时延是相等的,所以可以减小读取过程中的2阶误差,通过消除二阶误差,有效的消除了暗电流噪声,减小了由于暗电流造成的图像传感器动态范围的减小,有效的提高了图像传感器的图像质量。
附图说明
[0018]
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0019]
图1为现有技术提供的一种像元单元的电路结构示意图;
[0020]
图2为现有技术提供的一种像素单元的时序控制方法流程示意图;
[0021]
图3a为现有技术提供的一种cis读出电路架构示意图;
[0022]
图3b为目前常用的图像传感器的电路结构示意图;
[0023]
图4为现有技术提供的一种cds读出操作操作时序示意图;
[0024]
图5为现有技术提供的一种cms读出操作时序示意图;
[0025]
图6a为本发明实施例提供的一种图像信号的处理方法流程示意图;
[0026]
图6b为本发明实施例提供的一种cis读出操作时序示意图;
[0027]
图7为本发明实施例提供的两种不同的计数过程示意图;
[0028]
图8为图7对应的读出电路操作时序示意图;
[0029]
图9为图7对应的计数过程的读出时序示意图;
[0030]
图10为本发明实施例提供的读出逻辑对应的时序示意图;图11为本发明实施例提供的读出逻辑与cds技术、cms技术之间的比较结果示意图;图12为本发明实施例提供的仿真结果对比示意图。
具体实施方式
[0031]
图1是目前cis标准四管像素单元电路结构,该结构普遍应用于行曝光方式cis,它由感光二极管pd、传输管mtg、复位管mrst、放大管msf、选通管 msel组成。感光二极管pd会感光,并生成与光照强度成正比的光电子。mtg 作用是转移感光二极管pd内的光电子,当传输信号tx为高电平时,传输管 mtg导通,会将感光二极管pd内的光电子转移到浮置扩散区fd上。复位管 mrst作用是在复位信号rx为高电平时,对像素单元进行复位。当选通信号sel 为高电位,选通管msel导通时,放大管msf、选通管msel与到地的电流源形成通路,此时放大管msf本质上为一个源极跟随器,跟随浮置扩散区fd电位的变化并最终输出像素输出电压vpix,该像素输出电压vpix可以作为比较器cm 的一个输入信号,比较器cm的另一个输入信号为斜坡信号vramp。
[0032]
图2示意了上述四管像素单元的操作时序,分为复位(rst)阶段、曝光(exp) 阶段、信号读取(read)阶段。在复位阶段,传输信号tx和复位信号rx均为高电平,传输管mtg和复位管mrst均导通,像素单元复位且其电位被拉高到电源电压vdd。之后,传输信号tx和复位信号rx均为低电平,进入曝光(exp) 阶段,光电二极管pd感光并积累电子。进入信号读取(read)阶段,选通信号 sel为高电平,复位信号rx先为高电平复位像素单元,复位信号rx再拉为低电平,传输信号tx保持为低电平,此时放大管msf受控于像素单元电位并通过pix_out输出复位信号vrst(以下简称vr)。之后,传输信号tx切换为高电平,将光电二极管pd上的电子转移到浮置扩散区fd,此时放大管msf 受控于浮置扩散区fd电位并通过pix_out输出积分信号vsig(以下简称vs)。复位信号vrst、积分信号vsig由后续读取模数转换单元(analog-to-digitalconverter,adc)电路转换为数字量并进行减法操作,得到光电二极管pd上光电子实际对应的数字量。若adc的位宽为12位,adc参考电压范围为vref,则最终输出为dout=(vrst-vsig)
×212
/vref。
[0033]
图3a为本发明实施例提供的一种cis读出电路的整体架构设计图,主要包括像素阵列、adc阵列、读出逻辑电路和并转串电路。其中:
[0034]
像素阵列包括c列r行的像素,用于通过光电效应将光信号转换为电信号从而实现图像的采集。图1中的像素单元可以为标准四管像素单元电路结构,标准四管像素单元电路结构包括传输管mtg、复位管mrst、放大管msf、选通管 msel。应理解,本发明并不局限于应用于标准四管像素单元电路结构。
[0035]
模数转换单元(analog-to-digital converter,adc)阵列一共包括c列adc电路,用于将像素阵列所采集得到的电信号转换为数字信号。模数转换单元主要由比较器(comparator)和计数器(counter)构成。该模数转换单元可以根据设计需求设置在并转串电路之前或设置在并转串电路之后。比较器的输入为斜坡发生器产生的ramp波和光电变换结果(pixel signal)。计数器在斜坡产生时开始计数,在vramp与vpix交点处停止计数,从而实现将对电压的测量转化为对时间的测量。目前最常见的为斜坡型adc。目前用于cis的adc主要由两种结构,单斜模数转换器(single slope adc,ss-adc)和逐次逼近模数转换器(successiveapproximation registeradc,sar-adc)。应理解,本发明并不限定adc的种类。
[0036]
读出逻辑电路主要包括乘法器、取反逻辑、存储单元、加法器或减法器,用于将adc输出的数字信号重新组合成新的数字信号。目前通用的读出逻辑技术主要为cds(correlated double sampling,双相关采样)技术。
[0037]
并转串电路通常用灵敏放大器(sense amplifier,sa)实现,亦可以通过其他电路来实现,主要用于将列上并行的的数字输出通过列上的译码器转换为串行的数字输出。
[0038]
具体来说,目前常用的图像传感器的电路结构如图3b所示,包括像素阵列、模数转换单元(analog-to-digital converter,adc)、斜坡发生器、时序控制器、译码驱动器和输出信号处理器。其中,所述像素阵列由若干个如图3b所示的像素单元“p”组成。所述像素阵列在译码驱动器的控制下,按照从下至上依次读取,具体顺序为row[0]、row[1]、
……
row[n-2]、row[k]。所述像素阵列的每一列有一个输出总线,分别为pix_out[0]、pix_out[1]、

pix_out[n-2]、 pix_out[n-1],这些输出总线将所述像素阵列划分为n列像素单元,即具有同一输出总线的像素单元为一列。这些输出总线分别接到模数转换器上对应的模数转换单元(analog-to-digital converter,adc)。adc由比较器、计数器组成,比较器将像素输出与斜坡信号(ramp)进行比较,比较结果决定了计数器计数值的大小。计数器用于根据比较结果确定像素单元的曝光数字量。adc将上述 vrst、vsig电位分别进行判断,并将vrst-vsig差值转换为数字量后输出。输出信号处理器包括图3a所示的读出逻辑电路和并转串电路,用于完成对adc 输出的数字信号的进一步处理。
[0039]
图4为图3所示传统的cis读出电路对应的工作时序,也即是图2所述时序的信号读取(read)阶段。进入读取阶段,sel信号拉“高”,rx信号为“高”对像素单元进行复位。rst_cm为比较器复位控制,rst_cm也拉“高”使所有的adc比较器进入复位状态。rx、rst_cm由“高”变“低”,adc进入正常工作状态。adc工作过程由比较和计数两个过程组成,首先斜坡ramp开始下降时计数器cnt开始计数,直到比较器信号发生“低”到“高”翻转时 (cm_out为比较器输出),cnt停止计数并存储当前计数值(cnt输出为 cn)。要完成像素信号的模数转换,adc需要进行两次上述操作,斜坡作为 adc基准会产生两次,第一次斜坡阶段(也即图4的“vr”阶段)adc将判断并存储复位信号vrst,adc计数器cnt将在t1时间内计数并存储该t1时间段对应的计数值cn1;第二次斜坡阶段(也即图4的“vs”阶段)adc将判断并存储积分信号vsig,adc计数器cnt将在t2时间内计数并存储该t2时间段对应的计数值cn2。最终计数器cnt将输出计数差值δcn=cn2-cn1,对应vrst-vsig的差值量。
[0040]
目前adc所采用的cds(correlated double sampling,双相关采样)是一种广泛用于cis的降噪技术,图4所示意的两次采样分别包括复位信号vrst和积分信号vsig。
[0041]
1)复位信号v1:
[0042][0043]
2)像素信号v2:
[0044][0045]
其中,v0表示adc自动归零(autozero,az)过程的电压大小,当前时刻为t0;v1表示adc第1次转换的电压大小(即复位信号vrst),当前时刻为t1;v2表示adc第2次转换的电压大小(即积分信号vsig),当前时刻为t2;i
fd
表示复位信号rst为低电平、传输信号tx为低电平时,浮置扩散区fd点的漏电流,由于芯片制造的时候存在工艺上的偏差,此时漏电流大小将存在不均匀性;i
exp
表示曝光过程中的电流大小(该电流与光信号大小成正比关系);t
exp
表示曝光时间;i
pd
表示传输信号tx为低电平时光电二极管pd的漏电流。c
fd
表示浮置扩散区fd的容值。
[0046]
最终cds的输出结果为:
[0047][0048]
用z变换表示cds过程为:h
cds
(z)=z-1-1。
[0049]
其中,v0为1阶误差,i
fd
(t
2-t1)为2阶误差,类似暗电流,该误差与温度有较大的关系,因此采用cds读出方法可以有效抵消掉v0。
[0050]
近年来,在cds上的基础上还发展出了多次相关采样(correlatedmultiplesampling,cms)技术,其中:
[0051]
1)、原有的v1、v2之间的时间差t
2-t1为t
cds

[0052]
2)、v1、v2内部多次采样的次数为n,多次采样的间隔时间为t
cms

[0053]
假设t
cds
=mt
cms
,那么可以得到用z变换表示cms的传递函数为:
[0054][0055]
其中,m表示延迟的次数,n表示v1、v2内部多次采样的次数。
[0056]
相对于cds,cms技术通过多次采样可以有效降低瞬态噪声,但是由于该技术需要更多的转换时间,因此2阶误差会增加。
[0057]
图5为相关多次采样(cms)读出时序,将复位vr阶段、积分vs阶段分别多进行一次相同的转换,也即vr1、vr2阶段读出的对应计数器计数值cn1、cn2求平均得到cn12;vs1、vs2阶段读出的对应计数器计数值cn3、cn4求平均得到cn34,最终的adc转换结果为δcn=cn34-cn12,根据cms的原理,最终输出数据中噪声会降低为传统读出方式的m代表采样数,这里代表adc转换次数,例如图4中完成“vs”和“vr”转换,可以看作为adc完成一次转换,m为1。值得说明的是,本实施例完成一次上述读出操作需要的时间扩大到了vr+vs阶段的时间,若adc为12位,需要的计数器计数周期所占一个行读周期约90%的时间,那么图5所示的相关两次采样会使读周期拉长约2倍,也即会使cis帧率下降几乎1/2(若adc计数时钟频率
不变)。可见,虽然cms技术能够有效抑制图像传感器的噪声,但是cms需要在不同时刻进行多次采样,需要更多的转换时间,导致2阶误差大大增加,影响图像质量。
[0058]
有鉴于此,本发明提供的cis读出电路的的读出方法,adc等时延采样或者读出复位信号vr和积分信号vs,读出过程需满足传递函数h(z)=f(z)
×ꢀ
(1-z-1
)2的形式,本发明主要采用新的读出逻辑替代现有的cds过程,以减小像素信号读取过程中的2阶误差,达到减小暗电流和减小像素的1/f噪声的目的,这样能降低像素小信号时的噪声,能有效降低读出噪声,优化图像质量。和传统cds技术相比,本发明的像素固定模式噪声很小,且基本没有失调,和cms 技术相比,本发明的瞬态噪声会略微增加,但是通过与cms结合可以减小瞬态噪声,且最后固定噪声不会增加。
[0059]
为使本发明的内容更加清楚易懂,以下结合说明书附图,对本发明的内容作进一步说明。当然本发明并不局限于该具体实施例,本领域内的技术人员所熟知的一般替换也涵盖在本发明的保护范围内。
[0060]
需要说明的是,在下述的具体实施方式中,在详述本发明的实施方式时,为了清楚地表示本发明的结构以便于说明,特对附图中的结构不依照一般比例绘图,并进行了局部放大、变形及简化处理,因此,应避免以此作为对本发明的限定来加以理解。
[0061]
从图4和图5可见,读出逻辑电路的计数结果取决于斜坡产生的时间点到 vramp与vpix产生交点处之间的时间差,这段时间差越长,计数值越大,图像的亮度越大。而本发明通过调整ramp波的斜率,可以改变vramp与vpix 产生交点的位置,从而实现调整计数值的目的。本实施例中斜坡发生器产生的 ramp波中相邻斜坡信号起点的延迟相等,示例性的,斜坡发生器产生的ramp 波如图6b中的vramp所示,从图6b中可见,相邻斜坡信号起点的延迟1、延迟2和延迟3是相等的时长。其中,本实施例中将复位信号rst下降沿与传输信号tx上升沿之间的时段内像素单元的输出结果称为像素复位信号(即上述公式中的v1),adc对像素复位信号进行采样得到的输出记录记为doutna, na表示第n次像素复位信号的读取。本实施例中将传输信号tx下降沿到选通信号sel下降沿之间的时段内像素单元的输出结果称为像素传输信号(即上述公式中的v2),adc对像素传输信号进行采样得到的输出记录记为doutmb,其中,mb为第m次像素传输信号的读取。
[0062]
如图6a所示,本发明提供一种图像信号的处理方法,应用于上述图像传感器,包括:
[0063]
s601,比较器将像素单元的输出信号与斜坡信号进行比较,输出比较结果。
[0064]
s602,在每个处理周期内,执行如下处理:
[0065]
计数器根据比较结果,确定像素单元从斜坡信号的起点时刻到相交点时刻之间的时段内的初始数字信号,所述相交点时刻为所述斜坡信号和像素单元的输出信号数值相同时对应的时刻;其中,相邻处理周期的斜坡信号起点的时延是最小时延的整数倍,所述最小时延是相邻处理周期的斜坡信号起点的时延中的最小数值;计数器将所述初始数字信号输入至读出逻辑电路,所述读出逻辑电路中的乘法器和加法器对所述初始数字信号进行乘加处理;当计数器停止计数时,所述读出逻辑电路中的存储单元存储经过所述读出逻辑电路中的乘法器和加法器乘加后的数字信号。
[0066]
如图6b所示,从斜坡的起点t0,计数器开始计数,并且斜坡发生器发出的斜坡信号vramp开始变化,当比较器发生翻转时,计数器停止计数,adc 输出数字信号dout
1a
,之后在
另一斜坡的起点t1时刻,计数器开始计数,并且斜坡发生器发出的斜坡信号vramp开始变化,当比较器发生翻转时,计数器停止计数,adc输出数字信号dout
1b
。依次类推,adc输出数字信号dout
2b
和 dout
3b
。相邻处理周期的斜坡信号起点的时延是相等的,即斜坡发生器产生的 ramp波中相邻斜坡信号起点的延迟相等,所以adc对像素复位信号doutna 和像素传输信号doutnb的采样或者读出也是等时延。值得说明的是,实际操作中也可能会出现某一个时延内的系数为0。
[0067]
本实施例中,上述计数器存在两种可能的计数过程。图7中的(a)示意了所述计数器采用斜率变化方式的计数过程1,图7中的(b)示意了所述计数器采用固定斜率方式的计数过程2。图7中的数字输入为adc的数字输出结果,即doutna和doutmb。图7中的数字输出为存储单元的输出。
[0068]
如图7中的(a)所示,针对计数过程1,读出逻辑电路的处理过程包括如下步骤:a)adc的数字输出结果先经过乘法器,乘法器的乘数因子由dout对应选择模块来确定,乘法器的输出结果为所述乘数因子和adc的数字输出结果之间的积。b)加法器的输入参数为存储单元的输出结果和乘法器的输出结果,加法器的输出为存储单元的输出结果和乘法器的输出结果之和,加法器的输出作为存储单元的输入,c)存储单元的输出为加法器的输出,通过读取存储单元的输出,将读取的信号作为最终的数字输出。当存储单元输入一个清零信号,则将数据恢复为初始值。
[0069]
如图7中的(b)所示,针对计数过程2,读出逻辑电路的处理过程包括如下步骤:a)加法器的输入为adc的数字输出结果和乘法器的输出,加法器的输出作为存储单元的输入。加法器的输出是adc的数字输出结果和乘法器的输出之和。b)存储单元包括一个清零信号(即将数据恢复为初始值),输入为加法器的输入、输出为乘法器的输入;c)乘法器的输入为乘数因子和存储单元的输出,乘法器的乘数因子由dout对应选择模块来确定,乘法器的输出为加法器的输入,通过读取乘法器的输出,将读取的信号作为最终的数字输出。
[0070]
结合图8来说,上述技术过程1是采用了斜率变化的方式进行计数(如计数过程的1对应的虚线所示),但计数过程2是采用了固定斜率的计数过程(如计数过程2对应的虚线所示),然后通过信号在计数结束后引入乘法器或移位逻辑来实现翻转效果。技术过程1中计数采用的v1、v2的斜率和数量不一致,与传统一致的是v1、v2的斜率之和为0,与传统技术过程相比较(如计数过程的1对应的实线所示),可见传统的计数过程采用了v1、v2的斜率正好相反,数量相等。从图8可见,计时器在vramp斜坡开始时开始计数,分为p/d两次计数过程。在p相向下计数(0

负数),在d相向上计数(负数

0或负数
→0ꢀ→
正数)。c.最终的计数结果为d-p(信号),其中d为信号+噪声,p为噪声(这里的噪声主要指固定噪声)。
[0071]
图9是本发明提供的读出逻辑对应的时序图,图9中:1)在一次完整的像素信号读取过程之前,需要通过清零信号对图7中的存储单元进行复位。2)dout 对应选择1为:计数过程1中dout所对应的乘数。计数过程1中的乘法发生在加法器对应时刻之前;dout对应选择2为:计数过程2中dout所对应的乘数。计数过程1中的乘法发生在加法器对应时刻之后。
[0072]
理论上,本发明经过读出逻辑电路处理后的数字信号经过z变换后必须满足:
[0073]
h(z)=f(z)(1-z-1
)2[0074]
其中,z-1
表示相邻两个处理周期的斜坡信号起点之间最小时延,f(z)表示任意一种不为0的z变换。当满足的z变换满足上式时,理论上可以有效抵消二阶误差,假设pd管无
电流,同时假设像素信号的采样时间为等距。
[0075]
tn=nδt+t0[0076]
那么有:
[0077][0078]
当该电压经过(1-z-1
)2的传递函数后,会被完全抵消,因此该读出方法将不存在2阶误差。
[0079]
以下为本发明所采用的4种示例(式中为了方便归纳,将v1、v2的积和归一化为-1、1):
[0080][0081][0082][0083][0084]
其中h1、h2是完全对称的传递函数。h3、h4是完全对称的传递函数。
[0085]
上文图8所示的计数过程主要以采用传递函数h3为例,对读出电路逻辑进行阐述。
[0086]
由于像素信号普遍较大,采用双斜adc时v2的读出时间长,采用h3可以有效利用该读出时间。具体方法为逻辑组合切换斜坡来实现。
[0087]
图10为本发明进一步结合cms后的读出时序说明,其时序的基础与图6b 类似,其中:
[0088]
adc一共进行了8次转换,分别为dout1a、dout2a、dout1b、dout2b、

、 dout6b.用数学表达输出应当为:
[0089]
dout=-[(dout1a+dout2a)+4/3(dout1b+dout2b)+1/3(dout3b+dout4b)-2/3(dout 5b+dout6b)]/2
[0090]
此时整体的传递函数应当为:
[0091]
h(z)=(1+z-1
)(-1+4/3z-2
+1/3z-4-2/3z-6
)=-(1+z-1
)(1-z-2
)2(1+2/3z-2
)2
[0092]
其中1-z-n
=(1-z-1
)(1+

+z-n
+1),因此cms技术可以结合该发明使用。其中结合cms的方式为:
[0093]
h(z)=(1+

+z-n
)f(zn+1)(1-zn+1)2
[0094]
上式中n为cms技术的阶数。
[0095]
综上所述,本发明通过消除二阶误差,有效的消除了暗电流噪声,减小了由于暗电流造成的图像传感器动态范围的减小,有效的提高了图像传感器的图像质量。
[0096]
图11是当前发明、cds技术、cms技术、以及本发明的传递函数对比,结合之前的数据有以下结论:固定模式噪声:本发明《cds《cms;白噪声: cms《cds《本发明;1/f噪声:本发
明《cms《cds。
[0097]
图12是通过仿真结果对比,从图中可以看出:光线不足环境条件下,本发明的像素固定模式噪声很小,且基本没有失调。本发明的瞬态噪声会略微增加,但是通过与cms结合可以减小瞬态噪声,且最后固定噪声不会增加。具体统计结果如下表:
[0098][0099]
以上所述的仅为本发明的优选实施例,所述实施例并非用以限制本发明的专利保护范围,因此凡是运用本发明的说明书及附图内容所作的等同结构变化,同理均应包含在本发明的保护范围内。
[0100]
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。
[0101]
对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1