信标时隙分配的制作方法_5

文档序号:8344979阅读:来源:国知局
的可靠性)。
[0192] MIMO系统可支持时分双工(T孤)和频分双工(抑D)。在T孤系统中,前向和反向 链路传输是在相同的频率区划上,从而互易性原理允许从反向链路信道来估计前向链路信 道。该在接入点处有多个天线可用时使接入点能够提取前向链路上的发射波束成形增益。
[0193] 图17解说了范例MIMO系统1700的无线设备1710 (例如,接入点)和无线设备 1750 (例如,接入终端)。在设备1710处,数个数据流的话务数据从数据源1712被提供给 发射(T幻数据处理器1714。每个数据流可随后在相应发射天线上发射。
[0194] TX数据处理器1714基于为每个数据流选择的特定编码方案来对该数据流的话务 数据进行格式化、编码、和交织W提供经编码数据。每个数据流的经编码数据可使用(FDM 技术来与导频数据复用。导频数据通常是W已知方式处理的已知数据码型,并且可在接收 机系统处用于估计信道响应。随后基于为每个数据流选定的特定调制方案(例如,BPSK、 QPSK、M-PSK或M-QAM)来调制(即,码元映射)该数据流的经复用的导频和经编码数据W提 供调制码元。每个数据流的数据率、编码、和调制可由处理器1730执行的指令来决定。数 据存储器1732可存储由处理器1730或设备1710的其他组件使用的程序代码、数据和其他 f目息。
[0195] 所有数据流的调制码元随后被提供给TX MIMO处理器1720,其可进一步处理该些 调制码元(例如,针对0抑M)。TX MIMO处理器1720随后将Nt个调制码元流提供给N T个收 发机狂CVR) 1722A到1722T。在一些方面,TX MIMO处理器1720将波束成形权重应用于该 些数据流的码元并应用于正藉W发射该码元的天线。
[0196] 每个收发机1722接收并处理相应的码元流W提供一个或多个模拟信号,并进一 步调理(例如,放大、滤波、和上变频)该些模拟信号W提供适于在MIMO信道上传输的经 调制信号。来自收发机1722A到1722T的Nt个经调制信号随后分别从Nt个天线1724A到 1724T被发射。
[0197] 在设备1750处,所发射的经调制信号被Nc个天线1752A至Ij 1752R接收,并且从每 个天线1752接收到的信号被提供给各自的收发机狂CVR) 1754A到1754R。每个收发机1754 调理(例如,滤波、放大、及下变频)各自的收到信号,数字化该经调理的信号W提供采样, 并且进一步处理该些采样W提供相应的"收到"码元流。
[0198] 接收(R幻数据处理器1760随后从N。个收发机1754接收该N。个收到码元流并基 于特定接收机处理技术对其进行处理W提供Nt个"检出"码元流。RX数据处理器1760随后 解调、解交织、和解码每个检出码元流W恢复该数据流的话务数据。由RX数据处理器1760 所作的处理与由设备1710处的TX MIMO处理器1720和TX数据处理器1714所执行的处理 互补。
[0199] 处理器1770周期性地确定要使用哪一预编码矩阵(W下讨论)。处理器1770编 制包括矩阵索引部分与秩值部分的反向链路消息。数据存储器1772可存储由处理器1770 或设备1750的其他组件使用的程序代码、数据和其他信息。
[0200] 该反向链路消息可包括关于通信链路和/或收到数据流的各种类型的信息。反 向链路消息随后由TX数据处理器1738-一其还从数据源1736接收数个数据流的话务数 据一一处理,由调制器1780调制,由收发机1754A到1754R调理,并被传回设备1710。
[0201] 在设备1710处,来自设备1750的经调制信号由天线1724接收,由收发机1722调 理,由解调器值EMOD) 1740解调,并由RX数据处理器1742处理W提取由设备1750传送的 反向链路消息。处理器1730随后确定要将哪个预编码矩阵用于确定波束成形权重并且随 后处理提取出的消息。
[0202] 图17还解说了通信组件可包括执行如本文教导的信标控制或定位控制操作的一 个或多个组件。例如,信标控制组件1790可与处理器1730和/或设备1710的其他组件协 作W如本文所教导地向另一设备(例如,设备1750)发送信标信号。类似地,定位控制组件 1792可与处理器1770和/或设备1750的其他组件协作W便与确定设备1750的位置相结 合地从另一设备(例如,设备1710)接收信标信号。应当领会,对于每个设备1710和1750, 所描述的组件中的两个或更多个组件的功能性可由单个组件提供。例如,单个处理组件可 提供信标控制组件1790和处理器1730的功能性,并且单个处理组件可提供定位控制组件 1792和处理器1770的功能性。
[0203] 本文中的教导可被纳入各种类型的通信系统和/或系统组件中。在一些方面, 本文中的教导可W在能够通过共享可用系统资源(例如,通过指定带宽、发射功率、编 码、交织等中的一者或多者)来支持与多个用户通信的多址系统中采用。例如,本文中 的教导可应用于W下技术中的任何一种技术或其组合:码分多址(CDMA)系统、多载波 CDMA(MCCDMA)、宽带CDMA(W-CDMA)、高速分组接入化SPA、HSPA+)系统、时分多址(TDMA)系 统、频分多址(FDMA)系统、单载波FDMA(SC-FDMA)系统、正交频分多址(OFDMA)系统、或者 其他多址技术。采用本文中的教导的无线通信系统可被设计成实现一种或多种标准,诸如 IS-95、cdma2000、IS-856、W-CDMA、TDSCDMA、W及其他标准。CDMA网络可实现诸如通用地面 无线电接入扣TRA)、cdma2000、或其他某种技术的无线电技术。UTRA包括W-CDMA和低码片 率(LCR)。cdma2000技术涵盖IS-2000、IS-95和IS-856标准。TDMA网络可实现诸如全球 移动通信系统佑SM)之类的无线电技术。(FDMA网络可实现诸如演进UTRA巧-UTRA)、IE邸 802.11、I邸E 802.16、I邸E 802.20、Flash-.OFDM液等的无线电技术。UTRA、E-UTRA和 GSM是通用移动电信系统扣MT巧的一部分。本文中的教导可在3GPP长期演进(LTC)系统、 超移动宽带扣MB)系统和其他类型的系统中实现。LTE是使用E-UTRA的UMTS版本。UTRA、 E-UTRA、GSM、UMTS和LTE在来自名为"第3代伙伴项目"(3GP巧的组织的文献中描述,而 C血a2000在来自名为"第3代伙伴项目2"(3GPP2)的组织的文献中描述。尽管本公开的某 些方面可能是使用3GPP术语来描述的,但是应当理解,本文中的教导可应用于3GPP (例如, Rel (版本)99、Rel5、Rel6、Rel7)技术 W及 3GPP2 (例如,IxRTT,IxEV-DO RelO、RevA、RevB) 技术和其他技术。
[0204] 本文中的教导可被纳入各种装置(例如,节点)中(例如,实现在各种装置内或由 各种装置执行)。在一些方面,根据本文中的教导实现的节点(例如,无线节点)可包括接 入点或接入终端。
[02化]例如,接入终端可包括、被实现为、或被称为用户装备、订户站、订户单元、移动站、 移动台、移动节点、远程站、远程终端、用户终端、用户代理、用户设备、或其他某个术语。在 一些实现中,接入终端可包括蜂窝电话、无绳电话、会话发起协议(SIP)电话、无线本地环 路(WLL)站、个人数字助理(PDA)、具有无线连接能力的手持式设备、或连接到无线调制解 调器的其他某种合适的处理设备。相应地,本文中所教导的一个或多个方面可被纳入到电 话(例如,蜂窝电话或智能电话)、计算机(例如,膝上型设备)、便携式通信设备、便携式计 算设备(例如,个人数据助理)、娱乐设备(例如,音乐设备、视频设备、或卫星无线电)、全 球定位系统设备、或被配置为经由无线介质通信的任何其他合适的设备中。
[0206] 接入点可包括、被实现为、或被称为B节点、演进型B节点、无线电网络控制器 (RNC)、基站炬巧、无线电基站(RB巧、基站控制器炬SC)、基收发机站炬TS)、收发机功能 (TF)、无线电收发机、无线电路由器、基本服务集炬SS)、扩展服务集巧SS)、宏蜂窝小区、宏 节点、家用演进型B节点化eNB)、毫微微蜂窝小区、毫微微节点、微微节点、或其他某个类似 术语。
[0207] 在一些方面,节点(例如,接入点)可包括通信系统的接入节点。此类接入节点可 例如经由至网络的有线或无线通信链路来为该网络(例如,诸如因特网或蜂窝网之类的广 域网)提供连通性或提供去往该网络的连通性。相应地,接入节点可使另一节点(例如,接 入终端)能够接入网络或其他某个功能性。另外,应当领会,该两个节点中的一者或其两者 可W是便携式的,或者在一些情形中为相对非便携式的。
[020引另外,应当领会,无线节点可W有能力按非无线的方式(例如,经由有线连接)传 送和/或接收信息。因此,如本文中所讨论的接收机和发射机可包括恰适的通信接口组件 (例如,电或光学接口组件)W经由非无线介质来通信。
[0209] 无线节点可经由一条或多条无线通信链路来通信,该些无线通信链路基于或W其 他方式支持任何合适的无线通信技术。例如,在一些方面中,无线节点可与网络相关联。在 一些方面,网络可包括局域网或广域网。无线设备可支持或W其他方式使用诸如本文中所 讨论的各种无线通信技术、协议、或标准(例如,CDMA、TDMA、OFDM、OFDMA、WiMAX、Wi-Fi等 等)中的一种或多种。类似地,无线节点可支持或W其他方式使用各种相应调制或复用方 案中的一种或多种。无线节点由此可包括用于使用W上或其他无线通信技术建立一条或 多条无线通信链路W及经由该一条或多条无线通信链路来通信的恰适组件(例如,空中接 口)。例如,无线节点可包括具有相关联的发射机和接收机组件的无线收发机,该些发射 机和接收机组件可包括促成无线介质上的通信的各种组件(例如,信号发生器和信号处理 器)。
[0210] 本文中(例如,关于附图中的一幅或多幅附图)所描述的功能性在一些方面可W 对应于所附权利要求中类似地命名的"用于功能性的装置"。参照图18和19,装置1800和 1900被表示为一系列相互关联的功能模块。
[0211] 在至少一些方面,用于针对接入点集合中的每一个接入点标识该集合中潜在可能 干扰该接入点的任何其他接入点(其中该标识基于在该接入点处接收到的信号)的模块 1802可W对应于例如如本文所讨论的处理系统。在至少一些方面,用于基于对潜在干扰接 入点的标识来分配供该集合中的接入点进行信标传输的时隙和无线电频率的模块1804可 W对应于例如如本文所讨论的处理系统。在至少一些方面,用于向该集合中的至少一个接 入点发送指示分配的至少一个消息的模块1806可对应于例如如本文所讨论的通信组件。
[0212] 在至少一些方面,用于针对接入点集合中的每一个接入点标识该集合中潜在可能 干扰该接入点的任何其他接入点的模块1902可W对应于例如如本文所讨论的处理系统。 在至少一些方面,用于基于针对每一个接入点标识出多少潜在干扰接入点来对该集合中的 接入点进行排序的模块1904可W对应于例如如本文所讨论的处理系统。在至少一些方面, 用于分配供该集合中的每一个接入点进行信标传输的时隙的模块1906可W对应于例如如 本文所讨论的处理系统。在至少一些方面,用于向该集合中的至少一个接入点发送指示分 配的至少一个消息的模块1908可对应于例如如本文所讨论的通信组件。
[0213] 图18-19的诸模块的功能性可W按与本文中的教导相一致的各种方式来实现。在 一些方面,该些模块的功能性可W被实现为一个或多个电组件。在一些方面,该些框的功能 性可W被实现为包括一个或多个处理器组件的处理系统。在一些方面,可W使用例如一个 或多个集成电路(例如,AISC)的至少一部分来实现该些模块的功能性。如本文中所讨论 的,集成电路可包括处理器、软件、其他有关组件、或其某个组合。因此,不同模块的功能性 可W例如实现为集成电路的不同子集、软件模块集合的不同子集、或其组合。另外,应当领 会,(例如,集成电路和/或软件模块集合的)给定子集可W提供一个W上模块的功能性的 至少一部分。还可W按如本文中所教导的某个其他方式来实现该些模块的功能性。在一些 方面,图18-19中的任何虚线框中的一个或多个虚线框是可任选的。
[0214] 在一些方面,一装置或一装置的任何组件可被配置成通过例如W下方式来提供如 本文所教导的功能性:制造(例如,制作)该装置或组件W使其将提供该功能性;对该装置 或组件进行编程W使其将提供该功能性;或通过使用某种其他合适的配置手段。
[0215] 应当理解,本文中使用诸如"第一"、"第二"之类的指定对元素的任何引述一般不 限定该些元素数量或次序。相反,该些指定可在本文中用作区别两个或更多个元素或者元 素实例的便捷方法。因此,对第一元素和第二元素的引述并不意味着该里可采用仅两个元 素或者第一元素必须W某种方式位于第二元素之前。同样,除非另外声明,否则一组元素可 包括一个或多个元素。另外,在说明书或权利要求中使用的"A、B、或C中的至少一者"或 "A、B、或C中的一个或多个"或"包括A、B、和C的组中的至少一个"形式的术语表示"A或 B或C"或该些元素的任何组合。例如,此术语可W包括A、或者B、或者C、或者A和B、或者 A和C、或者A和B和C、或者2A、或者2B、或者2C、等等。
[0216] 本领域技术人员应理解,信息和信号可使用各种不同技术和技艺中的任何一种来 表示。例如,W上描述通篇可能引述的数据、指令、命令、信息、信号、位(比特)、码元、和码 片可由电压、电流、电磁波、磁场或磁粒子、光场或光粒子、或者其任何组合来表示。
[0217] 本领域技术人员还应当进一步领会,结合本文中所公开的方面描述的各种解说性 逻辑块、模块、处理器、装置、电路、和算法步骤的任一个可被实现为电子硬件(例如,数字 实现、模拟实现、或两者的组合,它们可使用源编码或某一其它技术来设计)、纳入指令的各 种形式的程序或设计代码(出于简便起见,在本文中可称为"软件"或"软件模块")、或两 者的组合。为清楚地解说硬件与软件的该一可互换性,各种解说性组件、块、模块、电路、和 步骤在上面是W其功能性的形式作一般化描述的。此类功能性是被实现为硬件还是软件取 决于具体应用和施加于整体系统的设计约束。技术人员可针对每种特定应用W不同方式来 实现所描述的功能性,但此类实现决策不应被解读为致使脱离本发明的范围。
[0218] 结合本文所公开的各个方面描述的各个解说性逻辑块、模块和电路可在处理系 统、集成电路("1C")、接入终端或接入点内实现或由其来执行。处理系统可W使用一个或 多个IC来实现或者可W在IC内实现(例如,作为片上系统的一部分)。IC可包括通用处 理器、数字信号处理器值SP)、专用集成电路(ASIC)、现场可编程口阵列(FPGA)、或其它可 编程逻辑器件、分立的口或晶体管逻辑、分立的硬件组件、电子组件、光学组件、机械组件、 或其设计成执行本文中所描述的功能的任何组合,并且可执行驻留在1C内部、1C外部或两 者中的代码或指令。通用处理器可W是微处理器,但在替换方案中,该处理器可W是任何常 规的处理器、控制器、微控制器、或状态机。处理器还可W被实现为计算设备的组合,例如 DSP与微处理器的组合、多个微处理器、与DSP核屯、协同的一个或多个微处理器或任何其它 此类配置。
[0219] 应当理解,任何所公开的过程中的步骤的任何特定次序或位阶都
当前第5页1 2 3 4 5 6 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1