一种降低压降的装置的制造方法

文档序号:9887052阅读:270来源:国知局
一种降低压降的装置的制造方法
【技术领域】
[0001]本发明涉及芯片领域,尤其是一种降低压降的装置。
【背景技术】
[0002]参见图1,现有的线性稳压器通过放大器控制输出功率器件Mout,输出稳定电压Vout,在不同负载情况下,通过负反馈和放大器,调节输出功率器件Mout,确保稳压器输出恒定的电压值Vout,并能保证一定的电流输出能力,Rl和R2组成了输出电压的分压装置,分压的比例根据参考电压Vref和输出电压Vout的比值来确定。
[0003]在现有的线性稳压器系统中,线性稳压器端的直流输出电压Vout与负载端的电压Vout’之间存在一定的差值,原因是稳压器系统一般有多个负载模块,每个模块的物理位置不同,和稳压器之间都有一定的物理距离,负载与稳压器通过金属线连接,实际中金属线存在寄生电阻Rp,电流流经金属连线时就会产生压降,即Vout与Vout ’之间的差值,同时这个差值会随着负载电流变化而变化,使得Vout’直流电压值无法稳定在目标值,而随着负载电流的大小产生波动,损害负载模块的性能。
[0004]然而,现有的线性稳压器系统无法自动识别Vout与Vout’之间的差值,因此也无法消除因为差值动态变化对芯片带来的负面影响。

【发明内容】

[0005]本发明为解决【背景技术】存在的上述技术问题,而提供一种降低压降的装置。
[0006]本发明的技术解决方案是:
[0007]—种降低压降的装置,其特殊之处在于:包括采样电路和调节电路,所述采样电路用于采集线性稳压器的输出电压Vout,所述调节电路用于根据采样电路的采样结果调节输出电压Vout。
[0008]上述调节电路为分压比例调节电路。
[0009]上述采样电路包括器件Msp,所述器件Msp与输出功率器件Mout类型相同,输出功率器件Mout与器件Msp的尺寸比为(10000-10):1,所述分压比例调节电路包括模拟数字转换器电路ADC和可调电阻Rl,所述器件Msp的栅极与输出功率器件Mout的栅极以及放大器的输出端连接,所述器件Msp的源极接Vdd,所述器件Msp的漏极与模拟数字转换器电路ADC的一端连接,所述模拟数字转换器电路ADC调节可调电阻Rl的阻值。
[0010]上述采样电路包括器件Msp,所述器件Msp与输出功率器件Mout类型相同,输出功率器件Mout与器件Msp的尺寸比为(10000-10):1,所述分压比例调节电路包括模拟数字转换器电路ADC和可调电阻R2,所述器件Msp的栅极与输出功率器件Mout的栅极以及放大器的输出端连接,所述器件Msp的源极接Vdd,所述器件Msp的漏极与模拟数字转换器电路ADC的一端连接,所述模拟数字转换器电路ADC调节可调电阻R2的阻值。
[0011]上述采样电路包括器件Msp,所述器件Msp与输出功率器件Mout类型相同,输出功率器件Mout与器件Msp的尺寸比为(10000-10):1,所述分压比例调节电路包括固定电流源Il和晶体管M1,所述器件Msp的漏极与固定电流源Il的一端以及晶体管Ml的栅极连接,所述晶体管Ml的源极与输出功率器件Mout的漏极连接,所述晶体管Ml的漏极可调电阻R2连接。
[0012]上述采样电路包括电阻R3和电阻R4,所述分压比例调节电路包括放大器二和可调电阻Rl,所述电阻R3的一端连接在负载与稳压器之间的金属线上,所述电阻R3的另一端与电阻R4的一端连接,所述电阻R4的另一端接地,所述放大器二的一个输入端连接在可调电阻Rl和可调电阻R2之间,所述放大器二的另一个输入端连接在电阻R3和电阻R4之间,所述放大器二的输出端调节可调电阻Rl,电阻R3和电阻R4的比例与可调电阻Rl和可调电阻R2的初始比例相等。
[0013]上述采样电路包括电阻R3和电阻R4,所述分压比例调节电路包括放大器二和可调电阻R2,所述电阻R3的一端连接在负载与稳压器之间的金属线上,所述电阻R3的另一端与电阻R4的一端连接,所述电阻R4的另一端接地,所述放大器二的一个输入端连接在可调电阻Rl和可调电阻R2之间,所述放大器二的另一个输入端连接在电阻R3和电阻R4之间,所述放大器二的输出端调节可调电阻R2,电阻R3和电阻R4的比例与可调电阻Rl和可调电阻R2的初始比例相等。
[0014]上述器件Msp为PMOS管。
[0015]上述调节电路为参考电压Vref调节电路。
[0016]上述参考电压Vref调节电路包括加法器和电流控制电压源IcV,所述采样电路包括器件Msp,所述器件Msp与输出功率器件Mout类型相同,输出功率器件Mout与器件Msp的尺寸比为(10000-10):1,所述器件Msp的栅极与输出功率器件Mout的栅极以及放大器的输出端连接,所述器件Msp的源极接Vdd,所述器件Msp的漏极与电流控制电压源I cV的一端连接,所述电流控制电压源IcV的另一端与加法器连接,参考电压Vref通过加法器进入放大器的正向输入端,电流控制电压源I cV控制加法器对参考电压Vr ef进行加减处理。
[0017]本发明所具有的优点:
[0018]本发明提供的压差采样电路,将采样结果输出到电压调节电路,调节电路来改变Vout电压值,使得Vout,直流电压值在各种负载情况下保持稳定。
【附图说明】
[0019]图1是现有的线性稳压器结构示意图;
[0020]图2是本发明的结构原理图;
[0021 ]图3是本发明实施例一的结构原理图;
[0022]图4是本发明实施例二的结构原理图;
[0023]图5是本发明实施例三的结构原理图;
[0024]图6是本发明实施例四的结构原理图。
具体实施例
[0025]参见图3。线性稳压器的直流输出电压Vout与参考电压Vref的比例与反馈分压电路Rl与R2的比例相关,本发明的实施例一采用与输出功率器件Mout相同类型但尺寸成一定比例的器件Msp,作为压差采样电路,模拟数字转换器电路ADC与分压电阻Rl—起组成电压调节电路,就可以方便的根据输出负载电流的大小,通过调节Rl与R2的比例,来调节输出端电压Vout,从而使得负载端电压Vout’在不同的负载电流情况下保持固定电压值,使负载模块性能稳定。ADC和电阻是现有单元。例如:当负载电流变大时,寄生电阻Rp保持不变,因此Vout ’与Vout的差值会变大,Vout ’会变得更小,通过Msp采样到
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1