驱动显示面板的方法以及执行该方法的显示装置的制造方法

文档序号:9912587阅读:271来源:国知局
驱动显示面板的方法以及执行该方法的显示装置的制造方法
【技术领域】
[0001 ] 本发明的示例性实施方式涉及显示方法和显示装置,更具体地,涉及驱动显示面板的方法以及执行该方法的显示装置。
【背景技术】
[0002]显示装置可以包括显示图像的显示面板以及驱动显示面板的面板驱动器。显示面板包括多个栅极线、多个数据线以及连接至栅极线和数据线的多个像素。
[0003]面板驱动器包括生成栅极信号的栅极驱动器以及生成数据电压的数据驱动器。栅极线将栅极信号传输至像素,并且数据线将数据电压传输至像素。
[0004]随着像素至面板驱动器的距离增加,施加至像素的数据电压的传播延迟会增加。
[0005]当数据电压延迟时,基于栅极信号的像素激活不会与数据电压的到达一致,并因此,像素的充电速率会被降低。

【发明内容】

[0006]根据本发明的示例性实施方式,提供了一种驱动包括显示面板的显示设备的方法。显示面板包括多个栅极线。该方法包括将不同的栅极延迟值施加到多个栅极线组中的每一个以生成栅极信号并且将栅极信号输出至栅极线。显示面板的栅极线被分为栅极线组。在第一帧期间第一栅极延迟值被施加至栅极线中的至少一个。在第二帧期间与第一栅极延迟值不同的第二栅极延迟值被施加至栅极线中的该至少一个。
[0007]在本发明的示例性实施方式中,施加至栅极线组的第P栅极线组的栅极延迟值可以小于施加至栅极线组的第Q栅极线组的栅极延迟值。第P栅极线组可比第Q栅极线组离显示设备的数据驱动器更近。?和9可以是正整数。
[0008]在本发明的示例性实施方式中,在第一帧期间施加至第P栅极线组的栅极延迟值可以是X。在第二帧期间施加至第P栅极线组的栅极延迟值可以是(x+a) d和a可以是正实数。
[0009]在本发明的示例性实施方式中,在第三帧期间施加至第P栅极线组的栅极延迟值可以是(X_a)。
[0010]在本发明的示例性实施方式中,在第一帧期间施加至第P栅极线组的栅极延迟值可以是X。在第二帧期间施加至第P栅极线组的第一栅极线的栅极延迟值可以是(x+a),并且在第二帧期间施加至除第P栅极线组的第一栅极线之外的第P栅极线组的栅极线的栅极延迟值可以是X13X和a可以是正实数。
[0011]在本发明的示例性实施方式中,在第一帧期间在第P栅极线组中的最后栅极线可以是栅极线的第Y栅极线。在第二帧期间在第P栅极线组中的最后栅极线可以是栅极线的第(Y+b)栅极线。Y和b可以是正整数。
[0012]在本发明的示例性实施方式中,在第三帧期间在第P栅极线组中的最后栅极线可以是栅极线的第(Y-b)栅极线。
[0013]在本发明的示例性实施方式中,可以基于第一栅极延迟值或第二栅极延迟值生成栅极时钟信号。可以基于栅极时钟信号生成栅极信号。
[0014]在本发明的示例性实施方式中,栅极信号可以与负载信号同步,该负载信号与数据电压至显示设备的数据线的输出定时对应。第一栅极延迟值或第二栅极延迟值可以相对于负载信号被定义。
[0015]根据本发明的示例性实施方式,提供了一种显示装置。显示装置包括显示面板、栅极驱动器、数据驱动器以及信号控制器。显示面板包括多个栅极线和多个数据线。栅极线被分为多个栅极线组。栅极驱动器被配置为将不同的栅极延迟值施加至栅极线组中的每一个以生成栅极信号并且将栅极信号输出至栅极线。数据驱动器被配置为将数据电压输出至数据线。信号控制器被配置为控制栅极驱动器和数据驱动器。在第一帧期间第一栅极延迟值被施加至栅极线中的至少一个,并且在第二帧期间与第一栅极延迟值不同的第二栅极延迟值被施加至栅极线中的该至少一个。
[0016]在本发明的示例性实施方式中,施加至栅极线组的第P栅极线组的栅极延迟值可以小于施加至栅极线组的第Q栅极线组的栅极延迟值。第P栅极线组可比第Q栅极线组离显示设备的数据驱动器更近。?和9可以是正整数。
[0017]在本发明的示例性实施方式中,在第一帧期间施加至第P栅极线组的栅极延迟值可以是X。在第二帧期间施加至第P栅极线组的栅极延迟值可以是(x+a) d和a可以是正实数。
[0018]在本发明的示例性实施方式中,在第三帧期间施加至第P栅极线组的栅极延迟值可以是(X_a)。
[0019]在本发明的示例性实施方式中,在第一帧期间施加至第P栅极线组的栅极延迟值可以是X。在第二帧期间施加至第P栅极线组的第一栅极线的栅极延迟值可以是(X+a),并且在第二帧期间施加至除第P栅极线组的第一栅极线之外的第P栅极线组的栅极线的栅极延迟值可以是X13X和a可以是正实数。
[0020]在本发明的示例性实施方式中,在第一帧期间第P栅极线组的最后栅极线可以是第Y栅极线。在第二帧期间第P栅极线组的最后栅极线可以是栅极线的第(Y+b)栅极线。Y和b可以是正整数。
[0021]在本发明的示例性实施方式中,在第三帧期间第P栅极线组的最后栅极线可以是栅极线的第(Y-b)栅极线。
[0022]在示例性实施方式中,信号控制器可以被配置为基于第一栅极延迟值或第二栅极延迟值生成栅极时钟信号。栅极驱动器可以被配置为基于栅极时钟信号生成栅极信号。
[0023]在本发明的示例性实施方式中,信号控制器可以被配置为生成负载信号,该负载信号与数据电压至数据线的输出定时对应。栅极信号可以与负载信号同步。第一栅极延迟值或第二栅极延迟值可以相对于负载信号被定义。
[0024]根据本发明的示例性实施方式,提供了一种驱动显示设备的方法。显示设备包括显示面板。显示面板包括包含多个栅极线组的多个栅极线。该方法包括将不同的栅极延迟值施加到多个栅极线组中的每一个以生成栅极信号并且将栅极信号输出至栅极线。施加至栅极线组的第P栅极线组的栅极延迟值小于栅极线组的第Q栅极线组的栅极延迟值。第P栅极线组比第Q栅极线组离显示设备的数据驱动器更近。P和Q是正整数。
[0025]在本发明的示例性实施方式中,在第一帧期间第一栅极延迟值可以被施加至栅极线中的至少一个。在第二帧期间与第一栅极延迟值不同的第二栅极延迟值可以被施加至栅极线中的该至少一个。
[0026]在本发明的示例性实施方式中,可以基于第一栅极延迟值或第二栅极延迟值生成栅极时钟信号。可以基于栅极时钟信号生成栅极信号。
[0027]在本发明的示例性实施方式中,在第一帧期间施加至第P栅极线组的栅极延迟值可以是X,在第二帧期间施加至第P栅极线组的栅极延迟值可以是(X+a),并且在第三帧期间施加至第P栅极线组的栅极延迟值可以是(X-ahX和a可以是正实数。
[0028]在本发明的示例性实施方式中,栅极信号可以与负载信号同步,该负载信号与数据电压至显示设备的数据线的输出定时对应。
【附图说明】
[0029]通过参考附图详细描述本发明的示例性实施方式,本发明的上述特征和其他特征将变得更加显而易见,其中:
[0030]图1是示出根据本发明的示例性实施方式的显示装置的框图;
[0031]图2是示出根据本发明的示例性实施方式的图1的信号控制器的框图;
[0032]图3A是示出根据本发明的示例性实施方式的在图1的显示面板的上部处的栅极信号和数据电压的波形图;
[0033]图3B是示出根据本发明的示例性实施方式的在图1的显示面板的下部处的栅极信号和数据电压的波形图;
[0034]图4是示出根据本发明的示例性实施方式的用于图1的栅极线的栅极信号的栅极延迟值的曲线图;
[0035]图5是示出根据本发明的示例性实施方式的施加至图1的栅极线的栅极信号的波形图;
[0036]图6A是示出根据本发明的示例性实施方式的在第一帧期间用于图1的栅极线的栅极信号的栅极延迟值的曲线图;
[0037]图6B是示出根据本发明的示例性实施方式的在第二帧期间用于图1的栅极线的栅极信号的栅极延迟值的曲线图;
[0038]图6C是示出根据本发明的示例性实施方式的在第三帧期间用于图1的栅极线的栅极信号的栅极延迟值的曲线图;
[0039]图7A和图7B是示出根据本发明的示例性实施方式的在第一帧至第三帧期间通过图1的信号控制器生成的栅极时钟信号的波形图;
[0040]图8A是示出在第一帧期间用于根据本发明的示例性实施方式的显示装置的栅极线的栅极信号的栅极延迟值的曲线图;
[0041]图SB是示出根据本发明的示例性实施方式的在第二帧期间用于图8A的栅极线的栅极信号的栅极延迟值的曲线图;
[0042]图SC是示出根据本发明的示例性实施方式的在第三帧期间用于图8A的栅极线的栅极信号的栅极延迟值的曲线图;
[0043]图9A是示出在第一帧期间用于根据本发明的示例性实施方式的显示装置的栅极线的栅极信号的栅极延迟值的曲线图;
[0044]图9B是示出根据本发明的示例性实施方式的在第二帧期间用于图9A的栅极线的栅极信号的栅极延迟值的曲线图;
[0045]图9C是示出根据本发明的示例性实施方式的在第三帧期间用于图9A的栅极线的栅极信号的栅极延迟值的曲线图;
[0046]图10是示出根据本发明的示例性实施方式的在第一帧至第三帧期间通过图9A的显示装置的信号控制器生成的栅极时钟信号的波形图;并且
[0047]图11是示出根据本发明的示例性实施方式的施加至图9A的显示装置的第Y栅极线的栅极信号的波形图。
【具体实施方式】
[0048]纵观本说明书和附图,同样的参考标号可以指同样的元件。
[0049]在下文中,将参考所附附图详细说明本发明的示例性实施方式。
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1