技术编号:6809282
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明涉及用于高频集成电路的电感器。串联电阻是电感结构中固有的。硅工艺所形成的电感结构的串联电阻决定了工作频率增加时工作的损耗。损耗会减小电感的品质因数Q,即电感中电抗与串联电阻的比值(当用一定的拓扑给电感结构建模时)。减小频率增加时串联电阻的增加或使其增加最小(具有对电感器Q值的伴随效应)是通过增加电感器中电流流过的截面积实现的。截面积的增加可通过增加形成电感器的导电通路的金属化厚度或宽度,或两者都增加来实现。电感器所显示出来的随宽度W或深度D的增加而提...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。