技术编号:7512396
提示:您尚未登录,请点 登 陆 后下载,如果您还没有账户请点 注 册 ,登陆完成后,请刷新本页查看技术详细信息。本发明涉及PLL (Phase Locked Loop锁相环路)装置。 背景技术在移动通信和地上数字广播等的基地局中,要求频率基准信号具 有高的频率稳定度。另一方面,标准信号,由铯频率标准振荡器、铷 标准振荡器等得到,但是由于这些标准信号一般价格高,所以在各基 地局中分配并使用标准信号。将分配的标准信号用作例如PLL电路的 相位比较的参照信号,从该PLL电路得到例如所需要的频率的基准时 钟信号等的基准信号。PLL电路,一般如图14所示,用相位比较器104比...
注意:该技术已申请专利,请尊重研发人员的辛勤研发付出,在未取得专利权人授权前,仅供技术研究参考不得用于商业用途。
该专利适合技术人员进行技术研发参考以及查看自身技术是否侵权,增加技术思路,做技术知识储备,不适合论文引用。
该类技术注重原理思路,无完整电路图,适合研究学习。