优化显示部件的数值多位真值显示方法及其显示装置的制作方法

文档序号:2611579阅读:309来源:国知局
专利名称:优化显示部件的数值多位真值显示方法及其显示装置的制作方法
技术领域
本发明涉及的是数码管或液晶显示器的数值显示处理技术。
背景技术
尤其是电子测量或检测仪表,其数据显示的硬件组成部分通 常是要根据检测或测量有效数值的精度来确定数码管的设置数 量或液晶显示器大小,所以数码管设置数量或液晶显示器大小随 显示精度和位数的增加而增加,其显示硬件资源消耗随之加大, 也往往因为显示部件的原因而使设备体积大小没有缩减余地。

发明内容
本发明专利申请的发明目的在于提供一种能以最简化的显 示器件资源实现多位数值真值显示的优化显示部件的数值多位 真值显示方法及其显示装置。本发明专利申请的优化显示部件 的数值多位真值显示方法及其显示装置,其中显示方法是将已 数字化数值由其高位至低位、或其由低位至高位将每一位数值转 换为BCD码后,分别存入数据存贮器各对应地址单元中,由存贮 高位码值的地址单元逐次向存贮低位码值的地址单元对地址单 元中存贮的BCD码进行零值检测,检测到首位非零值后,将该首 位码值和至少其下一位码值分别送入显示缓冲单元的由显示器 首位显示的地址单元和至少由显示器下一位显示的对应地址单 元中予以输出显示,同时将显示的未位或其它所在位的位值,又 称之为以10为底的幂的指数值送入显示缓冲单元的另一固定地 址单元予以显示;再依据每一移位显示指令,将数据存贮器的首 位下一位码值和至少其再下一位的码值再分别送入上述已刷新 的显示缓冲单元的显示器首位显示地址单元和至少由显示器下 一位显示的对应地址单元中予以输出显示,其幂的指数值减1 送入上述的缓冲显示单元的固定地址单元予以输出显示。
在上述的整体技术方案中,将包含小数点的已数字化数值
的小数点所在位位值送入数据存贮器中的数点位存贮地址单元 中,当幂的指数显示值为低于"0"负整数时,在该幂的指数显
示值前输出显示"-"。
实现上述优化显示部件的数值多位真值显示方法的显示装 置技术方案,其电路组成包括有舉片机中央处理单元、与单片 机连接的信号输入单元和至少三位数码管或三位液晶显示器
显示电路,单片机的两I/O 口线作为串行数据输出口线,经并
行输出串行移位寄存器输出连接至数码管或液晶显示器电路,
单片机的另一 I/O 口线连接设有移位显示的逻辑信号开关电路。
实现上述优化显示部件的数值多位真值显示方法的显示装
置的另一技术方案为其电路组成包括有单片机中央处理单元、 与单片机连接的信号输入单元和至少三位数码管或三位液晶 显示器显不电路,单片机的一组I/O 口线作为并行数据输出口 线连接至各位数码管段位信号线或液晶显示器电路,单片机设
置有以巡回扫描显示方式的各数码管显示位位控I/O 口线,与 其另一 I/O 口线连接设有移位显示的逻辑信号开关电路。
本发明专利申请所提供的优化显示部件的数值多位真值 显示方法及其显示装置,实现了用最简捷的三位数码管或三位液 晶显示器硬件构成完成多位数值的真值显示的技术目的,尤其 在受产品设计空间局限而无法实现有效设置显示硬件的情况下, 提供多位真值显示的技术支持。


图1、图2分别为本发明的优化显示部件的数值多位真值显 示装置的两电路原理图。
具体实施例方式
如图所示,为详细说明本发明的优化显示部件的数值多位 真值显示方法及其显示装置技术方案,在本实施例中以三位数码 管显示硬件组成为例进行说明。其具体实现方法是对于需要输 出显示的已数字化的检测数据值,由其高位至低位或由其低位至 高位将各位数值分别经压縮BCD码转换,每相邻两位数值为一组 压縮BCD码存入以下数据存贮器的各地址单元5AH-5FH中,假设 5AH地址单元中存入的是最低的两相邻位BCD码值,依次则5FH 地址单元中存入的是最高位和次高位两位BCD码值;由高位地址
存贮单元幵始逐位向低位地址存贮皁元对地址中存IC:的码值进
行零值检测,检测到首位非零值后,将该首位BCD码值和其下一 数位的BCD码值分别送入显示缓冲单元的第一地址单元21H和第 二地址单元22H中予以按位输出显示,同时将其显示末位所在位 的位值,也可以是髙位所在位的位值,又称之为以10为底的幂 的指数值N送入显示缓冲单元的第三地址单元24H予以输出显 示,用于标定显示器所显示数值的数位;再根据每一移位显示指 令,将数据存贮器的首位下一位存贮码值和其再下一位存贮码值 分别送入上述已刷新的显示缓冲单元的第一、第二地址单元 21H、 22H中予以按位输出显示,其幂的指数值减1,为N-1送入 上述的缓冲显示单元的第三地址24H予以输出显示,直至移动 显示到5AH地址单元中的低位码值。若需显示的已数字化检测 数据值包含有小数点,小数点所在位位值送入数据存贮器中的 数点位存JC:地址单元59H中,当幂的指数显示值为低于"0"负 整数时,在该幂的指数显示值前输出显示"-"。
实现上述优化显示部件的数值多位真值显示方法的显示装 置,其一种静态显示方式的实施例电路组成如图1所示,其电
路组成竿片机中央处理单元、宇片机信号输入申元和至少三位 数码管或三位液晶显示器显示电路,单片机Ul的两I/O 口线 P3.0、 P3. 1作为串行数据输出口线,经显示电路的并行输出串 行移位寄存器U2、 U3、 M连接至各数码管U5、 U6、 U7的段控 信号线,与其另一 I/O 口线P3,3连接设有移位显示的逻辑信 号开关电路QLAJ。
实现上述优化显示部件的数值多位真值显示方法的显示装 置,其另一种动态显示方式的实施例电路组成如图2所示,其电 路组成包括有单片机中央处理单元、单片机信号输入单元和至 少三位数码管或三位液晶显示器显示电路,单片机Ul的一组 I/O 口线P1.0-P1.6作为并行数据输出口线连接至各位数码管 U2段位信号线,单片机设置有以巡回扫描显示方式的各数码管 显示位位控I/O 口线P3.1、 P3.0、 P3.7,与其另一 I/O 口线 P3.3连接设有移位显示的逻辑信号开关电路QLAJ。
权利要求
1、一种优化显示部件的数值多位真值显示方法,其特征在于其显示方法是将已数字化数值由其高位至低位、或其由低位至高位将每一位数值转换为BCD码后,分别存入数据存贮器各对应地址单元中,由存贮高位码值的地址单元逐次向存贮低位码值的地址单元对地址单元中存贮的BCD码进行零值检测,检测到首位非零值后,将该首位码值和至少其下一位码值分别送入显示缓冲单元的由显示器首位显示的地址单元和至少由显示器下一位显示的对应地址单元中予以输出显示,同时将显示的未位或者是其它位所在位的位值,又称之为以10为底的幂的指数值送入显示缓冲单元的另一固定地址单元予以显示;再依据每一移位显示指令,将数据存贮器的首位下一位码值和至少其再下一位的码值再分别送入上述已刷新的显示缓冲单元的显示器首位显示地址单元和至少由显示器下一位显示的对应地址单元中予以输出显示,其幂的指数值减1送入上述的缓冲显示单元的固定地址单元予以输出显示。
2、 根据权利要求1所述的数值多位真值显示方法,其特征 在于将包含小数点的己数字化数值的小数点所在位位值送入数 据存忙器中的数点位存贮地址单元中,当幂的指数显示值为低 于"0"负整数时,在该幂的指数显示值前输出显示"-"。
3、 实现权利要求1所述的优化显示部件的数值多位真值显 示方法的显示装置,其特征在于其电路组成包括有单片机中央 处理单元、单片机信号输入单元和至少三位数码管显示电路, 单片机(Ul)的两I/O 口线(P3.0、 P3. 1)作为串行数据输出 口线,经显示电路的并行输出串行移位寄存器(U2、 U3、 U4)连 接至各数码管段位信号线,与其另一 I/O 口线(P3.3)连接设 有移位显示的逻辑信号开关电路(QLAJ)。
4、实现权利要求1所述的优化显示部件的数值多位真值 显示方法的显示装置,其特征在于其电路组成包括有单片机中 央处理单元、单片机信号输入单元和至少三位数码管显示电 路,单片机的一组I/O 口线作为并行数据输出口线连接至各位 数码管段位信号线,单片机设置有以巡回扫描显示方式的各数 码管显示位位控I/O 口线,其另一 I/O 口线连接设有移位显示的逻辑信号开关电路。
全文摘要
本发明申请提供的优化显示部件的数值多位真值显示方法及其显示装置技术方案,将数字化数值由其高位至低位、或由其低位至高位将各位数值转换为BCD码后,分别存入数据存贮器各对应地址单元中,由高位向低位检测到首位非零码值后,将该首位码值以及其至少其下一位码值分别移送至显示缓冲单元至少两址单元中予以输出显示,同时将显示首位或显示未位所在位位值,称之为以10为底的幂的指数值送入显示缓冲单元的一固定地址单元予以输出显示;再依据每一移位显示指令,将数据存贮器的首位下一位和至少其再下一位码值再分别送入上述已刷新的显示缓冲单元两地址单元中予以输出显示,其幂的指数值减1送入上述的缓冲显示单元的固定地址单元予以输出显示。本技术方案实现了用最少三位数码管或三位液晶显示器硬件完成多位数值的真值显示的技术目的。
文档编号G09G5/32GK101097671SQ200610047109
公开日2008年1月2日 申请日期2006年6月30日 优先权日2006年6月30日
发明者张志鹏, 张继科 申请人:张继科
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1