电泳显示设备及其电源控制方法

文档序号:2586086阅读:215来源:国知局
专利名称:电泳显示设备及其电源控制方法
技术领域
本发明的实施方式涉及一种电泳显示设备以及用于控制所述电泳显示设备的电源的方法。
背景技术
当处于电场的条件下时,带电材料依照其分子的大小和形状以及电荷来开始移动分子。此现象被称为“电泳”。近来,正使用电泳来开发显示设备,并且这种显示设备作为现有纸质媒体或常规显示元件的替代物而引起了注意。在美国专利No. 7,012,6000和7,119,772中公开了与电泳显示相关的发明。电泳显示设备包括数据线、与数据线交叉的栅极线(或扫描线)和电泳膜。当用于数据驱动电路时,源极驱动IC(也被简单地称为“IC”)向数据线提供数据电压。用于栅极驱动电路的栅极驱动IC向栅极线顺序地提供在栅极高电压和栅极低电压之间摆动的栅极脉冲(或扫描脉冲)。源极驱动IC可以被安装到柔性的透明基板上。当外部光照射到上面安装有源极驱动IC的基板上时,外部光经由基板入射到源极驱动IC上,使得在嵌入到源极驱动IC中的晶体管的栅极处生成栅极电压。当外部光照射到晶体管的沟道上时,从晶体管中可能出现漏电流。从而,在图像更新之后可能从源极驱动IC输出不想要的电压。结果,如果在电泳显示设备的像素上更新图像之后利用外部光来照明源极驱动IC,那么像素电压被改变, 从而导致图像质量恶化。

发明内容
本发明的示例性实施方式提供了一种电泳显示设备和用于所述电泳显示设备的电源控制方法,其可以防止在图像更新之后源极驱动IC的异常输出。依照一个实施方式,本发明提供了一种电泳显示设备,包括显示面板,包括数据线和与所述数据线交叉的栅极线;数据驱动电路,用于在图像更新期间产生从正电压、负电压和地电压中选择的数据电压并且向所述数据线提供所述数据电压;栅极驱动电路,用于在图像更新期间与所述数据电压同步地向所述栅极线提供栅极脉冲;和控制逻辑电路,用于紧接在图像更新期间之后根据所述正电压和逻辑电源电压之一的变化来阻断所述数据驱动电路的输出,其中所述逻辑电源电压低于所述正电压并且高于所述地电压,并且其中所述地电压低于所述逻辑电源电压并且高于所述负电压。依照另一实施方式,本发明提供了一种用于电泳显示设备的电源控制方法,所述电泳显示设备包括显示面板,包括数据线和与所述数据线交叉的栅极线;数据驱动电路, 用于在图像更新期间产生从正电压、负电压和地电压中选择的数据电压并且向所述数据线提供所述数据电压;和栅极驱动电路,用于在图像更新期间与所述数据电压同步地向所述栅极线提供栅极脉冲,所述方法包括紧接在图像更新期间之后检测在所述正电压和逻辑电源电压之一中的变化;并且根据所述正电压和所述逻辑电源电压之一的变化来阻断所述数据驱动电路的输出,其中所述逻辑电源电压低于所述正电压并且高于所述地电压,并且其中所述地电压低于所述逻辑电源电压并且高于所述负电压。


所包括的附图提供对本发明的进一步的理解,附图合并到本申请中并构成本申请的一部分。附图示出了本发明的多个实施方式,并且连同说明书一起用来解释本发明的原理。在附图中图1是示出依照一个实施方式的电泳显示设备的框图;图2是详细地示出在图1中所示出的像素中的微囊体结构的视图;图3是示出当把源极驱动IC安装到COF基板上时外部光通过COF基板照射到源极驱动IC上的例子的视图;图4是示出通过利用外部光照明源极驱动IC来测量源极驱动IC的数据输出的测试结果的视图;图5是示出依照一个实施方式的源极驱动IC的电路图;图6是示出示例性的断电序列的波形图;图7是示出示例性的断电序列的波形图;图8是详细地示出在图5中所示出的控制逻辑电路50的电路图;图9是示出在图5中所示出的控制逻辑电路50的断电操作的视图;图10是顺序地示出依照一个实施方式的电源控制方法的流程图;图11是依照一个实施方式示出通过紧接在图像更新期间之后用外部光照射源极驱动IC并且测量源极驱动IC的输出所获得的实验结果的视图;以及图12是示出依照一个实施方式的源极驱动IC的电路图。
具体实施例方式以下,将参照附图更详细地描述本发明的示例性实施方式,其中在整个说明书和附图中可以使用相同的附图标记来表示相同或基本上相同的元件。如果确定对公知功能或配置的详细描述会使本发明的主题不清楚,那么将省略该详细描述。图1是示出依照一个实施方式的电泳显示设备的框图。图2是详细地示出在图1 中所示出的像素中的微囊体结构的视图。参照图1和2,依照一个实施方式的电泳显示设备包括显示面板10,具有采用矩阵模式布置的多个像素Ce ;数据驱动电路12,用于向显示面板10的数据线14提供数据电压;栅极驱动电路13,用于向显示面板10的栅极线15提供扫描脉冲;控制器11,用于控制驱动电路12和13 ;和电源电路20。如图2所示,显示面板10包括在公共电极2和像素电极1之间的多个微囊体3。 公共电极2由诸如ITO(氧化铟锡)之类的透明材料形成。每个微囊体3包括带负电的白色粒子5和带正电的黑色粒子4。
数据线14在显示面板10的下基板上与栅极线15相交。下基板由玻璃、金属或塑料膜形成。在数据线和栅极线14和15的交叉处设置薄膜晶体管(TFT)。TFT的源极连接到数据线14,并且TFT的漏极连接到像素Ce的像素电极1。当正电压Vpos被施加到像素 Ce的像素电极1时,像素Ce显示黑色灰度级,并且当负数据电压被施加到像素Ce的像素电极1时,像素Ce显示白色灰度级。在图像更新期间数据被重新写入到像素Ce。在图像更新之后,像素Ce保持当前写入的数据的灰度级,直到完成下次更新为止。TFT的栅极连接到栅极线15。响应于来自栅极线15的扫描脉冲,TFT导通以选择一行像素Ce来执行显示并且把数据电压从数据线14提供到所选像素Ce的像素电极1。在显示面板10的上透明基板上形成公共电极线16以便向所有像素同时提供公共电压Vcom。 上基板由玻璃或塑料膜形成。数据驱动电路12包括多个源极驱动IC,用于使用晶体管和电平移位器输出正电压Vpos、负电压Vneg和地电压Vss中的任何一个,如图7和8所示。在图像更新期间当从控制器11输入的数字数据是“012”时,源极驱动IC输出正电压Vpos = +15V,并且在图像更新期间当从控制器11输入的数字数据是“102”时源极驱动IC输出负数据电压Vneg =-15V。此外,在图像更新期间当从控制器11输入的数字数据是“002”或“112”时源极驱动IC输出地电压Vss = 0V。据此,在图像更新的过程中,源极驱动IC响应于从控制器11 输入的数字数据来选择三个相电压Vpos、Vneg和Vss中的任何一个作为数据电压并且向相应的数据线14输出所选的电压。从源极驱动IC输出的电压经由数据线14和TFT被提供到像素Ce的像素电极1。栅极驱动电路13包括多个栅极驱动IC。栅极驱动IC包括移位寄存器、用于把来自移位寄存器的输出信号的摆动宽度转换为适于驱动TFT的摆动宽度的电平移位器以及连接在电平移位器和栅极线15之间的输出缓存器。在图像更新期间栅极驱动电路13与提供到数据线14的数据电压同步地依次输出扫描脉冲。扫描脉冲在正栅极电压GVDD和负栅极电压GVEE之间摆动。控制器11接收水平/垂直同步信号V和H以及主时钟信号CLK,以产生用于控制驱动电路12和13的操作时序的控制信号。控制信号包括用于控制数据驱动电路12的操作时序的源极时序控制信号以及用于控制栅极驱动电路13的操作时序的栅极时序控制信号。控制器11使用查找表和用于存储输入图像的帧存储器来依照像素的当前灰度级状态和待更新的像素的下一状态向源极驱动IC提供为每个数据灰度级设置的数字数据,其中在查找表中设置有数据电压的波形。电源电路20使用响应于在开启电泳显示设备的电源时输入的输入电压Vin而驱动的DC-DC转换器来产生驱动电压Vcc、Vcom、Vpos、Vneg、GVDD和GVEE。逻辑电源电压Vcc 是用于驱动控制器11的应用专用集成电路(ASIC)、数据驱动电路12的源极驱动IC以及栅极驱动电路13的栅极驱动IC所必需的逻辑电压,并且例如是3. 3V DC电压。正数据电压 Vpos例如是+15V DC电压,负电压Vneg例如是-15V DC电压。公共电压Vcom例如是在OV 和-2V之间的DC电压。负栅极电压GVEE例如是-20V DC电压。正栅极电压例如是+22V DC电压。数据驱动电路12的源极驱动IC被安装在COF (膜上芯片)1 上,如图3所示。当利用外部光来照明COF 12a时,通过源极驱动IC的底表面和COF的基板使光束入射到被嵌入在源极驱动IC中的晶体管的沟道上。从而,从晶体管中产生漏电流。为了更新显示面板10上的图像,可以应用任何已知的方法。在图像更新期间之后,数据驱动电路12不会产生任何输出,以便不影响像素Ce。数据驱动电路12的源极驱动 IC包括电平移位器。尽管紧接在图像更新期间之后断开在源极驱动IC中的电平移位器的输入电压,不过由于在电平移位器中的剩余电荷,紧接在图像更新期间之后可能从电平移位器中产生异常输出。电平移位器的输出被施加到源极驱动IC中的晶体管。因为在图像更新期间之后从电平移位器输出不想要的电压并且没有完全断开包括Vpos、Vneg和Vss的源极驱动IC的电压,所以当外部光入射到源极驱动IC中的晶体管上时,晶体管立即升高了源极驱动IC的输出端子的电压。图4示出了通过利用外部光照明源极驱动IC来测量源极驱动IC的数据输出的测试结果。紧接在图像更新期间之后,依照如图4所示的预定断电序列,正电压Vpos和负电压Vneg下降至0V。尽管紧接在图像更新期间之后减小了正电压Vpos,不过当正电压Vpos 高于OV时,从电平移位器中会产生异常输出,并且当外部光照射到源极驱动IC上时,漏电流流经源极驱动IC的晶体管的沟道,使得如图4所示源极驱动IC的输出升高到大约1. 9V, 由此对图像质量产生负面影响。本发明的实施方式使用如图5和7所示的控制逻辑电路紧接在图像更新期间之后迅速阻断了在源极驱动IC中的晶体管和电平移位器之间的电流路径。图5是示出依照一个实施方式的源极驱动IC的电路图。参照图5,数据驱动电路12的源极驱动IC包括第一到第三电平移位器5254和 56 ;第一到第三晶体管Pl、Nl和N2 ;第一到第三开关SWl、SW2和SW3 ;控制逻辑电路50和内部电压产生电路。在图像更新期间当从控制器11输入的数字数据是“012”时第一电平移位器52输出负电压Vneg。第一开关SWl连接在第一电平移位器52的输出端子和第二晶体管Pl的栅极之间。第一开关SWl在控制逻辑电路50的控制下导通/断开在第一电平移位器52的输出端子和第二晶体管Pl的栅极之间的电流路径。在图像更新期间第一开关SWl在第一电平移位器52的输出端子和第一晶体管Pl的栅极之间形成电流路径。紧接在图像更新期间之后第一开关SWl阻断在第一电平移位器52的输出端子和第一晶体管Pl的栅极之间的电流路径。第一开关SWl可以被实现为MOSFET(金属氧化物半导体场效应晶体管)。第一晶体管Pl被实现为P型M0SFET。第一晶体管Pl的栅极连接到第一开关SW1, 并且其漏极连接到源极驱动IC的输出端子。正电压Vpos被提供到第一晶体管Pl的源极。在图像更新的过程中(在此期间第一开关SWl保持导通(ON)状态),依照从第一电平移位器52输入的负电压Vneg导通第一晶体管Pl,以便通过源极驱动IC的输出端子向数据线14提供正电压Vpos。与此相对照,紧接在图像更新期间之后(在此期间第一开关 SWl被关断),第一晶体管Pl的栅极浮置,使得第一晶体管Pl截止。当第一晶体管Pl的栅极浮置时,即使当外部光照射到第一晶体管Pl的沟道上时,在沟道处也不会产生或几乎不产生漏电流。据此,紧接在图像更新期间之后没有或几乎没有电压通过第一晶体管Pl被提供给源极驱动IC的输出端子。在图像更新期间当从控制器11输入的数字数据是“102”时第二电平移位器M输出正电压Vpos。第二开关SW2连接在第二电平移位器M的输出端子和第二晶体管m的栅极之间。在控制逻辑电路50的控制下,第二开关SW2导通/断开在第二电平移位器M的输出端子和第二晶体管W的栅极之间的电流路径。在图像更新期间第二开关SW2在第二电平移位器M的输出端子和第二晶体管W的栅极之间形成电流路径。紧接在图像更新期间之后,第二开关SW2阻断在第二电平移位器M的输出端子和第二晶体管m的栅极之间的电流路径。第二开关SW2可以被实现为M0SFET。第二晶体管m被实现为η型M0SFET。第二晶体管附的栅极连接到第二开关SW2, 并且其漏极连接到源极驱动IC的输出端子。向第二晶体管的源极提供负电压Vneg。在图像更新的过程中(在此期间第二开关SW2保持导通(ON)状态),依照从第二电平移位器M输入的正电压Vp0s导通第二晶体管m,以便通过源极驱动ic的输出端子向数据线14提供负电压Vneg。与此相对照,紧接在图像更新期间之后(在此期间第二开关 SW2被关断),第二晶体管m的栅极浮置,使得第二晶体管m截止。当第二晶体管m的栅极浮置时,即使当外部光照射到第二晶体管m的沟道上时,在沟道处也不会产生或几乎不产生漏电流。据此,紧接在图像更新期间之后,没有或几乎没有电压通过第二晶体管m被提供给源极驱动ic的输出端子。在图像更新期间当从控制器11输入的数字数据是“002”或“112”时第三电平移位器56输出正电压Vpos。第三开关SW3连接在第三电平移位器56的输出端子和第三晶体管N2的栅极之间。第三开关SW3在控制逻辑电路50的控制下导通/断开在第三电平移位器56的输出端子和第三晶体管N2的栅极之间的电流路径。在图像更新期间第三开关SW3 在第三电平移位器56的输出端子和第三晶体管N2的栅极之间形成电流路径。紧接在图像更新期间之后第三开关SW3阻断在第三电平移位器56的输出端子和第三晶体管N2的栅极之间的电流路径。第三开关SW3可以被实现为M0SFET。第三晶体管N2被实现为η型M0SFET。第三晶体管Ν2的栅极连接到第三开关SW3, 并且其漏极连接到源极驱动IC的输出端子。向第三晶体管Ν2的源极提供地电压Vss。在图像更新的过程中(在此期间第三开关SW3保持导通(ON)状态),依照从第三电平移位器56输入的正电压Vpos导通第三晶体管N2,以便通过源极驱动IC的输出端子向数据线14提供地电压Vss。与此相对照,紧接在图像更新期间之后(在此期间第三开关 SW3被关断),第三晶体管N2的栅极浮置,使得第三晶体管N2截止。当第三晶体管N2的栅极浮置时,即使当外部光照射到第三晶体管N2的沟道上时,在沟道处也不会产生或几乎不产生漏电流。据此,紧接在图像更新期间之后,没有或几乎没有电压通过第三晶体管N2被提供给源极驱动IC的输出端子。控制逻辑电路50比较正电压Vpos、负电压Vneg和逻辑电源电压Vcc并且根据比较结果确定当前的操作状态是图像更新还是图像保持。控制逻辑电路50在图像更新的过程中导通第一到第三开关SW1、SW2和SW3。相反,紧接在图像更新期间之后,控制逻辑电路 50检测到正电压Vpos或逻辑电源电压Vcc中的变化,从而关断第一到第三开关SWl、SW2和 SW3。在图像更新期间,正电压Vpos保持+15V,并且负电压Vneg保持-15V。在图像更新期间,逻辑电源电压Vcc保持3. 3V。紧接在图像更新期间之后,依照在电源电路20中预置的断电序列,断开正和负电压Vpos和Vneg。紧接在图像更新期间之后的断电序列可以借助各种方法来设置。例如,如图6所示,紧接在图像更新期间之后,电源电路20切断(或断开)电压Vpos和Vneg的输出,使得电压Vpos和Vneg接近OV并且把逻辑电源电压Vcc保持为 3. 3V。依照一个实施方式,作为断电序列方法,如图7所示,紧接在图像更新期间之后,电源电路20切断电压Vpos、Vneg和Vcc的输出,使得电压Vpos、Vneg和Vcc收缩(astringent) 到OV0在如图6所示的断电序列中,即使在图像更新期间之后逻辑电源电压Vcc也保持在3. 3V,而紧接在图像更新期间之后断开正和负电压Vpos和Vneg。在这种情况下,控制逻辑电路50把逻辑电源电压Vcc与正电压Vpos相比较,并且当正电压Vpos被降低到小于逻辑电源电压Vcc时关断第一到第三开关SW1、SW2和SW3以便切断源极驱动IC的驱动电压 Vpos>Vneg 禾口 Vss0在如图7所示的断电序列中,在基本上相同的时间点使正电压Vpos、负电压Vneg 和逻辑电源电压Vcc放电,由此接近0V。在此过程中,由于逻辑电源电压Vcc低于正电压 Vpos,所以逻辑电源电压Vcc比正电压Vpos更快速地到达0V。在这种情况下,当逻辑电源电压Vcc被降低到小于预置的内部电压Vint时,控制逻辑电路50关断开关SW1、SW2和SW3 以便切断源极驱动IC的驱动电压Vpos、Vneg和Vss。参照图5,内部电压产生电路被配置为包括第一和第二电阻器Rl和R2的分压器。 第一和第二电阻器Rl和R2按照电阻比来划分正电压Vpos以便产生内部电压Vint。内部电压高于OV并且低于逻辑电源电压Vcc,例如内电压是1.2V。图8是详细地示出在图5中所示出的控制逻辑电路50的电路图。图9是示出在图5中所示出的控制逻辑电路50的断电操作的视图。参照图8和9,控制逻辑电路50包括第一和第二比较器81和82以及或(OR)门。第一比较器81把正电压Vpos和逻辑电源电压Vcc相互比较,并且当比较结果表明正电压Vpos高于逻辑电源电压Vcc时,产生第一逻辑值的输出。与此相对照,在图像更新期间之后当断开正电压Vpos使得正电压Vpos被降低到小于逻辑电源电压Vcc时,第一比较器81产生第二逻辑值的输出。第二比较器82把逻辑电源电压Vcc和内部电压Vint相互比较,并且当比较结果表明逻辑电源电压Vcc高于内部电压Vint时,产生第一逻辑值的输出。与此相对照,在图像更新期间之后当逻辑电源电压Vcc被断开以小于内部电压Vint时,第二比较器82产生第二逻辑值的输出。OR门对第一比较器81的输出和第二比较器82的输出执行OR操作并且把结果提供到开关SW1、SW2和SW3的控制端子作为开关控制信号。第一逻辑值为高,例如“1”,并且第二逻辑值为低,例如“O”。当从控制逻辑电路50 输出的开关控制信号的逻辑值为第一逻辑值时导通开关SW1、SW2和SW3,并且响应于第二逻辑值的开关控制信号关断开关SW1、SW2和SW3。如图9所示,紧接在图像更新期间之后当正电压Vpos被降低到小于逻辑电源电压 Vcc时控制逻辑电路50关断开关SW1、SW2和SW3,以便切断从源极驱动IC输出的电压。控制逻辑电路50和内部电压产生电路被嵌入在控制器11中或者以独立的模块提供。图10是顺序地示出依照一个实施方式的电源控制方法的流程图。参照图10,依照一个实施方式,在数据关闭(DATA OFF)的情况下,电源控制方法把正电压Vpos与逻辑电源电压Vcc相比较并且当比较结果表明正电压Vpos被降低到小于逻辑电源电压Vcc时,强制地切断源极驱动IC的输出(步骤Si,S2和S4)。依照一个实施方式,电源控制方法把逻辑电源电压Vcc与内部电压Vint相比较并且当比较结果表明逻辑电源电压Vcc被降低到小于内部电压Vint时,强制地切断源极驱动 IC的输出(步骤Si,S3和S4)。图11依照一个实施方式示出了通过紧接在图像更新期间之后用外部光照射源极驱动IC并且测量源极驱动IC的输出所获得的实验结果。通过使用这种方法,本发明的实施方式紧接在图像更新期间之后切断在被嵌入到源极驱动IC中的电平移位器和晶体管的栅极之间的电流路径。结果,即使紧接在图像更新期间之后电平移位器产生输出并且外部光入射到晶体管上,本发明的实施方式也可以防止源极驱动IC产生异常输出。图12是示出依照一个实施方式的源极驱动IC的电路图。参照图12,数据驱动电路12的源极驱动IC包括第一到第三电平移位器5254和 56 ;第一到第三晶体管Pl、m和N2 ;开关SW ;控制逻辑电路60和内部电压产生电路。依照本实施方式,除开关SW和控制逻辑电路60之外的元件与在以上实施方式中的元件相同或基本上相同。开关SW导通/断开连接到源极驱动IC的输出端子的电流路径。 据此在此实施方式中,在电平移位器5254和56与晶体管Pl、m和N2之间不存在开关。控制逻辑电路60的构造和操作与在图8到10中所示出的那些构造和操作相同或基本上相同。控制逻辑电路60比较源极驱动IC的驱动电压并且根据比较结果紧接在图像更新期间之后使源极驱动IC的输出端子处于开放状态。据此,即使当从电平移位器52、54 和56产生输出并且外部光照射到晶体管PI、Nl和N2时,源极驱动IC也无法产生任何输出ο如上所述,本发明的实施方式紧接在图像更新期间之后根据正电压和逻辑电源电压之一切断数据驱动电路的输出,从而防止在图像更新期间之后源极驱动IC的异常输出。尽管已经参考本发明的多个示例性实施方式描述了实施方式,但是应当理解所属领域的技术人员能够设计出落入本申请说明书原理范围之内的多种其它修改和实施方式。 更具体地,在本申请说明书、附图和权利要求书的范围之内,对于组成部件和/或主题组合布置的布置方式可以进行各种变型和修改。除了组成部件和/或布置方式的变型和修改之夕卜,替代使用对于所属领域的技术人员来说也将是显而易见的。
权利要求
1.一种电泳显示设备,包括显示面板,包括数据线和与所述数据线交叉的栅极线;数据驱动电路,用于在图像更新期间产生从正电压、负电压和地电压中选择的数据电压并且向所述数据线提供所述数据电压;栅极驱动电路,用于在图像更新期间与所述数据电压同步地向所述栅极线提供栅极脉冲;和控制逻辑电路,用于紧接在图像更新期间之后根据所述正电压和逻辑电源电压之一的变化来阻断所述数据驱动电路的输出,其中所述逻辑电源电压低于所述正电压并且高于所述地电压,并且其中所述地电压低于所述逻辑电源电压并且高于所述负电压。
2.如权利要求1所述的电泳显示设备,其中所述数据驱动电路包括 第一电平移位器,用于响应于输入数据来输出所述正电压和所述负电压之一; 第二电平移位器,用于响应于所述输入数据来输出所述正电压和所述负电压之一; 第三电平移位器,用于响应于所述输入数据来输出所述正电压和所述负电压之一;第一晶体管,用于响应于所述第一电平移位器的输出电压向所述数据驱动电路的输出端子输出所述正电压;第二晶体管,用于响应于所述第二电平移位器的输出电压向所述数据驱动电路的输出端子输出所述负电压;第三晶体管,用于响应于所述第三电平移位器的输出电压向所述数据驱动电路的输出端子输出所述地电压;第一开关,用于在所述控制逻辑电路的控制下导通/断开在所述第一电平移位器的输出端子和所述第一晶体管的栅极之间的电流路径;第二开关,用于在所述控制逻辑电路的控制下导通/断开在所述第二电平移位器的输出端子和所述第二晶体管的栅极之间的电流路径;和第三开关,用于在所述控制逻辑电路的控制下导通/断开在所述第三电平移位器的输出端子和所述第三晶体管的栅极之间的电流路径。
3.如权利要求2所述的电泳显示设备,其中当所述正电压被降低到小于所述逻辑电源电压时所述控制逻辑电路关断所述开关。
4.如权利要求2所述的电泳显示设备,还包括内部电压产生电路,用于划分所述正电压以产生低于所述逻辑电源电压并且高于所述地电压的内部电压,其中当所述逻辑电源电压被降低到小于所述内部电压时所述控制逻辑电路关断所述开关。
5.如权利要求1所述的电泳显示设备,其中所述数据驱动电路包括 第一电平移位器,用于响应于输入数据来输出所述正电压和所述负电压之一; 第二电平移位器,用于响应于所述输入数据来输出所述正电压和所述负电压之一; 第三电平移位器,用于响应于所述输入数据来输出所述正电压和所述负电压之一;第一晶体管,用于响应于所述第一电平移位器的输出电压向所述数据驱动电路的输出端子输出所述正电压;第二晶体管,用于响应于所述第二电平移位器的输出电压向所述数据驱动电路的输出端子输出所述负电压;第三晶体管,用于响应于所述第三电平移位器的输出电压向所述数据驱动电路的输出端子输出所述地电压;第一开关,用于在所述控制逻辑电路的控制下导通/断开在所述第一电平移位器的输出端子和所述第一晶体管的栅极之间的电流路径;和开关,用于在所述控制逻辑电路的控制下导通/断开在所述数据驱动电路的输出端子和所述晶体管之间的电流路径。
6.如权利要求5所述的电泳显示设备,其中当所述正电压被降低到小于所述逻辑电源电压时所述控制逻辑电路关断所述开关。
7.如权利要求5所述的电泳显示设备,还包括内部电压产生电路,用于划分所述正电压以产生低于所述逻辑电源电压并且高于所述地电压的内部电压,其中当所述逻辑电源电压被降低到小于所述内部电压时所述控制逻辑电路关断所述开关。
8.如权利要求7所述的电泳显示设备,还包括控制器,用于向所述数据驱动电路提供数字数据并且控制所述数据驱动电路和所述栅极驱动电路的操作时序,其中所述控制逻辑电路和所述内部电压产生电路被嵌入在所述数据驱动电路和所述控制器之一中。
9.一种用于电泳显示设备的电源控制方法,所述电泳显示设备包括显示面板,包括数据线和与所述数据线交叉的栅极线;数据驱动电路,用于在图像更新期间产生从正电压、 负电压和地电压中选择的数据电压并且向所述数据线提供所述数据电压;和栅极驱动电路,用于在图像更新期间与所述数据电压同步地向所述栅极线提供栅极脉冲,所述方法包括紧接在图像更新期间之后检测在所述正电压和逻辑电源电压之一中的变化;并且根据所述正电压和所述逻辑电源电压之一的变化来阻断所述数据驱动电路的输出,其中所述逻辑电源电压低于所述正电压并且高于所述地电压,并且其中所述地电压低于所述逻辑电源电压并且高于所述负电压。
10.如权利要求9所述的电源控制方法,其中当所述正电压被降低到小于所述逻辑电源电压时执行对所述数据驱动电路的输出的阻断。
11.如权利要求9所述的电源控制方法,还包括产生低于所述逻辑电源电压并且高于所述地电压的内部电压,其中当所述逻辑电源电压被降低到小于所述内部电压时执行对所述数据驱动电路的输出的阻断。
全文摘要
本发明提供了一种电泳显示设备及其电源控制方法。所述电泳显示设备包括显示面板,包括数据线和与所述数据线交叉的栅极线;数据驱动电路,用于在图像更新期间产生从正电压、负电压和地电压中选择的数据电压并且向所述数据线提供所述数据电压;栅极驱动电路,用于在图像更新期间与所述数据电压同步地向所述栅极线提供栅极脉冲;和控制逻辑电路,用于紧接在图像更新期间之后根据所述正电压和逻辑电源电压之一的变化来阻断所述数据驱动电路的输出,其中所述逻辑电源电压低于所述正电压并且高于所述地电压,并且其中所述地电压低于所述逻辑电源电压并且高于所述负电压。
文档编号G09G3/34GK102467886SQ20111035125
公开日2012年5月23日 申请日期2011年11月4日 优先权日2010年11月9日
发明者李成勋 申请人:乐金显示有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1