数据传输方法、组件及显示装置与流程

文档序号:15739141发布日期:2018-10-23 21:59阅读:来源:国知局

技术特征:

1.一种数据传输方法,其特征在于,用于时序控制器,所述方法包括:

在时钟校准后,向源极驱动芯片发送预设的链路稳定校验数据;

接收所述源极驱动芯片发送的反馈信息,所述反馈信息是所述源极驱动芯片在判断接收到的链路稳定校验数据正确时生成的;

基于反馈信息向所述源极驱动芯片发送目标数据。

2.根据权利要求1所述的方法,其特征在于,所述向源极驱动芯片发送预设的链路稳定校验数据,包括:

在所述时序控制器要进入低功耗唤醒状态时,向所述源极驱动芯片发送所述链路稳定校验数据,所述低功耗唤醒状态为所述时序控制器由无需传输数据的低功耗状态重新进入数据传输状态的过渡状态。

3.根据权利要求1所述的方法,其特征在于,

所述链路稳定校验数据由多个字节的数据码采用8B10B编码方式编码得到,所述多个字节的数据码包括起始标识和数据位,

所述起始标识用于指示数据传输开始,所述数据位携带有验证数据,所述数据位中设置有扰码标识,所述扰码标识的位置用于指示所述源极驱动芯片的端口和所述端口对应的线性反馈寄存器LFSR的初始化时间点,所述LFSR用于所述目标数据的加扰。

4.根据权利要求3所述的方法,其特征在于,所述多个字节的数据码为40个字节的数据码,

所述起始标识为4个字节的K2码;

所述扰码标识为4个字节的K3码;

所述数据位携带的验证数据包括8个数据单元,每个所述数据单元包括4个字节的数据码,所述起始标识与所述扰码标识之间存在至少4个字节的数据码。

5.根据权利要求1所述的方法,其特征在于,所述向源极驱动芯片发送预设的链路稳定校验数据,包括:

持续1微秒向所述源极驱动芯片发送n次所述链路稳定校验数据,所述n大于或等于5。

6.根据权利要求1所述的方法,其特征在于,在所述向源极驱动芯片发送预设的链路稳定校验数据之后,所述方法还包括:

当接收到传输中断指令时,生成包含有中断标识的链路稳定校验数据;

向所述源极驱动芯片发送包含有所述中断标识的链路稳定校验数据,使得所述源极驱动芯片停止接收链路稳定校验数据。

7.根据权利要求6所述的方法,其特征在于,

所述中断标识为K1码或K4码。

8.根据权利要求1所述的方法,其特征在于,

所述目标数据为显示数据或配置数据。

9.一种数据传输方法,其特征在于,用于源极驱动芯片,所述方法包括:

接收时序控制器在时钟校准后发送的预设的链路稳定校验数据;

判断接收到的链路稳定校验数据是否正确;

当接收到的链路稳定校验数据正确时,生成反馈信息,并向所述时序控制器发送所述反馈信息,使得所述时序控制器基于所述反馈信息向所述源极驱动芯片发送目标数据。

10.根据权利要求9所述的方法,其特征在于,

所述链路稳定校验数据由多个字节的数据码采用8B10B编码方式编码得到,所述多个字节的数据码包括起始标识和数据位,

所述起始标识用于指示数据传输开始,所述数据位携带有验证数据,所述数据位中设置有扰码标识,所述扰码标识的位置用于指示所述源极驱动芯片的端口和所述端口对应的线性反馈寄存器LFSR的初始化时间点,所述LFSR用于所述目标数据的加扰。

11.根据权利要求10所述的方法,其特征在于,所述多个字节的数据码为40个字节的数据码,

所述起始标识为4个字节的K2码;

所述扰码标识为4个字节的K3码;

所述数据位携带的验证数据包括8个数据单元,每个所述数据单元包括4个字节的数据码,所述起始标识与所述扰码标识之间存在至少4个字节的数据码。

12.根据权利要求9所述的方法,其特征在于,所述接收时序控制器在时钟校准后发送的预设的链路稳定校验数据,包括:

持续1微秒接收所述时序控制器发送的n次所述链路稳定校验数据,所述n大于或等于5。

13.根据权利要求9所述的方法,其特征在于,在所述接收时序控制器在时钟校准后发送的预设的链路稳定校验数据之后,所述方法还包括:

当接收到所述时序控制器发送的包含有中断标识的链路稳定校验数据时,停止接收链路稳定校验数据,所述包含有中断标识的链路稳定校验数据是所述时序控制器在接收到传输中断指令时生成的。

14.根据权利要求9所述的方法,其特征在于,在所述判断接收到的链路稳定校验数据是否正确之后,所述方法还包括:

当接收到的链路稳定校验数据不正确时,重复执行相位校准操作,直至接收到正确的链路稳定校验数据。

15.根据权利要求10所述的方法,其特征在于,所述判断接收到的链路稳定校验数据是否正确,包括:

对接收到的链路稳定校验数据进行解码,得到解码数据,所述解码数据包括所述扰码标识;

判断所述解码数据与所述多个字节的数据码是否相同;

当所述解码数据与所述多个字节的数据码相同时,确定接收到的链路稳定校验数据正确;

当所述解码数据与所述多个字节的数据码不相同时,确定接收到的链路稳定校验数据不正确。

16.根据权利要求15所述的方法,其特征在于,在所述确定接收到的链路稳定校验数据正确之后,所述方法还包括:

根据所述扰码标识在所述解码数据中的位置,确定所述源极驱动芯片的端口和所述端口对应的线性反馈寄存器LFSR的初始化时间点;

根据所述初始化时间点为所述端口初始化所述LFSR。

17.一种数据传输组件,其特征在于,用于时序控制器,所述数据传输组件包括:

第一发送模块,用于在时钟校准后,向源极驱动芯片发送预设的链路稳定校验数据;

接收模块,用于接收所述源极驱动芯片发送的反馈信息,所述反馈信息是所述源极驱动芯片在判断接收到的链路稳定校验数据正确时生成的;

第二发送模块,用于基于反馈信息向所述源极驱动芯片发送目标数据。

18.根据权利要求17所述的数据传输组件,其特征在于,所述第一发送模块,具体用于:

在所述时序控制器要进入低功耗唤醒状态时,向所述源极驱动芯片发送所述链路稳定校验数据,所述低功耗唤醒状态为所述时序控制器由无需传输数据的低功耗状态重新进入数据传输状态的过渡状态。

19.根据权利要求17所述的数据传输组件,其特征在于,

所述链路稳定校验数据由多个字节的数据码采用8B10B编码方式编码得到,所述多个字节的数据码包括起始标识和数据位,

所述起始标识用于指示数据传输开始,所述数据位携带有验证数据,所述数据位中设置有扰码标识,所述扰码标识的位置用于指示所述源极驱动芯片的端口和所述端口对应的线性反馈寄存器LFSR的初始化时间点,所述LFSR用于所述目标数据的加扰。

20.根据权利要求19所述的数据传输组件,其特征在于,所述多个字节的数据码为40个字节的数据码,

所述起始标识为4个字节的K2码;

所述扰码标识为4个字节的K3码;

所述数据位携带的验证数据包括8个数据单元,每个所述数据单元包括4个字节的数据码,所述起始标识与所述扰码标识之间存在至少4个字节的数据码。

21.根据权利要求17所述的数据传输组件,其特征在于,所述第一发送模块,具体用于:

持续1微秒向所述源极驱动芯片发送n次所述链路稳定校验数据,所述n大于或等于5。

22.根据权利要求17所述的数据传输组件,其特征在于,所述数据传输组件还包括:

生成模块,用于在接收到传输中断指令时,生成包含有中断标识的链路稳定校验数据;

第三发送模块,用于向所述源极驱动芯片发送包含有所述中断标识的链路稳定校验数据,使得所述源极驱动芯片停止接收链路稳定校验数据。

23.根据权利要求22所述的数据传输组件,其特征在于,

所述中断标识为K1码或K4码。

24.根据权利要求17所述的数据传输组件,其特征在于,

所述目标数据为显示数据或配置数据。

25.一种数据传输组件,其特征在于,用于源极驱动芯片,所述数据传输组件包括:

接收模块,用于接收时序控制器在时钟校准后发送的预设的链路稳定校验数据;

判断模块,用于判断接收到的链路稳定校验数据是否正确;

生成模块,用于在接收到的链路稳定校验数据正确时,生成反馈信息,并向所述时序控制器发送所述反馈信息,使得所述时序控制器基于所述反馈信息向所述源极驱动芯片发送目标数据。

26.根据权利要求25所述的数据传输组件,其特征在于,

所述链路稳定校验数据由多个字节的数据码采用8B10B编码方式编码得到,所述多个字节的数据码包括起始标识和数据位,

所述起始标识用于指示数据传输开始,所述数据位携带有验证数据,所述数据位中设置有扰码标识,所述扰码标识的位置用于指示所述源极驱动芯片的端口和所述端口对应的线性反馈寄存器LFSR的初始化时间点,所述LFSR用于所述目标数据的加扰。

27.根据权利要求26所述的数据传输组件,其特征在于,所述多个字节的数据码为40个字节的数据码,

所述起始标识为4个字节的K2码;

所述扰码标识为4个字节的K3码;

所述数据位携带的验证数据包括8个数据单元,每个所述数据单元包括4个字节的数据码,所述起始标识与所述扰码标识之间存在至少4个字节的数据码。

28.根据权利要求25所述的数据传输组件,其特征在于,所述接收模块具体用于:

持续1微秒接收所述时序控制器发送的n次所述链路稳定校验数据,所述n大于或等于5。

29.根据权利要求25所述的数据传输组件,其特征在于,所述数据传输组件还包括:

第一处理模块,用于在接收到所述时序控制器发送的包含有中断标识的链路稳定校验数据时,停止接收链路稳定校验数据,所述包含有中断标识的链路稳定校验数据是所述时序控制器在接收到传输中断指令时生成的。

30.根据权利要求25所述的数据传输组件,其特征在于,所述数据传输组件还包括:

第二处理模块,用于在接收到的链路稳定校验数据不正确时,重复执行相位校准操作,直至接收到正确的链路稳定校验数据。

31.根据权利要求26所述的数据传输组件,其特征在于,所述判断模块,具体用于:

对接收到的链路稳定校验数据进行解码,得到解码数据,所述解码数据包括所述扰码标识;

判断所述解码数据与所述多个字节的数据码是否相同;

当所述解码数据与所述多个字节的数据码相同时,确定接收到的链路稳定校验数据正确;

当所述解码数据与所述多个字节的数据码不相同时,确定接收到的链路稳定校验数据不正确。

32.根据权利要求31所述的数据传输组件,其特征在于,所述判断模块,还用于:

根据所述扰码标识在所述解码数据中的位置,确定所述源极驱动芯片的端口和所述端口对应的线性反馈寄存器LFSR的初始化时间点;

根据所述初始化时间点为所述端口初始化所述LFSR。

33.一种显示装置,其特征在于,包括时序控制器和源极驱动芯片,

所述时序控制器包括权利要求17至24任一所述的数据传输组件;

所述源极驱动芯片包括权利要求25至32任一所述的数据传输组件。

34.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行权利要求1至8任一所述的数据传输方法。

35.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有指令,当所述计算机可读存储介质在计算机上运行时,使得计算机执行权利要求9至16任一所述的数据传输方法。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1