像素驱动电路的制作方法

文档序号:23387686发布日期:2020-12-22 13:53阅读:来源:国知局

技术特征:

1.一种像素驱动电路,其特征在于,所述像素驱动电路包括电容、电容放电模块、发光复位模块、电容充电模块以及发光驱动模块,受各具第一电平与第二电平的前列扫描信号端、当列扫描信号端、以及资料信号端的控制,而驱动发光元件,其中:

所述电容放电模块、所述发光复位模块、所述电容充电模块以及所述发光驱动模块在所述前列扫描信号端以及所述当列扫描信号端的控制下,能让所述资料信号端在不产生阈值电压压降的情况下对所述电容进行充电。

2.根据权利要求1所述的像素驱动电路,其特征在于,所述电容放电模块受所述第二电平的所述前列扫描信号端以及所述第一电平的所述当列扫描信号端的控制,而对所述电容进行放电;

所述发光复位模块受所述第二电平的所述前列扫描信号端以及所述第二电平的所述当列扫描信号端的控制,而对所述发光元件进行复位;

所述电容充电模块受所述第一电平的所述前列扫描信号端以及所述第二电平的所述当列扫描信号端的控制,而让所述资料信号端在不产生阈值电压压降的情况下对所述电容进行充电;

所述发光驱动模块受所述第一电平的所述前列扫描信号端以及所述第一电平的所述当列扫描信号端的控制,而驱动所述发光元件进行发光。

3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路包括多个晶体管,其中:

所述电容放电模块具有两个所述晶体管;

所述发光复位模块具有两个所述晶体管;

所述电容充电模块具有三个所述晶体管;

所述发光驱动模块具有三个所述晶体管;

且其中,所述电容放电模块与所述发光复位模块以及所述电容充电模块共用一个相同的所述晶体管,所述发光复位模块与所述电容充电模块共用两个相同的所述晶体管。

4.根据权利要求1所述的像素驱动电路,其特征在于,所述电容放电模块包括第一开关晶体管以及第二开关晶体管,且所述第一开关晶体管为n型,所述第二开关晶体管为p型。

5.根据权利要求4所述的像素驱动电路,其特征在于,所述第一开关晶体管的源极与所述第二开关晶体管的漏极相连,且所述第一开关晶体管的栅极连接所述前列扫描信号端,所述第二开关晶体管的栅极连接所述当列扫描信号端。

6.根据权利要求4所述的像素驱动电路,其特征在于,所述发光复位模块包括第三开关晶体管以及所述第一开关晶体管,且所述第三开关晶体管为n型。

7.根据权利要求6所述的像素驱动电路,其特征在于,所述电容充电模块包括第四开关晶体管、所述第一开关晶体管以及所述第三开关晶体管,且所述第四开关晶体管为n型。

8.根据权利要求6所述的像素驱动电路,其特征在于,所述第三开关晶体管的源极与所述第一开关晶体管的源极相连,所述第三开关晶体管的漏极与所述发光驱动模块相连,所述第三开关晶体管的栅极连接所述当列扫描信号端。

9.根据权利要求7所述的像素驱动电路,其特征在于,所述第四开关晶体管的源极与所述发光驱动模块相连,所述第四开关晶体管的漏极连接所述资料信号端,所述第四开关晶体管的栅极连接所述当列扫描信号端。

10.根据权利要求1所述的像素驱动电路,其特征在于,所述发光驱动模块包括第五开关晶体管、第六开关晶体管以及第七驱动晶体管,且均为p型,其中,所述第五开关晶体管的漏极与所述第七驱动晶体管的源极相连,所述第七驱动晶体管的漏极与所述第六开关晶体管的源极相连,所述第六开关晶体管的漏极与所述发光元件相连,所述第五开关晶体管的栅极连接所述前列扫描信号端,所述第六开关晶体管的栅极连接所述当列扫描信号端,所述第七驱动晶体管的栅极与所述电容相连。


技术总结
本发明提供了一种像素驱动电路,包括电容、电容放电模块、发光复位模块、电容充电模块以及发光驱动模块,受各具第一电平与第二电平的前列扫描信号端、当列扫描信号端、以及资料信号端的控制,而驱动发光元件,且其中,电容放电模块、发光复位模块、电容充电模块以及发光驱动模块在前列扫描信号端以及当列扫描信号端的控制下,能让资料信号端在不产生阈值电压压降的情况下对电容进行充电,由于该像素驱动电路无需发光控制线控制电路,从而使得电路得到了简化,且其电容在充电时不会产生压降,从而提高了显示面板的显示效果。

技术研发人员:梁露洁
受保护的技术使用者:武汉华星光电半导体显示技术有限公司
技术研发日:2020.10.20
技术公布日:2020.12.22
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1