用于双列反转架构的具有1:2多任务的驱动装置的制造方法_3

文档序号:8381971阅读:来源:国知局
。边界多任务单元81可与图6的多任务单元5相同,但是输入与输出的布线并不相同。每一个边界多任务单元81包括输入端P1、第一输出端P2与第二输出端P3、第一边界开关SWa与第二边界开关SWb。第一边界开关SWa率禹接于输入端Pl与第一输出端P2之间,第二边界开关SWb I禹接于输入端Pl与第二输出端P3之间。输入端Pl接收数据源,受控于第一切换信号CKHl的第一输出端P2稱接于该行的起始/最终像素的第一个子像素(R)。受控于第二切换信号CKH2的第二输出端P3耦接于该行的起始/最终像素的第三个子像素(B)。其他多任务单元对应于介于起始像素(P1,第一个像素)与最终像素(Pm,最后一个像素)之间的其他像素(P2、P3、P4、P5…Pm-2、Pm-l)的布线则与图4所述的布线相同,不再赘述。
[0032]请参照图9,图9是本发明另一实施例提供的具有1:2多任务器的双列反转架构的示意图。在本实施例中,多任务单元对应于介于起始像素与最终像素之间的其他像素(P2、P3、P4、P5…Pm-2、Pm-l)的布线则与图7所述的布线相同,不再赘述。实施于一行的起始像素或最终像素的边界多任务器91与图8的边界多任务器81不同。类似于边界多任务单元81,每一个边界多任务单兀91包括输入端P1、第一输出端P2与第二输出端P3、第一边界开关SWa与第二边界开关SWb。对一列的初始像素Pl而言,边界多任务单元91多路传输包括第一子像素(R)与第三子像素(B)的数据源。对最终像素Pm而言,边界多任务单元91多路传输包括第一子像素(R)与第三子像素(B)的数据源。然而,因为介于起始像素与最终像素之间的其他像素(P2、P3、P4、P5…Pm-2、Pm-l)的布线,使得对应于初始像素Pl的第三子像素B与边界多任务单元91的第二输出端P3之间的布线并不相同。同理,第一子像素(R)与第一输出端P2之间的布线也不相同,如图9所示。
[0033]综上所述,本发明实施例所提供的驱动装置采用双列反转架构。驱动装置的数据线与极性不需在子像素之间切换,因此可帮助省电,且有利于屏幕前性能(其可能受由于多任务器的切换引起的假影(artefact)的影响)。
[0034]以上所述仅为本发明的实施例,其并非用以局限本发明的专利范围。
[0035][符号说明]
[0036]10:时序控制器
[0037]20:扫描驱动器
[0038]210,510:数据驱动单元
[0039]30:数据驱动器
[0040]40:显示单元
[0041]R、G、B、RUGUbUrU gl、r2、G2、B2、b2、g2、r3、g3、B3、b3、R3、G3、R4、G4、r4、g4、b4、B0、Rl、R2、Bl:子像素
[0042]201、202、20n:扫描线
[0043]Dll、D12、D13、D21、D22、D23、D31、D32、D33、D41、D42、D43、Dml、Dm2、Dm3、S(6n+l)、S(6n+2)、S (6n+3)、S (6n+4)、S (6n+5)、S (6n+6)、Sn_3、Sn_2、Sn-U Sn、Sn+U Sn+2、Sn+3、Sn+4、Sn+5、Sn+6、S1、S2、S3、S4、S5、S6、S7:数据线
[0044]SW1、SW2、Sffa, Sffb:开关
[0045]CKHl:第一切换信号
[0046]CKH2:第二切换信号
[0047]Pm_2、Pm_l、Pm、Pm+1、Pm+2、Pm+3、Pm+4、P4、P5:像素
[0048]AA:主动区
[0049]HSW:切换区域
[0050]+、_:极性
[0051]0、X:相位
[0052]m_2、m_l、m、m+l、m+2、m+3、m+4:列
[0053]400、500、700:多任务器
[0054]Pl:输入端
[0055]P2:第一输出端
[0056]P3:第二输出端
[0057]5:多任务单元
[0058]81,91:边界多任务单元
[0059]Cp:电容。
【主权项】
1.一种驱动装置,其特征在于,包括: 多个像素,以双列反转架构的阵列排列,每一个像素包括多个分别对应于不同颜色的子像素; 一 1:2多任务器,耦接至两个所述像素,所述1:2多任务器多路传输一数据源至对应于相同颜色与相同极性的同一行的m列的其中一个子像素与m+l列的其中另一子像素,其中,m是正整数;以及 一数据驱动单元,通过多条数据线耦接至所述1:2多任务器,提供所述数据源至所述1:2多任务器。
2.根据权利要求1所述的驱动装置,其中,所述1:2多任务器包括一第一开关与一第二开关,所述第一开关受控于一第一切换信号,所述第二开关受控于一第二切换信号,所述第一开关与所述第二开关分别耦接至对应于相同颜色与相同极性的同一行的m列的其中一个子像素与m+l列的其中另一子像素。
3.根据权利要求2所述的驱动装置,其中,所述第一开关与所述第二开关是NMOS晶体管或CMOS晶体管。
4.根据权利要求1所述的驱动装置,其中,所述1:2多任务器包括多个多任务单元,所述多任务单兀包括一输入端、一第一输出端与一第二输出端,所述输入端通过所述数据线接收所述数据源,受控于所述第一切换信号的所述第一输出端与受控于所述第二切换信号的所述第二输出端分别耦接至对应于相同颜色与相同极性的同一行的m列的其中一个子像素与m+l列的其中另一子像素。
5.根据权利要求4所述的驱动装置,其中,所述多任务单元包括一第一开关与一第二开关,所述第一开关耦接于所述输入端与所述第一输出端之间,所述第二开关耦接于所述输入端与所述第二输出端之间。
6.根据权利要求2所述的驱动装置,其中,所述驱动装置包括多个1:2多任务器,所述数据驱动单元耦接于相邻的两个所述1:2多任务器,所述第一开关与所述第二开关为一对一地对应所述多个子像素,其中,所述数据驱动单元为相同颜色且相同极性。
7.根据权利要求2所述的驱动装置,其中,所述数据驱动单元耦接至所述1:2多任务器,其中,所述第一开关与所述第二开关交错地对应于相邻的两个子像素,其中,所述数据驱动单元为相同颜色且相同极性。
8.根据权利要求1所述的驱动装置,进一步包括: 多个边界多任务单元,每一所述边界多任务单元对应于阵列中的其中一行的起始/最终像素,其中,每一所述边界多任务单元多路传输对应的所述数据源至所述行的起始/最终像素的第一个子像素与起始/最终像素的第三子像素。
9.根据权利要求8所述的驱动装置,其中,所述边界多任务单元包括一输入端、一第一输出端与一第二输出端,所述输入端接收所述数据源,受控于一第一切换信号的所述第一输出端耦接于所述行的起始/最终像素的第一个子像素,受控于一第二切换信号的所述第二输出端耦接于所述行的起始/最终像素的第三个子像素。
10.根据权利要求9所述的驱动装置,其中,每一所述边界多任务单元包括一第一边界开关与一第二边界开关,所述第一边界开关耦接于所述输入端与所述第一输出端之间,所述第二边界开关耦接于所述输入端与所述第二输出端之间。
【专利摘要】本发明涉及一种用于双列反转架构的具有1:2多任务器的驱动装置。本发明提供一种驱动装置,包括以双列反转架构的阵列排列的多个像素、1:2多任务器与数据驱动单元。每一像素包括分别对应于不同颜色的多个子像素。耦接至两个像素的1:2多任务器多路传输数据源至对应于相同颜色与相同极性的同一行的m列的其中一个子像素与m+1列的其中另一子像素,其中m是正整数。数据驱动单元通过多条数据线耦接至1:2多任务器且提供数据源至1:2多任务器。数据线与极性不需在子像素之间切换,因此可帮助省电,且有利于屏幕前性能(其可能受由于多任务器的切换引起的假影的影响)。
【IPC分类】G09G3-32, G09G3-36
【公开号】CN104700794
【申请号】CN201410614294
【发明人】爵本·约翰·海克斯撮
【申请人】群创光电股份有限公司
【公开日】2015年6月10日
【申请日】2014年11月4日
【公告号】US20150161927
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1