一种船用连续波导航雷达的信号处理电路的制作方法

文档序号:6162689阅读:592来源:国知局
专利名称:一种船用连续波导航雷达的信号处理电路的制作方法
技术领域
本实用新型涉及一种信号处理电路,特别是涉及一种船用连续波导航雷达的信号处理电路。
背景技术
船用导航雷达安装在各类船舶上,用于港口环境下,探测船舶自身周围的各类物体如船只,浮标,桥墩,堤岸等,给船舶驾驶员提供直观的目标距离与方位信息,规避各类危险障碍物,防止碰撞事故,或者引导船舶按航道行驶,顺利泊锚。雷达按发射信号的形式分为脉冲雷达和连续波雷达,脉冲雷达通过测量回波信号相对于发射信号的时间计算目标距离,为了探测远处目标需要很大的峰值功率。连续波以多普勒效应来检测目标位置,距离和速度等信息。相对于脉冲雷达,连续波雷达具有发射功率小,工作电压低,测量目标距离远,距离分辨力强等优点。

实用新型内容本实用新型的目的在于克服现有技术的不足,提供一种基于FPGA芯片和DSP芯片的信号处理系统,体积小通用性强,可以根据显控终端控制命令对信号进行处理,信号处理更加精确可靠的一种船用连续波导航雷达的信号处理电路。本实用新型的目的是通过以下技术方案来实现的:一种船用连续波导航雷达的信号处理电路,它包括FPGA芯片和DSP芯片,FPGA芯片和DSP芯片互连,FPGA芯片通过总线与TCP/IP物理层协议芯片连接,TCP/IP物理层协议芯片通过网络变换器与显控终端接口连接,FPGA芯片的一路数据端口与串口芯片A连接,串口芯片A与外部差频信号连接,FPGA芯片的另一路数据端口与驱动电机功放模块连接,驱动电机功放模块与雷达伺服电机连接,DSP芯片的一个数据端口与串口芯片B连接,串口芯片B与通讯接口连接,所述的FPGA芯片和DSP芯片共用一个提供频率基准的晶体振荡器A,晶体振荡器A与FPGA芯片和DSP芯片分别连接,TCP/IP物理层协议芯片与为其提供频率基准的晶体振荡器B相连接,所述的显控终端接口为RJ45接口,通讯接口为DB9接口。进一步的,所述的一种船用连续波导航雷达的信号处理电路还包括一个同步动态随机存储器和一个DSP加载芯片,所述的同步动态随机存储器和DSP加载芯片分别与DSP芯片相连接。进一步的,所述的一种船用连续波导航雷达的信号处理电路还包括一个ROM模块,所述的ROM模块与FPGA芯片相连接。本实用新型的有益效果是:I)本实用新型采用基于FPGA芯片和DSP芯片的信号处理系统,通过较少的硬件实现比现有技术复杂得多的硬件系统,体积小,通用性强;2)本实用新型FPGA芯片首先接收显控终端控制命令并根据显控终端控制命令对信号进行处理,信号处理更加精确可靠。
图1为本实用新型结构方框图;图2为本实用新型信号处理流程图。
具体实施方式
以下结合附图进一步详细描述本实用新型的技术方案:如图1所示,一种船用连续波导航雷达的信号处理电路,它包括FPGA芯片和DSP芯片,FPGA芯片和DSP芯片互连,FPGA芯片通过总线与TCP/IP物理层协议芯片连接,TCP/IP物理层协议芯片通过网络变换器与显控终端接口连接,FPGA芯片的一路数据端口与串口芯片A连接,串口芯片A与外部差频信号连接,FPGA芯片的另一路数据端口与驱动电机功放模块连接,驱动电机功放模块与雷达伺服电机连接,DSP芯片的一个数据端口与串口芯片B连接,串口芯片B与通讯接口连接,所述的FPGA芯片和DSP芯片共用一个提供频率基准的晶体振荡器A,晶体振荡器A与FPGA芯片和DSP芯片分别连接,TCP/IP物理层协议芯片与为其提供频率基准的晶体振荡器B相连接,所述的显控终端接口为RJ45接口,通讯接口为DB9接口。进一步的,所述的一种船用连续波导航雷达的信号处理电路还包括一个同步动态随机存储器和一个DSP加载芯片,所述的同步动态随机存储器和DSP加载芯片分别与DSP芯片相连接。进一步的,所述的一种船用连续波导航雷达的信号处理电路还包括一个ROM模块,所述的ROM模块与FPGA芯片相连接。如图2所示,显控终端接口接收显控终端发出的控制命令并传送至FPGA芯片,FPGA芯片接收控制命令并进行解析,串口芯片A采集差频信号并将采集到的差频信号传送至FPGA芯片,FPGA芯片根据接收到的显控终端控制命令对差频信号进行同频干扰抑制、力口窗、快速傅里叶变换和插值滤波处理,然后将处理过后的信号发送至DSP芯片,DSP芯片接收到信号后对信号进行非相参积累、恒虚警率检测、幅度分级、二次门限和海杂波抑制等处理,DSP对信号处理完成后将目标信息发送至FPGA芯片,FPGA芯片接收到目标信息后并通过显控终端接口将目标信息输出。
权利要求1.一种船用连续波导航雷达的信号处理电路,其特征在于:它包括FPGA芯片和DSP芯片,FPGA芯片和DSP芯片互连,FPGA芯片通过总线与TCP/IP物理层协议芯片连接,TCP/IP物理层协议芯片通过网络变换器与显控终端接口连接,FPGA芯片的一路数据端口与串口芯片A连接,串口芯片A与外部差频信号连接,FPGA芯片的另一路数据端口与驱动电机功放模块连接,驱动电机功放模块与雷达伺服电机连接,DSP芯片的一个数据端口与串口芯片B连接,串口芯片B与通讯接口连接。
2.根据权利要求1所述的一种船用连续波导航雷达的信号处理电路,其特征在于:所述的FPGA芯片和DSP芯片共用一个提供频率基准的晶体振荡器A,晶体振荡器A与FPGA芯片和DSP芯片分别连接。
3.根据权利要求1所述的一种船用连续波导航雷达的信号处理电路,其特征在于:所述的TCP/IP物理层协议芯片与为其提供频率基准的晶体振荡器B相连接。
4.根据权利要求1所述的一种船用连续波导航雷达的信号处理电路,其特征在于:所述的显控终端接口为RJ45接口。
5.根据权利要求1所述的一种船用连续波导航雷达的信号处理电路,其特征在于:所述的通讯接口为DB9接口。
6.根据权利要求1所述的一种船用连续波导航雷达的信号处理电路,其特征在于:它还包括一个同步动态随机存储器和一个DSP加载芯片,所述的同步动态随机存储器和DSP加载芯片分别与DSP芯片相连接。
7.根据权利要求1所述的一种船用连续波导航雷达的信号处理电路,其特征在于:它还包括一个ROM模块,所述的ROM模块与FPGA芯片相连接。
专利摘要本实用新型公开了一种船用连续波导航雷达的信号处理电路,它包括FPGA芯片和DSP芯片,FPGA芯片和DSP芯片互连,FPGA芯片通过总线与TCP/IP物理层协议芯片连接,TCP/IP物理层协议芯片通过网络变换器与显控终端接口连接,FPGA芯片的一路数据端口与串口芯片A连接,串口芯片A与外部差频信号连接,FPGA芯片的另一路数据端口与驱动电机功放模块连接,驱动电机功放模块与雷达伺服电机连接,DSP芯片的数据端口与串口芯片B连接,串口芯片B与通讯接口连接。本实用新型采用基于FPGA芯片和DSP芯片的信号处理电路,体积小,通用性强,可以根据显控终端控制命令对信号进行处理,信号处理更加精确可靠。
文档编号G01S7/35GK202995033SQ201220737669
公开日2013年6月12日 申请日期2012年12月28日 优先权日2012年12月28日
发明者姚元飞, 唐浩, 何奎, 钱延军, 杨仕东 申请人:成都天奥信息科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1