一种带电磁隔离的行波测距校验装置的制作方法

文档序号:14397987阅读:193来源:国知局

本实用新型涉及电力系统行波故障测距技术领域,尤其涉及一种带电磁隔离的行波测距校验装置。



背景技术:

近年来随着电子技术和计算机技术的发展,高速采样芯片的应用,行波故障测距显示出了巨大优越性。行波测距技术成为高压、超高压交流输电线路、直流输电线路故障定位的重要手段,行波测距装置在电力系统的各个变电站内得到了广泛应用。

在此背景下,无论是在实验室还是在变电站都极有必要对行波测距装置的准确性进行实验。然而,对行波测距装置的实验却没有随着行波测距理论和装置的成熟而日趋完善和标准化,各种错误的现场接线方式层出不穷,导致实验结果误差较大甚至错误,给变电站运维人员带来工作负担和不便,也使测试人员身心疲惫。目前的测试装置在输出故障信号时,由于行波的高频率和快速性,不同于保护装置信号的接入方式,为避免测试装置各相之间的电磁干扰,只能三相独立输出,无法做到三相共地输出。而实际在变电站测试时,又往往需要根据变电站安装的各个厂家的行波测距装置的实际行波信号输入端子的共地方式不同(共地和不共地)而被动按照变电站已接好的引入信号接线方式。对于共地引入信号的接线方式,那势必会对测距装置发出的故障波形造成干扰,从而使测距装置所判定的和校验仪所给定的故障点的距离人为地产生一个较大的偏差。从而对实验结果的准确性造成较大的影响,这就为实验结果的准确性埋下了隐患。

本实用新型通过在传统行波测距校验装置中添加电磁隔离模块的方法,可以做到三相共地输出,不必人为拆开三相中性线,这样无论行波测距装置的行波接入端子是否共地,都可以直接按照变电站实际从CT引入的信号方式进行实验接线,拓宽了可校验行波测距装置的种类,亦提高了实验的准确性,减少了人为误差。



技术实现要素:

本实用新型的目的在于提供一种带电磁隔离的行波测距校验装置,以解决上述技术问题。

为实现上述目的本实用新型采用以下技术方案:

一种带电磁隔离的行波测距校验装置,包括主控单元、FPGA控制单元、磁隔单元、高速DA转换单元和功率放大输出单元;所述FPGA控制单元分别与主控单元和磁隔单元相连,主控单元与FPGA控制单元共用一个接地端子;六个磁隔单元分别各自接不同于主控单元的接地端子,高速DA转换单元分别与隔磁单元和功率放大输出单元相连,其中功率放大输出单元共用一个接地端子。

主控单元由ARM与FPGA组成,ARM内置linx系统;FPGA负责与此相关的各种接口逻辑,包括HPI通信、DDR3读写、开入开出量、B码及GPS控制逻辑单元,主控单元用于负责与上位机通信、功能逻辑计算、下传程序、数据和控制命令。

FPGA控制单元作为主控单元的子控制单元,用于从主控单元下载行波仿真数据和控制指令,完成读取和在控制指令下输出给磁隔单元。

磁隔单元用于降低大功率电流输出对数字信号的影响以及消除了每个功放模块之间输出的共模电压差。

高速DA转换单元按照指令从FPGA控制单元读取待回放的行波仿真波形并将行波仿真波形由数字信号转换成模拟信号,最后经功率放大输出单元输出。

与现有技术相比,本实用新型具有以下优点:本实用新型可对原本无法测试的采用共地输入信号的行波测距装置进行测试,拓宽了可测试范围;大大降低共地造成的三相行波信号之间的干扰,从而可以更好的把设置好的行波波形参数准确无误的传输到行波测距装置,在检验行波测距装置时,保证了信号输出源即校验仪的准确性,为校验共地接线类的行波测距装置的判距准确性提供了保障;不必担心接线问题,可完全适应变电站各种类型的行波测距装置的接线方式,减少了变电站运维人员的工作量,也降低了实验人员的人为接线错误给实验造成的误差。能够做到电流并联输出,提高了校验仪的带载能力;此外,电磁隔离模块的采用,可以防止大功率电流输出对数字信号的影响以及避免了每个功放模块之间输出的共模电压差。

附图说明

图1为本实用新型原理框图。

图2为本实用新型电路图。

具体实施方式

下面结合附图和具体实施例对本实用新型作进一步详细阐述。

如图1-2所示,一种带电磁隔离的行波测距校验装置,包括主控单元10、FPGA控制单元20、磁隔单元30、高速DA转换单元40和功率放大输出单元50;所述FPGA控制单元20分别与主控单元10和磁隔单元30相连,主控单元10与FPGA控制单元20共用一个接地端子;六个磁隔单元30分别各自接不同于主控单元10的接地端子,高速DA转换单元40分别与隔磁单元30和功率放大输出单元50相连,其中功率放大输出单元50共用一个接地端子。

主控单元10由ARM与FPGA组成,ARM内置linx系统;FPGA负责与此相关的各种接口逻辑,包括HPI通信、DDR3读写、开入开出量、B码及GPS控制逻辑单元,主控单元10用于负责与上位机通信、功能逻辑计算、下传程序、数据和控制命令。

FPGA控制单元20作为主控单元10的子控制单元,用于从主控单元10下载行波仿真数据和控制指令,完成读取和在控制指令下输出给磁隔单元30。

磁隔单元30用于降低大功率电流输出对数字信号的影响以及消除了每个功放模块之间输出的共模电压差。

高速DA转换单元40按照指令从FPGA控制单元20读取待回放的行波仿真波形并将行波仿真波形由数字信号转换成模拟信号,最后经功率放大输出单元50输出。

本实用新型可对原本无法测试的采用共地输入信号的行波测距装置进行测试,拓宽了可测试范围;大大降低共地造成的三相行波信号之间的干扰,从而可以更好的把设置好的行波波形参数准确无误的传输到行波测距装置,在检验行波测距装置时,保证了信号输出源即校验仪的准确性,为校验共地接线类的行波测距装置的判距准确性提供了保障;不必担心接线问题,可完全适应变电站各种类型的行波测距装置的接线方式,减少了变电站运维人员的工作量,也降低了实验人员的人为接线错误给实验造成的误差。能够做到电流并联输出,提高了校验仪的带载能力;此外,电磁隔离模块的采用,可以防止大功率电流输出对数字信号的影响以及避免了每个功放模块之间输出的共模电压差。

以上所述为本实用新型较佳实施例,对于本领域的普通技术人员而言,根据本实用新型的教导,在不脱离本实用新型的原理与精神的情况下,对实施方式所进行的改变、修改、替换和变型仍落入本实用新型的保护范围之内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1