电压调节电路的制作方法

文档序号:6323317阅读:307来源:国知局
专利名称:电压调节电路的制作方法
技术领域
本发明涉及电压调节电路。更具体而言,本发明涉及使用连接在电源电压(supply voltage)和参考电压之间的上拉和下拉阈值器件提供与电源电压相关的输出电压,所述阈 值器件根据控制信号进行切换。
背景技术
已知提供连接在电源电压节点和参考电压节点之间以产生输出电压和中间输出 电压节点的电压调节电路,其中电压调节电路的阈值器件根据控制信号进行切换。这使得 输出电压电平能够根据控制信号进行控制。其中可以使用这种电压调节电路的一个环境是 在为存储器阵列的位单元(bitcell)提供电源电压的背景中。示例性已知位单元在图IA 中被示意性示出。位单元10包含反向耦合的反相器12和14,它们使得能够在每个位单元 节点16和18保持逻辑值。在所示的示例中,在位单元节点16保持逻辑值“1”而在位单元 节点18保持逻辑值“0”。每个位单元反相器12和14由位单元电源电压VDDCE供电且连接 到参考电压VSSE。位单元10经由传输门20和22连接到位线BL和NBL,每个传输门由字 线信号WL控制。在用先进处理技术的这种位单元(其例如可以是SRAM单元)中可能出现的问题 在于当位单元正以当代集成电路中希望的低操作电压操作时,可能难以在正保持原先存 储的逻辑值“1”的位单元节点写入逻辑“0”。参考图IB进一步示出该问题的发生,图IB示 意性示出保持逻辑值“1”的位单元节点16。为了把该值重写为逻辑值“0”,字线产生电路 30使控制传输门20的字线信号WL有效(assert),以便经由字线BL对位单元节点16进行 放电。然而,当传输门20相对弱时,传输门20可能难以克服位单元内的上拉器件M。该问题的已知解决方案是在写过程中临时降低位单元电源电压VDDCE以便使位 单元上拉器件M更弱且更容易克服。假设这种存储器阵列典型地针对其操作利用各种自 定时信号,常用方法是产生用于下拉位单元电源电压VDDCE的自定时脉冲。然而,必须提 供额外的控制电路以产生可以相对于存储器阵列中的主自定时路径偏离(skew)的该自定 时脉冲。而且,当下拉位单元电源电压时,必须确保不允许位单元电源电压下降得太低,因 为否则位单元内容(具体而言,共享该位单元电源电压的其他位单元的内容)可能遭到破 坏。另外,存在与下降到必要程度以下的位单元电源电压相关联的功率和循环时间(cycle time)开销。此外,位单元电源电压的下降速度中的可变性(由于工艺、温度变化等)意味 着当产生用于下拉的自定时脉冲时,需要保留额外的余量(margin)以确保可靠的操作,而 不管这些变化如何。这些因素使得难以提供将在期望的工艺、温度、脉冲宽度和位单元列尺 寸变化的全部范围上工作的单个电路。因此,将希望的是提供一种用于提供这种电压调节电路的改善技术。

发明内容
从第一方面看,本发明提供电压调节电路,该电压调节电路包含上拉ρ型阈值器件,将电源电压节点连接到输出电压节点,所述上拉P型阈值器件被配置成根据控制信号 关断;下拉栈,将所述输出电压节点连接到参考电压节点,所述下拉栈包含串联连接的下拉 P型阈值器件和下拉η型阈值器件;以及反相器,被配置成从所述输出电压节点接收输入且 被配置成产生断开(cut-off)信号,其中所述下拉η型阈值器件被配置成根据所述控制信 号接通且所述下拉P型阈值器件被配置成根据所述断开信号关断。因此,提供电压调节电路,其中输出电压节点经由根据控制信号关断的上拉ρ型 阈值器件而连接到电源电压节点,换句话说,当控制信号无效(not asserted)时,上拉ρ型 阈值器件接通且导致输出电压节点被上拉到由电源电压节点提供的电压。输出电压节点也 经由下拉栈连接到参考电压节点,该下拉栈包含串联连接的下拉P型阈值器件和下拉η型 阈值器件。下拉η型阈值器件也根据控制信号进行切换,被配置成根据控制信号接通。因 此,当控制信号有效时,下拉η型阈值器件接通且上拉P型阈值器件关断,导致输出电压节 点处的电压被拉下到参考电压节点的电压。然而,下拉栈也包含被配置成根据断开信号关断的下拉ρ型阈值器件,该断开信 号由接收来自输出电压节点的电压作为其输入的反相器产生。因此,当控制信号有效且输 出电压节点开始下降时,反相器产生相应上升的断开信号。最终,上升的断开信号导致下拉 栈中的下拉P型阈值器件关断,使输出电压节点与参考电压节点隔离且防止输出电压节点 处提供的电压的进一步下降。尤其有益的是下拉栈中的下拉ρ型阈值器件的切换依赖于输出电压节点处的电 压而不是例如依赖于控制信号的定时,因为这意味着电压调节电路不像(in the manner that)自定时电路那样对诸如工艺和温度变化的因素敏感。而且,下拉栈中使用ρ型阈值 器件使得能够提供来自输出电压节点的快速反馈信号,避免对在(如正常可能预期在这种 下拉栈中使用的)n型阈值器件用于这种反馈切换器件的情况下将要求的额外反相级的需 要。另外,下拉栈中包括P型阈值器件意味着输出电压的下降速度将在它接近P型阈值器件 的阈值电压时减小。缓慢下降有利于反馈环路的控制。然而,也应当注意,P型阈值器件用 作断开器件也使得该器件能够更快速地关断,因为其源电压(即,输出电压节点处的电压) 正在下降而其栅电压(即,断开信号)同时正在上升。照此,该器件的^g比η型阈值器件 (其源固定到地)的情况下降得更快。可以以多种方式提供反相器,但是在一个实施例中,所述反相器包含在所述电源 电压节点和所述参考电压节点之间串联连接的另一 P型阈值器件和另一 η型阈值器件,所 述另一P型阈值器件将所述电源电压节点连接到断开节点而所述另一η型阈值器件将所述 断开节点连接到所述参考电压节点,其中所述另一 P型阈值器件被配置成在来自所述输出 电压节点的所述输入低于阈值电压时接通,所述另一 η型阈值器件被配置成根据所述控制 信号的反相版本(version)接通,且所述断开信号被提供在所述断开节点。因此,反相器基本由另一 P型阈值器件提供,该P型阈值器件在来自输出电压节点 的输入为高(阈值电压之上)时关断而在来自输出电压节点的输入较低(阈值电压之下) 时接通。同时,另一 η型阈值器件根据控制信号的反相版本将断开节点连接到参考电压节 点,意味着当控制信号无效(且反相版本因此有效)时,断开节点处的电压被下拉到参考电 压。相反,当控制信号有效(且控制信号的反相版本因此无效)时,另一 η型阈值器件关断 且允许断开节点处的电压被另一 P型阈值器件控制。因此,提供动态反相器,其通过在控制信号关断时使断开节点与参考电压节点隔离而避免静态电流泄露。电压调节电路可以被实施在很多背景中,但是有利地,所述输出电压节点为至少 一个存储器位单元提供位单元电源电压。这是由于这样的事实尽管(例如在写过程期 间)减小存储器位单元的位单元电源电压是有用的,但是必须不允许位单元电源电压降得 太低,因为这将冒着破坏位单元内容的风险。提供的电压调节电路在用于至少一个存储器 位单元的位单元电源电压的背景中是更加有益的,因为电压调节电路不像与用于下拉输出 电压的自定时脉冲相关的布置那样对工艺、温度、脉冲宽度和位单元列尺寸变化敏感。在为至少一个存储器位单元提供位单元电源电压的背景中,由电压调节电路提供 的输出电压的临时下拉可以以许多方式使用,具体而言在一个实施例中所述控制信号被配 置成在所述至少一个存储器位单元的写过程期间有效。例如,在存储器位单元的写过程期 间,位单元电源电压的临时减小可以通过临时弱化连接到位单元中位单元电源电压的上拉 器件来辅助写过程,因而使得更容易克服和“重写”与该上拉器件相关联保持的值。在一个这种实施例中,电压调节电路还包含被配置成根据写过程控制信号产生 所述控制信号的控制信号产生电路,其中所述控制信号产生电路被配置成响应于功率选 通(gating)信号使所述控制信号有效,而不管所述写过程控制信号如何。因此,功率选通 信号确保上拉P型阈值器件关断且下拉η型阈值器件接通,使输出电压节点保持低值因而 减小位单元泄露。尽管通过以这种方式使能电压调节电路中从输出电压节点到参考电压 节点的路径将消耗一些功率,但是如果存储器位单元旨在对于相对长的时间段不起作用 (inactive),则这种折衷将是值得的。相反,如果存储器位单元仅需要对于相对短的时间段 不起作用,则这种折衷可能不大值。在一个这种实施例中,所述输出电压节点为多个存储器位单元提供所述位单元电 源电压,且所述写过程控制信号包含被配置成在所述多个存储器位单元之间进行选择的复 用器信号和写屏蔽控制信号。因此,可以为(例如在较大存储阵列内以模块化方式提供的) 很多存储器位单元提供位单元电源电压且可以提供复用器信号以在存储器位单元之间进 行选择(例如选择模块内一组存储器位单元)。功率选通信号使得这些写过程控制信号能 够被重载(override)且因而减小位单元泄露。在一个实施例中,所述至少一个存储器位单元是至少一个SRAM存储器位单元。例 如,SRAM存储器位单元可以受益于如上所述的位单元电源电压的“写辅助”减少。要理解, 尽管SRAM位单元通常是6晶体管单端口位单元,但是本发明的技术不限于此且可应用于具 有其他数目的晶体管的所有单端口或者双端口位单元。在一个实施例中,所述输出电压节点为一列存储器单元提供位单元电源电压。电 压调节电路可能在为一列存储器位单元提供位单元电源电压的背景中尤其有益,因为当列 中的一个存储器位单元正被写入时该列中的其他存储器位单元必须保持它们的内容不受 在所选位单元上进行的写过程的影响。可靠地防止位单元电源电压下降得太低确保了其他 位单元的内容得到保护。在一个实施例中,所述反相器的切换阈值被配置为使得在所述控制信号有效之后 所述断开信号导致所述下拉P型阈值器件在所述控制信号失效(deassert)之前关断。因 此,在控制信号有效和然后失效之间的周期期间,已经达到反相器的切换阈值,使得所得到 的断开信号导致下拉P型阈值器件关断且因而防止输出电压的进一步下降。因此,电压调节电路可以被配置成使得输出电压的下降在控制信号有效的周期期间受到限制。当反相器由另一 ρ型阈值器件和另一 η型阈值器件提供时,在控制信号有效的周 期期间输出电压的下降的这种限制可以由所述另一P型阈值器件的切换阈值提供,该所述 另一P型阈值器件被配置成使得在所述控制信号有效之后所述断开信号导致所述下拉P型 阈值器件在所述控制信号失效之前关断。在一个实施例中,所述反相器的切换阈值被配置成使得所述断开信号导致所述下 拉P型阈值器件在达到来自所述输出电压节点的所述输入的阈值电压时关断。因此,反相 器可以被布置为防止输出电压节点处的电压下降到该阈值电压之下。要意识到,尽管可能 针对在已知条件下操作的特定公知电路预先定义该阈值电压,但是一般而言,反相器的切 换阈值将依赖于诸如电源电压、环境温度等因素且因此可以不由系统设计者预先定义。在由另一 ρ型阈值器件和另一 η型阈值器件提供反相器的实施例中,所述另一 P 型阈值器件的切换阈值可以被配置为使得所述断开信号导致所述下拉P型阈值器件在达 到来自所述输出电压节点的所述输入的所述阈值电压时关断。如上所述,要意识到,尽管可 以针对在已知条件下操作的特定公知电路预先定义该阈值电压,但是一般而言,另一 P型 阈值器件的切换阈值将依赖于诸如电源电压、环境温度等因素且因此可以不由系统设计者 预先定义。要明白,可以使用很多技术来提供ρ型和η型阈值器件,但是在一个实施例中,所 述上拉ρ型阈值器件和所述下拉P型阈值器件是PMOS阈值器件且所述下拉η型阈值器件 是NMOS阈值器件。类似地,在一个实施例中,所述另一 ρ型阈值器件是PMOS阈值器件且所 述另一 η型阈值器件是NMOS阈值器件。在一个实施例中,所述上拉ρ型阈值器件大于所述下拉η型阈值器件和所述下拉 P型阈值器件。尽管下拉η型阈值器件和下拉P型阈值器件可以被有利地以所提供工艺的 最小尺寸(即,在给定工艺尺度的给定集成电路中被定制为该工艺尺度的下限)配置,但如 果上拉P型阈值器件较大(例如大一个量级)则是有利的,因为这使得输出电压能够在控 制信号失效时朝电源电压快速上拉。从第二方面看,本发明提供包含根据第一方面的电压调节电路的存储器件。从第三方面看,本发明提供电压调节电路,该电压调节电路包含上拉P型阈值装 置,用于将电源电压节点连接到输出电压节点,所述上拉P型阈值装置被配置成根据控制 信号关断;下拉栈装置,用于将所述输出电压节点连接到参考电压节点,所述下拉栈装置包 含串联连接的下拉η型阈值器件和下拉ρ型阈值器件;以及反相装置,用于从所述输出电压 节点接收输入且产生断开信号,其中所述下拉η型阈值器件被配置成根据所述控制信号接 通且所述下拉P型阈值器件被配置成根据所述断开信号关断。尽管参考为下降的输出电压提供断开来描述了本发明的上述方面和实施例,但是 应当注意,本发明的技术同样可应用于互补布置,即为上升的输出电压提供断开的布置。因 此,从第四方面看,本发明提供电压调节电路,该电压调节电路包含下拉η型阈值器件,将 参考电压节点连接到输出电压节点,所述下拉η型阈值器件被配置成根据控制信号切换; 上拉栈,将所述输出电压节点连接到电源电压节点,所述上拉栈包含串联连接的上拉P型 阈值器件和上拉η型阈值器件;以及反相器,被配置成从所述输出电压节点接收输入且被 配置成产生断开信号,其中所述上拉P型阈值器件被配置成根据所述控制信号切换且所述上拉η型阈值器件被配置成根据所述断开信号切换。


将参考附图中示出的实施例,仅以举例的方式进一步描述本发明,在附图中图IA示意性示出已知存储器位单元,而图IB示意性示出在向保持逻辑“1”的位 单元节点写入逻辑“0”中涉及的该已知存储器位单元的子部件;图2示意性示出根据一个实施例的电压调节电路;图3示意性示出根据一个实施例的电压调节电路;图4Α示意性示出一个实施例中以模块化列布置的存储器位单元阵列以及相关存 取控制电路;图4Β示意性示出用于诸如图4Α中示出的存储器位单元阵列的控制信号和反相控 制信号的产生;图5Α和5Β示意性示出根据一个实施例的电压调节电路中的各种信号的时间变 化;图6示意性示出根据一个实施例的电压调节电路;图7示意性示出根据一个实施例的电压调节电路和相关控制信号产生电路;以及图8示意性示出图7中示意性示出的电压调节电路中的各种信号的模拟。
具体实施例方式图2示意性示出根据一个实施例的电压调节电路。电压调节电路100包含串联连 接在电源电压节点(VDDCE)和参考电压节点(VSSE)之间的两个ρ型阈值器件102、104以 及一个η型阈值器件106。上拉ρ型阈值器件102是由控制信号CTL控制的PMOS晶体管且 (根据控制信号CTL)把电源电压节点VDDCE连接到输出电压节点(VDDC)。下拉ρ型阈值器 件104和下拉η型阈值器件106形成将输出电压节点VDDCE连接到参考电压节点VSSE的下 拉栈。下拉P型阈值器件104是根据断开信号(⑶T0FF)控制的PMOS晶体管且下拉η型阈 值器件106是也由控制信号CTL控制的NMOS晶体管。反相器108从输出电压节点(VDDC) 接收其输入且产生控制下拉PMOS 104的断开信号⑶T0FF。在设定阶段控制信号CTL无效,使得NMOS 106关断且PMOS 102接通。因此,PMOS 102把输出节点连接到电源节点,且VDDC被上拉到VDDCE。而且,反相器108的输入处的 VDDC的高值导致CUTOFF信号的低值以接通PMOS 104,但是VDDC和VSSE之间的路径当然 被关断的NMOS 106阻隔。在操作中,控制信号CTL有效,切断PMOS 102且导通NMOS 106。因此,VDDC下降, 被下拉到VSSE。反相器108的输入处的VDDC的该下降值然后在某一时刻经过反相器108 的切换阈值,且信号⑶TOFF有效。断开信号的有效关断PMOS 104,防止VDDC向VSSE的进 一步下降。P型阈值器件用作断开器件(PM0S 104)意味着该器件可以快速关断(比在此位 置处的相应NMOS器件更快速),因为其源电压(即输出电压节点处的电压)正在下降而其 栅电压(即断开信号)同时正在上升。照此,该P型器件的^g比η型阈值器件(其源固定 到地)的情况下降得更快。反相器108的切换阈值被最有用地配置为使得在控制信号CTL 有效的周期期间断开信号⑶TOFF将导致PMOS 104在控制信号CTL失效之前关断。
图3示意性示出一个实施例中的电压调节电路120,其中输出电压节点VDDC为存 储器阵列中的存储器位单元提供位单元电源电压。如图3中可以看出,PMOS晶体管102、 104和NMOS晶体管106如参考图2所描述的那样以相同的方式连接在电源电压节点VDDCE 和参考电压节点VSSE之间。然而,在图3示意性示出的实施例中,静态反相器108被包含 PMOS晶体管122和NMOS晶体管124的动态反相器所代替。PMOS晶体管122根据输出电压 节点处的电压进行切换,而NOMS晶体管IM根据控制信号CTL的反向版本即NCTL进行切 换。类似于参考图2描述的实施例,在图3中示意性示出的实施例中,在设定阶段,控 制信号失效(CTL = 0)且因此其反相版本有效(即NCTL = 1)。因此,NMOS 124导通且在断 开节点1 处的电压经由NMOS IM放电。断开信号的低值接通PMOS 104,但是到VSSE的 路径由于CTL = 0切断NM0S106这一事实而自然被阻隔。同时,CTL的低值接通PMOS 102 且输出节点处的VDDC被上拉到电源节点处的VDDCE。在电压调节电路120为其提供输出电压VDDC作为位单元电源电压的存储器位单 元之一的写过程期间,相应的写过程控制信号(下面参考图4A、4B、5A和5B更详细地描述) 导致控制信号CTL有效且其反相版本NCTL失效。因此,PMOS 102关断且NMOS接通,导致 VDDC开始通过PMOS 104和NMOS 106放电。同时,NCTL的失效关断NMOS 124,释放CUTOFF 且允许其浮空。因为⑶TOFF原先保持为低,PMOS 104暂时保持接通。然后,当VDDC下降 时,PMOS 122开始导通且将断开节点1 处的电压朝VDDCE上拉。当VDDC下降且⑶TOFF 上升时,PMOS 104开始切断且VDDC的下拉减缓。最终,PMOS 104切断,VDDC的下降停止, 且VDDC保持浮空,⑶TOFF被拉高。这样,位单元电源电压VDDC响应于控制信号CTL的有 效被下拉,但是该下拉在某一电平之后自动断开。可以通过选择PMOS 122的切换阈值来确 定这种断开何时发生。下面参考图5A和5B讨论图3中的各个信号的相关定时。最后,一 旦CTL失效,VDDC通过PMOS 102再次上拉到VDDCE (而同时,通过NMOS 106到VSSE的路 径由于NMOS 106关断而禁用)。为了使得VDDC的这种上拉快速地发生,PMOS 102典型地 尺寸定制为比电压调节电路中的其他PM0S/NM0S器件大。例如,在所示出的实施例中,PMOS 102的尺寸为1 μ m,而PMOS器件104和122以及匪OS器件106和IM的尺寸为0. 104 μ m。 CTL的失效对应于NCTL的有效,这接通NMOS 124以将断开节点1 放电到VSSE。参考图4A和4B进一步示出图3中示意性示出的为存储器阵列的存储器位单元提 供位单元电源电压的电压调节电路120的背景。图4A示意性示出存储器阵列200及其相关 控制电路205。存储器阵列200包含4个位单元模块210、212、214和216。每个模块包含4 列位单元(见模块210中示意性示出的位单元列0-3)。在存储阵列200的写过程期间,写 屏蔽控制信号WEN (0-3)提供模块210、212、214和216之间的选择机制,而复用器HDREN信 号在给定模块中的位单元列之间进行选择。也提供功率选通信号PG,它使得写过程控制信 号被重载且因而使存储器阵列200的存储器位单元保持低功率状态。存储器控制电路205 产生控制信号CTL(及其反相版本NCTL)从而为每个位单元列适当地提供位单元电源电压 VDDC。因此,电压调节电路将被发现在控制电路205内,针对需要的每个单独VDDC位单元 电源被重复。图中,示意性示出被提供到模块214的VDDC[2](为该模块内的位单元列2提 供位单元电源)。参考图4B示出存储器控制电路205中的控制信号CTL和NCTL的产生。注意,CTL和NCTL中的每一个被提供为4个位值,每个位值控制每个模块中的位单元列之一。对于待 写入的给定位单元列中的存储器位单元,针对该列的相应复用器信号HDREN以及针对该模 块的写屏蔽控制信号WEN必须有效。当然,功率选通信号PG也必须无效。对应于特定位单 元列和模块的HDREN和TON的组合使相应NCTL信号失效且使相应CTL信号有效。然而注 意,功率选通信号具有重载WEN和HDREN以迫使NCTL失效且使CTL有效的能力。在图5A和5B中给出诸如图3中示出的电压调节电路中的信号的相对定时。图 5A和5B表示相同的时标,图5A和5B之间的信号分隔仅为了说明清晰。图5A和5B中给 出的示例性信号对应于诸如参考图4A和4B中描述的模块化实施例中的第四位单元列(位 单元列幻。在图5A中,可以看出,HDREN[3]的有效导致NCTL[3]失效且导致CTL[3]有效。 相应的位单元电源电压VDDC[3]然后开始下降,而断开信号CUT0FF[3]开始上升。最终, ⑶TOFF [3]的上升值关断下拉PMOS晶体管(例如图3中的PMOS 104),防止VDDC [3]进一 步下降。在写过程结束时,HDREN[3]失效,导致NCTL[3]重新有效且导致CTL[3]失效。因 此,VDDC[3]再次快速上拉,而⑶TOFF[3]被下拉回到VSSE的值。尽管上面描述的实施例牵涉到在断开该下降之前下拉输出电压VDDC,但是本发明 的技术同样可应用于其中上升电压信号被调节即防止其上升得太多的互补实施例。这种 示例性实施例在示出电压调节电路300的图6中被示意性示出。此处,下拉η型阈值器件 (NMOS 30 将参考电压节点VSSE连接到输出电压节点VSS。输出电压节点VSS经由包含 上拉P型阈值器件(PM0S 306)和上拉η型阈值器件(NM0S 304)的上拉栈而连接到电源电 压节点VDDCE。PMOS 306和NMOS 302根据控制信号NCTL切换。因此,在操作中,当(在设 定阶段中)NCTL为高时,输出电压节点VSS被下拉到VSSE。然后,在操作中,当NCTL失效 时,NMOS 302关断且PMOS 306接通,导致输出节点VSS被朝VDDCE上拉。输出节点VSS处 的上升值导致断开信号⑶TOFF下降(因为被反相器308反相),最终关断NMOS 304且防止 输出节点VSS处的电压的进一步上升。最后,当NCTL再次有效时,输出节点VSS被下拉回 到 VSSE。参考图7和8,在下面的附录中描述本发明的实施例以及其相对于现有技术的背 景的各种特征。尽管本文描述了本发明的特定实施例,但是将显而易见的是,本发明不限于此且 可以在本发明的范围内做出很多修改和添加。例如,可以做出所附从属权利要求的特征与 独立权利要求的特征的各种组合而不背离本发明的范围。附录用于自动调节SRAM位单元电源进行写辅助的电路。对于用先进工艺技术的SRAM单元,由于低电源电压和高NMOS传输门阈值电压,难 以在低电压下写入“0”。一种解决方法是降低位单元电源,这使得位单元PMOS上拉器件更 弱且更容易克服。但是必须不允许位单元电源降得太低;否则,位单元内容可能遭到破坏。 此外,功耗和循环时间将增加。该电路下拉位单元电源。当到达某一电压电平时,该下拉自 动停止,这保持了保留余量、写余量且限制了功率和循环时间处罚。调节位单元电源的一种解决方法是产生用于下拉的自定时脉冲。这要求可以相对 于主自定时路径偏离的额外控制电路。这也要求很多余量以考虑脉冲宽度变化和位单元电 源下降速度的变化。难以具有在工艺、温度、脉冲宽度和位单元列尺寸变化的全部范围上工作的单个电路。公开的电路不需要自定时路径,因为它直接感测位单元电源且根据位单元电源电 平来调节下拉脉冲。公开的电路用来基于位单元电源电压电平而不是下降速度来断开该下 拉。因此,它可以针对任意列尺寸进行工作。而且,公开的电路反馈是由不消耗任何静态电 流的动态反相器完成的。此外,在下拉栈中使用PMOS器件使得下降的位单元电源一旦其接 近PMOS阈值电压则逐渐减少(tail off)。这通过使得最终的断开电压较少依赖于反馈路 径的速度来改善保留余量。使用PMOS器件也通过从反馈路径中去除反相级而允许来自位 单元电源的更快反馈。本发明的实施例的示意图在图7中被示出且在下面的段落中被进一步讨论。一个这种电路可以被放置在每个存储器I/O列中。HDREN信号由解码的列复用选择信号和存储器的中央控制块中的写时钟形成。PG 信号控制功率选通且WEN信号控制该列的写屏蔽。这些被作为因素计入(factor)起动下 拉的CTL/NCTL信号中。在正常操作中,PG = 0。在设定阶段期间,HDREN0/1/2/3 = 0。所以NCTL = 1且 CTL = 0。CUTOFF由Nl释放为0。位单元电源VDDC由PHD上拉到VDDCE。NO和PO断开。在写循环期间,HDREN信号之一变高。NO导通。预先放电的节点⑶TOFF被释放且 浮空。因为⑶TOFF = 0,Pl保持导通。PHD切断且VDDC开始通过Pl和NO放电。当VDDC 下降时,PO开始导通且上拉⑶T0FF。当⑶TOFF上升时,Pl开始切断且下拉减缓。最终,Pl 切断,VDDC保持浮空且⑶TOFF被拉高。图8中示出的波形。这样,位单元电源VDDC被下拉且该下拉在某一电平之后自动断开。为了较早的断 开,器件PO可以被制成低VT。使用PG信号允许位单元电源在功率选通模式中被拉得很低。这减小位单元泄露。如果特定静态电流可接受,则动态反相器(P0+N1)可以被静态反相器代替。该电路可以用于缓慢下降的信号必须被调节的任何地方。互补版本可以用于缓慢 上升的信号。
权利要求
1.电压调节电路,包含上拉P型阈值器件,将电源电压节点连接到输出电压节点,所述上拉P型阈值器件被配 置成根据控制信号关断;下拉栈,将所述输出电压节点连接到参考电压节点,所述下拉栈包含串联连接的下拉P 型阈值器件和下拉η型阈值器件;以及反相器,被配置成从所述输出电压节点接收输入且被配置成产生断开信号,其中所述下拉η型阈值器件被配置成根据所述控制信号接通且所述下拉ρ型阈值器件 被配置成根据所述断开信号关断。
2.根据权利要求1所述的电压调节电路,其中所述反相器包含在所述电源电压节点和 所述参考电压节点之间串联连接的另一 P型阈值器件和另一 η型阈值器件,所述另一 ρ型 阈值器件将所述电源电压节点连接到断开节点且所述另一η型阈值器件将所述断开节点 连接到所述参考电压节点,其中所述另一P型阈值器件被配置成在来自所述输出电压节点的所述输入低于阈值 电压时接通,所述另一 η型阈值器件被配置成根据所述控制信号的反相版本接通,且所述 断开信号被提供在所述断开节点处。
3.根据权利要求1所述的电压调节电路,其中所述输出电压节点为至少一个存储器位 单元提供位单元电源电压。
4.根据权利要求3所述的电压调节电路,其中所述控制信号被配置成在所述至少一个 存储器位单元的写过程期间有效。
5.根据权利要求4所述的电压调节电路,还包含被配置成根据写过程控制信号而产生 所述控制信号的控制信号产生电路,其中所述控制信号产生电路被配置成响应于功率选通信号使所述控制信号有效,而不 管所述写过程控制信号如何。
6.根据权利要求5所述的电压调节电路,其中所述输出电压节点为多个存储器位单元 提供所述位单元电源电压,且所述写过程控制信号包含被配置成在所述多个存储器位单元 之间进行选择的复用器信号和写屏蔽控制信号。
7.根据权利要求3所述的电压调节电路,其中所述至少一个存储器位单元是至少一个 SRAM存储器位单元。
8.根据权利要求3所述的电压调节电路,其中所述输出电压节点为一列存储器位单元 提供位单元电源电压。
9.根据权利要求1所述的电压调节电路,其中所述反相器的切换阈值被配置为使得在 所述控制信号有效之后所述断开信号导致所述下拉P型阈值器件在所述控制信号失效之 前关断。
10.根据权利要求2所述的电压调节电路,其中所述另一ρ型阈值器件的切换阈值被配 置为使得在所述控制信号有效之后所述断开信号导致所述下拉P型阈值器件在所述控制 信号失效之前关断。
11.根据权利要求1所述的电压调节电路,其中所述反相器的切换阈值被配置为使得 所述断开信号导致所述下拉P型阈值器件在达到来自所述输出电压节点的所述输入的阈 值电压时关断。
12.根据权利要求2所述的电压调节电路,其中所述另一ρ型阈值器件的切换阈值被配 置为使得所述断开信号导致所述下拉P型阈值器件在达到来自所述输出电压节点的所述 输入的所述阈值电压时关断。
13.根据权利要求1所述的电压调节电路,其中所述上拉ρ型阈值器件和所述下拉ρ型 阈值器件是PMOS阈值器件且所述下拉η型阈值器件是NMOS阈值器件。
14.根据权利要求2所述的电压调节电路,其中所述另一ρ型阈值器件是PMOS阈值器 件且所述另一 η型阈值器件是NMOS阈值器件。
15.根据权利要求1所述的电压调节电路,其中所述上拉ρ型阈值器件大于所述下拉η 型阈值器件和所述下拉P型阈值器件。
16.一种包含根据权利要求1所述的电压调节电路的存储器件。
17.电压调节电路,包含上拉P型阈值装置,用于将电源电压节点连接到输出电压节点,所述上拉P型阈值装置 被配置成根据控制信号关断;下拉栈装置,用于将所述输出电压节点连接到参考电压节点,所述下拉栈装置包含串 联连接的下拉η型阈值器件和下拉ρ型阈值器件;以及反相装置,用于从所述输出电压节点接收输入且产生断开信号,其中所述下拉η型阈值器件被配置成根据所述控制信号接通且所述下拉ρ型阈值器件 被配置成根据所述断开信号关断。
18.电压调节电路,包含下拉η型阈值器件,将参考电压节点连接到输出电压节点,所述下拉η型阈值器件被配 置成根据控制信号切换;上拉栈,将所述输出电压节点连接到电源电压节点,所述上拉栈包含串联连接的上拉P 型阈值器件和上拉η型阈值器件;以及反相器,被配置成从所述输出电压节点接收输入且被配置成产生断开信号,其中所述上拉P型阈值器件被配置成根据所述控制信号切换且所述上拉η型阈值器件 被配置成根据所述断开信号切换。
全文摘要
提供一种电压调节电路,其包含将电源电压节点连接到输出电压节点的上拉p型阈值器件,该上拉p型阈值器件被配置成根据控制信号关断。下拉栈将输出电压节点连接到参考电压节点,该下拉栈包含串联连接的下拉p型阈值器件和下拉n型阈值器件。反相器被配置成从输出电压节点接收输入且被配置成产生断开信号,其中该下拉n型阈值器件被配置成根据该控制信号接通且该下拉p型阈值被配置成根据该断开信号关断。
文档编号G05F1/56GK102109868SQ201010587419
公开日2011年6月29日 申请日期2010年12月10日 优先权日2009年12月11日
发明者P·普拉哈特 申请人:Arm有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1