一种基于系统总线的系统芯片片内电源转换控制电路的制作方法

文档序号:6314929阅读:291来源:国知局
专利名称:一种基于系统总线的系统芯片片内电源转换控制电路的制作方法
技术领域
本实用新型涉及电源管理単元电路(电源管理),属于集成电路的设计,隶属电子技术领域,尤其涉及一种基于系统总线的系统芯片片内电源转换控制电路。
技术背景电源管理(电源管理)是ー种功耗管理技术,广泛运用于便携式电子设备、移动通信设备以及网络设备的功耗控制中。在实际使用中,系统组件的工作负荷随时间动态变化,动态电源管理通过将负荷较轻的组件切换到较低功耗的运行状态,虽然性能较低,但却是在满足性能的提前下,动态的降低系统供电电压,从而降低系统功耗。现有的电源管理単元(电源管理)的分类常见的有集成有DC-DC或LDO电源管理単元的电源管理芯片,集成DC-DC和LDO电源管理単元的电源管理芯片,另ー个常见分类就是是否为系统芯片片内集成。电源管理芯片集成有DC-DC和LDO电源管理単元相比仅仅集成DC-DC或者LDO电源管理単元,满足了多种不同应用需求对电源系统的不同要求,同时融合了 DC-DC系统的高效率和LDO系统的小尺寸和易用性优势,是ー种效率与性价比的综合考虑。系统芯片片内集成的电源管理系统相比片外的电源管理分立芯片而言,在尺寸上进ー步减小,能够节省便携电子设备宝贵的PCB面积,效率更高,成本更低,而且能够方便的根据系统芯片系统运行情况动态的调节运行供给电压,为系统芯片系统的低功耗设计提供了可能。

实用新型内容本实用新型设计了一种基于系统总线的系统芯片片内电源转换控制电路,该电路在保持对DC-DC和LDO转换单元控制的高效性和易用性等优点的基础上,充分简化了电路的结构,整个设计采用的単元只有三输入与门、ニ选ー或七选ー的数据选择器和具有异步复位的D触发器三种,简单的结构也就减小了设计在芯片中的面积和功率损耗。本实用新型详细的技术方案如下一种基于系统总线的系统芯片片内电源转换控制电路,其特征在于,包括系统总线输入电路、电源转换单元状态控制电路、电源转换单元状态读取电路和系统总线读取电路,系统总线输入电路包括两个3输入端的与门,其中一个与门的3输入端接收输入信号AeA /Vriie廣产生用于控制写操作的wr_en信号输出到电源转换单元状态控制电路,另ー个与门的3输入端接收的反向信号和信号,产生用于控制读操作的信号输出到系统总线读取电路;电源转换单元状态控制电路包括DVS_W数据写入电路及至少2块T_W数据写入电路,所述的DVS_W数据写入电路由传输路径数据选择器、写控制数据选择器和数据锁存寄存器组成,传输路径数据选择器的ー个输出端与写控制数据选择器的ー个输入端连接,写控制数据选择器的输出端与数据锁存寄存器的数据输入端连接,数据锁存寄存器的数据输出端与写控制数据选择器的另ー个输入端及传输路径数据选择器的ー个输入端连接,传输路径数据选择器的另ー个输入端与写数据信号/连接,选择端与系统写地址Paddress总线连接,写控制数据选择器的选择端与写使能信号连接,数据锁存寄存器的时钟输入端与全局时钟ふ信号端连接,数据锁存寄存器的复位输入端与全局复位Presetn信号端连接,其输出端ロ输出控制信号を办控制外部电源转换单元的运行状态,所述的T_W数据写入电路由传输路径数据选择器、写控制数据选择器和数据锁存寄存器组成,传输路径数据选择器的ー个输出端与写控制数据选择器的ー个输入端连接,写控制数据选择器的输出端与数据锁存寄存器的数据输入端连接,数据锁存寄存器的数据输出端与写控制数据选择器的另ー个输入端及传输路径数据选择器的ー个输入端连接,传输路径数据选择器的另ー个·输入端与写数据信号/连接,各数据写入电路中的传输路径数据选择器的选择端连接并与系统写地址总线连接,写控制数据选择器的选择端连接并与写使能#信号连接,数据锁存寄存器的时钟输入端连接并与全局时钟/ 从信号端连接,数据锁存寄存器的复位输入端连接并与全局复位信号端连接,其输出端ロ输出控制信号T_W[7:0]控制外部电源转换单元的运行状态;电源转换单元状态读取电路包括DVS_R数据锁存电路、PG_R数据锁存电路及至少I块T_R数据锁存电路,所述的DVS_R数据锁存电路包括第一数据锁存寄存器和第二数据锁存寄存器,第一数据锁存寄存器的数据输出端和第二数据锁存寄存器的数据输入端连接,第一级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号ガ办,PG_R数据锁存电路包括第三数据锁存寄存器和第四数据锁存寄存器,第三数据锁存寄存器的数据输出端和第四数据锁存寄存器的数据输入端连接,第三级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号/^_ガ/1·办,T_R数据锁存电路包括第五数据锁存寄存器和第六数据锁存寄存器,第五数据锁存寄存器的数据输出端和第六数据锁存寄存器的数据输入端连接,第五级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号T_R[7:0], DVS_R数据锁存电路中的复位输入端、PG_R数据锁存电路中的复位输入端及各T_R数据锁存电路中的复位输入端连接并与全局复位信号端连接,DVS_R数据锁存电路中的时钟输入端、PG_R数据锁存电路中的时钟输入端及各T_R数据锁存电路中的时钟输入端连接并与全局时钟/^7左信号端连接;系统总线读取电路包括传输路径数据选择器、数据选择器和数据锁存寄存器,传输路径数据选择器的选择端与系统写地址总线连接,传输路径数据选择器的O通道的数据输入端与电源转换单元状态读取电路的DVS_R数据锁存电路的用于输出信号Syn_DVS_R_out[5:0]的输出端连接,传输路径数据选择器的I通道的数据输入端与电源转换单元状态读取电路的PG_R数据锁存电路的用于输出信号办的输出端连接,传输路径数据选择器的2通道及其余通道的数据输入端分别与电源转换单元状态读取电路的T_R数据锁存电路的用于输出信号办的输出端连接,传输路径数据选择器的输出端与数据选择器的输入端连接,数据选择器的另ー输入端置0,其选择端用于输入读使能信号,数据选择器的输出端与数据锁存寄存器的数据输入端连接,数据锁存寄存器的时钟输入端与全局时钟/ 从信号端连接,数据锁存寄存器的复位输入端与全局复位信号端连接,数据锁存寄存器的输出端输出数据为给系统总线读取的数据。[0011]本实用新型的电源管理电路,全部使用标准的门单元电路搭建,设计的灵活性非常大,如果需要改变控制的路数,可以随时根据需要増加或减少控制的DC-DC或LDO电源管理单元路数,而且改动不大,适用性強。本实用新型的优点及有益成果I)基于系统芯片的系统总线设计,可以直接运用系统芯片的AMBA系统总线对由DC_DC或者LDO电源转换单元组成的系统芯片片内电源转换系统按照特定应用需求进行动态控制,从而满足系统动态低功耗设计的需求;同时通过此电路系统芯片可以随时监控片内电源转换系统的运行状态,从而也可以实时监控系统的运行状态。 2)电路结构简单,全部由标准门电路构成,易于实现且制备エ艺简单。3)电路的可扩展性非常好,可以根据实际的应用需要进行DC-DC或LDO电源转换单元路数的增减。4)以最简单的结构实现了高性能的电源管理控制,占据的芯片面积小,消耗的功耗小。

图I是本实用新型的电路结构框图。图2是本实用新型的主要信号关系图。图3是本实用新型的modelsim写DC-DC或LDO电源转换单元寄存器仿真波形图。图4是本实用新型的modelsim读DC-DC或LDO电源转换单元数据仿真波形。
具体实施方式
—种基于系统总线的系统芯片片内电源转换控制电路,其特征在于,包括系统总线输入电路I、电源转换单元状态控制电路2、电源转换单元状态读取电路3和系统总线读取电路4,系统总线输入电路I包括两个3输入端的与门29,其中一个与门的3输入端接收输入信号AeA /Vriie廣产生用于控制写操作的wr_en信号输出到电源转换单元状态控制电路2,另ー个与门的3输入端接收/V_rite的反向信号和Psel信号,产生用于控制读操作的信号输出到系统总线读取电路4 ;电源转换单元状态控制电路2包括DVS_W数据写入电路及至少2块T_W数据写入电路,所述的DVS_W数据写入电路由传输路径数据选择器11、写控制数据选择器12和数据锁存寄存器13组成,传输路径数据选择器11的ー个输出端与写控制数据选择器12的ー个输入端连接,写控制数据选择器12的输出端与数据锁存寄存器13的数据输入端连接,数据锁存寄存器13的数据输出端与写控制数据选择器12的另ー个输入端及传输路径数据选择器11的ー个输入端连接,传输路径数据选择器11的另ー个输入端与写数据信号/连接,选择端与系统写地址总线连接,写控制数据选择器12的选择端与写使能
m信号连接,数据锁存寄存器13的时钟输入端与全局时钟信号端连接,数据锁存寄存器13的复位输入端与全局复位tn信号端连接,其输出端ロ输出控制信号ガV[5:0]控制外部电源转换单元的运行状态,所述的T_W数据写入电路由传输路径数据选择器14、写控制数据选择器15和数据锁存寄存器16组成,传输路径数据选择器14的ー个输出端与写控制数据选择器15的ー个输入端连接,写控制数据选择器15的输出端与数据锁存寄存器16的数据输入端连接,数据锁存寄存器16的数据输出端与写控制数据选择器15的另ー个输入端及传输路径数据选择器14的ー个输入端连接,传输路径数据选择器14的另ー个输入端与写数据信号/连接,各数据写入电路中的传输路径数据选择器14的选择端连接并与系统写地址总线连接,写控制数据选择器15的选择端连接并与写使能wr_en信号连接,数据锁存寄存器16的时钟输入端连接并与全局时钟信号端连接,数据锁存寄存器16的复位输入端连接并与全局复位信号端连接,其输出端ロ输出控制信号办控制外部电源转换单元的运行状态;电源转换单元状态读取电路3包括DVS_R数据锁存电路5、PG_R数据锁存电路6及至少I块T_R数据锁存电路,所述的DVS_R数据锁存电路5包括第一数据锁存寄存器和第ニ数据锁存寄存器,第一数据锁存寄存器的数据输出端和第二数据锁存寄存器的数据输入端连接,第一级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号 R[5:0], PG_R数据锁存电路6包括第三数据锁存寄存器和第四数据锁存寄存器,第三数据锁存寄存器的数据输出端和第四数据锁存寄存器的数据输入端连接,第三级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号/^_ガ/1·办,T_R数据锁存电路包括第五数据锁存寄存器和第六数据锁存寄存器,第五数据锁存寄存器的数据输出端和第六数据锁存寄存器的数据输入端连接,第五级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号T_R[7:0], DVS_R数据锁存电路5中的复位输入端、PG_R数据锁存电路6中的复位输入端及各T_R数据锁存电路中的复位输入端连接并与全局复位to信号端连接,DVS_R数据锁存电路5中的时钟输入端、PG_R数据锁存电路6中的时钟输入端及各T_R数据锁存电路中的时钟输入端连接并与全局时钟/ /左信号端连接;系统总线读取电路4包括传输路径数据选择器26、数据选择器27和数据锁存寄存器28,传输路径数据选择器26的选择端与系统写地址总线连接,传输路径数据选择器26的O通道的数据输入端与电源转换单元状态读取电路3的DVS_R数据锁存电路5的用于输出信号か^KU 办的输出端连接,传输路径数据选择器26的I通道的数据输入端与电源转换单元状态读取电路3的PG_R数据锁存电路6的用于输出信号R_out[3:0]的输出端连接,传输路径数据选择器26的2通道及其余通道的数据输入端分别与电源转换单元状态读取电路3的T_R数据锁存电路的用于输出信号Syn_T_R_out[7:0]的输出端连接,传输路径数据选择器26的输出端与数据选择器27的输入端连接,数据选择器27的另ー输入端置0,其选择端用于输入读使能信号,数据选择器27的输出端与数据锁存寄存器28的数据输入端连接,数据锁存寄存器28的时钟输入端与全局时钟ル7左信号端连接,数据锁存寄存器28的复位输入端与全局复位信号端连接,数据锁存寄存器28的输出端输出数据为给系统总线读取的数据。
以下结合附图及实例对本实用新型的电路结构、工作原理及过程作进ー步说明。參看图I电路结构框图、图2主要信号关系图,本实用新型就是设计了ー种结构简单却高效的电源转换单元转换控制电路实现了电源管理的功能。该电路起到了在系统总线与DC-DC和LDO电源转换单元间传递数据的作用,电路中系统总线输入包括两个与门用于产生读写控制信号;实用新型中的电源转换单元状态控制电路包括了 DVS_W数据写入电路及4块T_W数据写入电路,其中DVS_W数据写入电路是主控制电路,DVS_W数据写入电路的输出端输出控制信号ガV[5:0],控制电源转换单元的运行状态,4块T_W数据写入电路的电路结构一祥,由传输路径数据选择器14、写控制数据选择器15和数据锁存寄存器16组成第一块T_W数据写入电路,由传输路径数据选择器17、写控制数据选择器18和数据锁存寄存器19组成第二块T_W数据写入电路,由传输路径数据选择器20、写控制数据选择器21和数据锁存寄存器22组成第三块T_W数据写入电路,由传输路径数据选择器23、写控制数据选择器24和数据锁存寄存器25组成第四块T_W数据写入电路,4块T_W数据写入电路的输出端输出分别为K#7:りΛ T2_V[7:0], T3_W[7:0],7¥_/^7.づ_7,分别用于控制相应的电路转换单元的运行状态;电源转换单元状态读取电路就是锁存来自DC-DC和LDO电源转换单元的数据,包括了 DVS_R数据锁存电路、PG_R数据锁存电路及4块T_R数据锁存电路,4块T_R数据锁存电路的电路结构一祥,由两级数据锁存寄存器级联而成,分别为T_R数据锁存电路7、T_R数据锁存电路8、T_R数据锁存电路9、T_R数据锁存电路10,电源转换单元状态读取电路中的其相应的输入端的输入数据为电源转换单元的状态运行參数数据,反映了各个电源转换单元的运行状态,输入数据信号分别为りりΛ T1_R[7:0], T2_ R[7:OJr T3_R[7:0], T4_R[7:0];系统总线读取电路就是将经过从电源转换单元状态读取电路锁存的DC-DC和LDO电源转换单元的状态数据传输到系统总线数据通道中。下面以图2主要信号的关系为例,详细说明该实用新型的工作过程,分析过程中的数据选择的是随机数。图中虚线左边为写操作示意,右边为读示意。在/ 从为Tl的时候,Presetn由原先的低电平跳变到高电平,完成了所有电路的复位操作,电路中除/^R[3:0]=llll所有寄存器输出为O。在T2时刻,开始进行写操作,为高电平有效,此时设置Pwrite 为髙电平,为高电や,Paddress[7:2]=QQQQQQ,Pwdata[た办=00101010,PenabIe为低电平。在Τ3时刻,由于依然为低电平,所以写信号wr_en无效,电路保持原先数据。在T4时刻,か有低电平变为高电平。在T5时刻,此时为/ 从的上升沿,并且其他各信号都有效,进行写操作,根据电路设计ガ=000000时,是对DVS进行操作,所以此时反·办=101010,理论上办是DC-DC和LDO中供读取数据寄存器,其值等于ガを办,但是存在一定的延时,所以进过一定延时后,办=101010。在 T6 时亥lj,Penable 变为低电平,Paddress[7:2]=QQQQlQ,Pwdata[7:0]=IimiQmo在T7时亥lj,由于为低电平,不进行写操作。在T8时刻,Penable变成了高电平,吧_£ 变为有效。在T9时刻,在/ 从上升沿下,进行T1_W[7:0]数据写入,Tl_¥fz0j=11001000,由于DC-DC和LDO输入与输出间延时,进过一段时间后Tl—左/^.·办=11001000,在这段延时中 T1_R[7:0]不等于 T1_W[7:0],縣么 PG_R[0]4,W{\^PG_R[3:0]ニ\\\。灰 T1_R[7:0]等于 T1_W[7:0]之后,/^_7 /"J:Ollll。在 TlO 时亥变イ氐,Paddress [7:2j=000011, Pwdata[7:0]=lQQQUQlo 在 Tll 时亥lj,由子 Permble 为低,wr_en无效,不进行写入操作。在T12时刻,Penable变高。在T13时刻,Pclk为上升沿,T2_w[7O]=Iqqqiiqi,经过一定延时办=10001101,延时中/^/ /"j:り>1101,
延时过后/^办=1111。在 T14 时 %\,Permble 变
Pwdata[7:0]=ImiQlQl0在T15时刻,由于为低,wr_en无效,不进行写入操作。在T16时亥lj,Penable变高。在T17时亥lj,Pclk为上升沿,7^_#/7.-办=10001101,经过ー定延时 T1J办=10001101,延时中/^办=1011,延时过后/^办=1111。在 T18时刻,Penable 变低,Paddress[7:2]=QQQlQl, Pwdata[7:0]=llQQlQllo 在 T19 时刻,由于Penable为低,wr_en无效,不进行写入操作。在T20时刻,Penable变高。在T21时刻,/ 从为上升沿,T4_W[7:0]= 11001011,经过ー定延时7¥_ガ/'7:办=11001011,延时中/^_7 /^.·办=0111,延时过后/^办=1111。在T23时刻,/ "为低电平,整个电路不工作。在T24时刻,Pwrite由高电平变为低电平,由写操作变为读操作,Penable为低电平有效,/7:^=0000000。在T25时刻,由于为高电平,读信号无效。在T26时M,PenabIe由高变低。在T27时刻,根据的值,读取得到り>00101010,为 DVS_R[5:0]的值。在 T28 时亥lj,Penable 变高,Paddress[Z:=000001o 在 T29 时亥IJ,由于 Permble 为高,ιτ _βη 无效,使办=00000000。在 T30 时亥lj,Penable变低。在T31时亥IJ,根据Paddress的值,读取得到/7/000001111,为PG_R[3:0]的值。在 T32 时亥lj,Penable 变高,Paddress[Z:^J=000010o 在 T33 时亥lj,由子 Penable 为高,rd_en 无效,使/^rt/aia/y.WT^OOOOOOOO。在 T34 时亥 lj, Penable 变低。在 T35 时亥 IJ,根据 Paddress 的值,读取得到 /Waia/7.· 011001000,为 T1_R[7:0]的值。在 T36 时亥lj,Penable 变高,Paddress[7:2]=000011 在 T37 时亥lj,由于 Permble为高,rd_en 无效,使 Prdata[7:0]=mmm)。在 T38 时亥lj,Penable 变低。在 T39 时亥丨J,根据的值,读取得到/¥i/aia/7.-Ol0001101,为 T2_R[7:0]的值。在 T40 时亥lj, Penable 变高,Paddress[7:2]=QWY[以在 T41 时亥Ij,由子 Penable 为高,rd_en 无效,使/7.·000000000。在 T42 时亥lj,Penable 变低。在 T43 时亥lj,根据Paddress 的值,读取得到办=10010101,为 T3_R[7:0]的值。在 T44 时刻,
Penable 变高,Paddress[Z:2j=OOOIOIo 在 T45 时刻,由于ZfeaaWe 为高,rd_en 无效,使Prdata[7:0]=QQQQQQQQo 在 T46 时刻,变低。在 T47 时刻,根据的值,读取得到/^/aia/7.·り>11001011,为7¥_ガ/7.·办的值。在T48时刻,变低,整个模块未被选中,所以在 T49 时刻,办=00000000。图3、图4是本实用新型在modelsim中的行为级建模仿真波形。图3是写操作仿真波形,仿真中的数据都是随机数,从图中可以看出第一次写操作是写F/を办,Pwda ta[31:07=0x000099a3,所以办=0x23,进过延时办=0x23。第二次
写操作是写 T1_W[7:0],Pwdata[31:0]=Q^QQQQf29d,所以 T1_W[7:0]=QjM,进过延时 Tl_R[7:0] =QjM,延时中 T1_R 不等于 T1_W,PG_R[3:0]=Q^e,其余时间 PG_R[3:0]ニ滅。第三次写操作是写T2_W[7:0],Pwdata[31:0],积\>丄办=0x68,进过延时Τ2_R[7:0]H延时中T2_R不等于T2_l¥, PG_R[3:0]ニ滅,其余时间PG_R[3:0]ニ滅。第四次写操作是写り_/,/Vi/aia/"J7.W_/=0x0000b4fU;fW办=Oxf 1,进过延时 T3_
ΤΡ/7.·办=Oxf I,延时中T3—R不等于T3—W, PG_R[3:0]H其余时间PG_R[3:0Mせ。第五次写操作是写 T4_W[7:0],Pwdata[31:0],所 \)丄 7¥_F/7.·办=0xb6,进过延时 T4_R[7:0]H 延时中 T1_R 不等于 T1_W,办=0x7,其余时间 PG_R[3:0]ニ滅。
权利要求1.一种基于系统总线的系统芯片片内电源转换控制电路,其特征在于,包括系统总线输入电路(I)、电源转换单元状态控制电路(2)、电源转换单元状态读取电路(3)和系统总线读取电路(4), 系统总线输入电路(I)包括两个3输入端的与门(29),其中一个与门的3输入端接收输入信号AeA /Vriie廣产生用于控制写操作的wr_en信号输出到电源转换单元状态控制电路(2),另ー个与门的3输入端接收Pwrite的反向信号和信号,产生用于控制读操作的 信号输出到系统总线读取电路(4); 电源转换单元状态控制电路⑵包括DVS_W数据写入电路及至少2块T_W数据写入电路,所述的DVS_W数据写入电路由传输路径数据选择器(11)、写控制数据选择器(12)和数据锁存寄存器(13)组成,传输路径数据选择器(11)的ー个输出端与写控制数据选择器(12)的ー个输入端连接,写控制数据选择器(12)的输出端与数据锁存寄存器(13)的数据输入端连接,数据锁存寄存器(13)的数据输出端与写控制数据选择器(12)的另ー个输入端及传输路径数据选择器(11)的ー个输入端连接,传输路径数据选择器(11)的另ー个输入端与写数据信号/VtZaia连接,选择端与系统写地址总线连接,写控制数据选择器(12)的选择端与写使能#信号连接,数据锁存寄存器(13)的时钟输入端与全局时钟/ 从信号端连接,数据锁存寄存器(13)的复位输入端与全局复位信号端连接,其输出端ロ输出控制信号ガを办控制外部电源转换单元的运行状态,所述的T_W数据写入电路由传输路径数据选择器(14)、写控制数据选择器(15)和数据锁存寄存器(16)组成,传输路径数据选择器(14)的ー个输出端与写控制数据选择器(15)的ー个输入端连接,写控制数据选择器(15)的输出端与数据锁存寄存器(16)的数据输入端连接,数据锁存寄存器(16)的数据输出端与写控制数据选择器(15)的另ー个输入端及传输路径数据选择器(14)的ー个输入端连接,传输路径数据选择器(14)的另ー个输入端与写数据信号连接,各数据写入电路中的传输路径数据选择器(14)的选择端连接并与系统写地址总线连接,写控制数据选择器(15)的选择端连接并与写使能信号连接,数据锁存寄存器(16)的时钟输入端连接并与全局时钟/^7左信号端连接,数据锁存寄存器(16)的复位输入端连接并与全局复位信号端连接,其输出端ロ输出控制信号T_V[7:0]控制外部电源转换单元的运行状态; 电源转换单元状态读取电路(3)包括DVS_R数据锁存电路(5)、PG_R数据锁存电路(6)及至少I块T_R数据锁存电路,所述的DVS_R数据锁存电路(5)包括第一数据锁存寄存器和第二数据锁存寄存器,第一数据锁存寄存器的数据输出端和第二数据锁存寄存器的数据输入端连接,第一级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号DVS_R[5:0], PG_R数据锁存电路¢)包括第三数据锁存寄存器和第四数据锁存寄存器,第三数据锁存寄存器的数据输出端和第四数据锁存寄存器的数据输入端连接,第三级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号/^_ガ/1·办,T_R数据锁存电路包括第五数据锁存寄存器和第六数据锁存寄存器,第五数据锁存寄存器的数据输出端和第六数据锁存寄存器的数据输入端连接,第五级数据锁存器的输入端用于输入外部电源转换单元的运行状态參数信号办,DVS_R数据锁存电路(5)中的复位输入端、PG_R数据锁存电路出)中的复位输入端及各T_R数据锁存电路中的复位输入端连接并与全局复位信号端连接,DVS_R数据锁存电路(5)中的时钟输入端、PG_R数据锁存电路(6)中的时钟输入端及各T_R数据锁存电路中的时钟输入端连接并与全局时钟/ 从信号端连接; 系统总线读取电路(4)包括传输路径数据选择器(26)、数据选择器(27)和数据锁存寄存器(28),传输路径数据选择器(26)的选择端与系统写地址总线连接,传输路径数据选择器(26)的O通道的数据输入端与电源转换单元状态读取电路(3)的DVS_R数据锁存电路(5)的用于输出信号を办的输出端连接,传输路径数据选择器(26)的I通道的数据输入端与电源转换单元状态读取电路(3)的PG_R数据锁存电路(6)的用于输出信号办的输出端连接,传输路径数据选择器(26)的2通道及其余通道的数据输入端分别与电源转换单元状态读取电路(3)的T_R数据锁存电路的用于输出信号办的输出端连接,传输路径数据选择器(26)的输出端与数据选择器(27)的输入端连接,数据选择器(27)的另ー输入端置O,其选择端用于输入读使能 /_£ 信号,数据选择器(27)的输出端与数据锁存寄存器(28)的数据输入端连接,数据锁存寄存器(28)的时钟输入端与全局时钟/ /左信号端连接,数据锁存寄存器(28)的复位输入端与全局复位信号端连接,数据锁存寄存器(28)的输出端输出数据为给系统总线读取的数据。
专利摘要一种基于系统总线的系统芯片片内电源转换控制电路,包括系统总线输入电路、电源转换单元状态控制电路、电源转换单元状态读取电路和系统总线读取电路四个部分。系统总线输入电路包括三输入与门,用于产生写、读控制信号;电源转换单元状态控制电路包括写入电源转换单元的数据通路,每路包含两级数据选择器和一级触发器;电源转换单元状态读取电路包括读取电源转换单元状态数据的数据通路,每路包含两级触发器;系统总线读取电路包括两级选择器和一级触发器,系统总线读取电源转换单元状态数据。该方案结构简单,但能够通过系统总线直接对多种电源转换单元组成的片内电源管理系统控制,满足系统芯片低功耗设计对多样电压的需求。
文档编号G05F1/46GK202433796SQ20112055584
公开日2012年9月12日 申请日期2011年12月27日 优先权日2011年12月27日
发明者孙伟锋, 孙大鹰, 徐玉珉, 徐申, 时龙兴, 陆生礼 申请人:东南大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1