供电电路、电路板以及虚拟数字币挖矿机的制作方法

文档序号:15214943发布日期:2018-08-21 16:44阅读:248来源:国知局

本发明涉及电源供电技术领域,具体涉及一种供电电路、电路板以及虚拟数字币挖矿机。



背景技术:

一种运算服务器,特别是虚拟数字货币挖矿机,其电路板/算力板通常都是由若干个运算芯片(比如asic,cpu或gpu)组成的运算阵列单元。芯片核心供电多采用串联供电模式,同时每颗芯片的i/o(输入/输出)模块、pll(锁相环)模块等一些特殊功能模块电源通过辅助电源电路提供,辅助电源电路通常是降压电路,可以是普通的低压差线性稳压器(lowdropoutregular,ldo)和/或dc/dc等电源产生电路和/或芯片。然而现有辅助电源电路的供电电路设计复杂,走线困难。

另外,运算芯片进行满负荷运算,功耗可以达到10几瓦,产生大量热量。铝基板是一种高效散热的pcb板材。采用铝基板设计电路板,可以有效的帮助运算芯片散热。但是铝基板成本较高,通常经济的方式是设计成单层铝基板,不设计电气过孔,这增大了电路设计的难度。

本发明的技术方案是基于解决上述电路设计复杂、走线困难、电路板成本高等问题而提出的。



技术实现要素:

本发明的目的是提供一种供电电路,包括该供电电路的电路板以及包括该电路板的虚拟数字币挖矿机,以解决运算芯片的辅助电源电路的供电问题,使得电路设计简单、成本降低。

为解决上述问题,本发明的第一方面提供了一种供电电路,包括n层待供电的运算芯片,所述n层待供电的运算芯片串联在供电端与地之间,其中,n≥2且n为整数;

每层具有1个以上的运算芯片;每个运算芯片的核心电压来自串联供电,i/o电压及pll锁相环电压由辅助电源电路供给;

串联供电是指第1层运算芯片的核心电压的输入端连接所述供电端,第1层运算芯片的地连接到下一层运算芯片的核心电压的输入端,直到第n层运算芯片连接到地;

至少一层运算芯片的辅助电源电路连接到其它层的运算芯片的核心电压的输入端。

进一步地,所述辅助电源电路由降压电路构成,包括低压差线性稳压器ldo和/或dc/dc电源产生电路,所述辅助电源电路将电压降压后供给运算芯片的i/o电压及pll锁相环电压,分别为1.8v及0.9v。

进一步地,第n层运算芯片的辅助电源电路的供电由第n-i层运算芯片的核心电压的输入端提供;其中,1≤n≤n;i<n,i和n都为整数。

进一步地,其中i和n的取值分别为:i<5,n≥5。

进一步地,所述第1层到第i层运算芯片的辅助电源电路的供电由第1层运算芯片的核心电压的输入端即供电端经过升压电路后提供。

进一步地,第1层到第i层运算芯片的辅助电源电路的供电由第1层运算芯片的核心电压的输入端即供电端经过升压电路后提供,第i+1层到第n层运算芯片的辅助电源电路的供电由第1层运算芯片的核心电压的输入端即供电端直接提供,其中,1<i<5。

进一步地,所述每层运算芯片的辅助电源电路输入的走线交叉处贴有0欧姆贴片电阻。

进一步地,所述运算芯片与其核心电压以及辅助电源电路封装为一体。

本发明的另一方面提供了一种电路板,所述电路板的基板为铝基板,所述电路板上包括如上所述的供电电路。

本发明的又一方面提供了一种虚拟数字币挖矿机,包括机箱、位于机箱内部的控制板以及与控制板连接的如上所述的电路板。

综上所述,本发明提供了一种供电电路,包括该供电电路的电路板以及包括该电路板的虚拟数字币挖矿机,所述供电电路包括n层待供电的运算芯片,所述n层待供电的运算芯片串联在供电端与地之间;每个运算芯片由核心电压和辅助电源电路供电;至少一层运算芯片的辅助电源电路连接到其它层的运算芯片的核心电压的输入端。

本发明的上述技术方案具有如下有益的技术效果:通过内部电压提供给运算芯片的辅助电源电路供电,简化了电路设计,降低了整机成本。

附图说明

图1是现有技术中电路板芯片的结构示意图;

图2是根据本发明第一实施方式的辅助电源电路供电图;

图3是根据本发明第二实施方式的辅助电源电路供电图。

附图标记:

1:电路板;2:辅助电源电路;3:芯片间隙;4:芯片;5:升压电路;11:电路板入风口;12:电路板出风口。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明了,下面结合具体实施方式并参照附图,对本发明进一步详细说明。应该理解,这些描述只是示例性的,而并非要限制本发明的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本发明的概念。

如图1所示,电路板1上包括有多层运算芯片4,每层具有多个运算芯片4,每个运算芯片4之间具有芯片间隙3。为使电路板更好的散热,其具有电路板入风口11和电路板出风口12。运算芯片4的核心电压供电采用串联供电模式,即第一层运算芯片核心电压的输入端为供电端,上一层运算芯片核心电压的地为下一层运算芯片核心电压的输入端,最后一层运算芯片核心电压连接到地。所述核心电压为芯片核心正常工作所需的电压。同时每颗芯片的i/o(输入/输出)模块、pll(锁相环)模块等一些特殊功能模块电源采用辅助电源电路提供,辅助电源电路通常是降压电路,可以是普通的低压差线性稳压器(lowdropoutregular,ldo)和/或dc/dc等电源产生电路和/或芯片。

本例芯片i/o(输入/输出)模块、pll(锁相环)模块电压即经过辅助电源电路提供的电压分别为1.8v、0.9v,由于芯片核心电压通常为0.6v,那么在串联供电中,每隔5层,运算芯片的核心电压相差3v,第n-4层的核心电压与第n层所需的辅助电源电路的压差超过1v以上,因此第n层辅助电源电路的输入电压可以由n-4层的核心电压的输入端提供,依次类推。经过辅助电源电路降压后输送到第n层运算芯片的i/o(输入/输出)模块、pll(锁相环)模块等一些特殊功能模块的辅助电源电路的电压值降低到1.8v、0.9v。

本发明的第一实施例提供了一种供电电路,如图2所示,假设电路板1的供电电路具有n层待供电的运算芯片4,所述n层待供电的运算芯片4串联在供电端vcc与地之间,其中,n≥2且n为整数;每层具有1个以上的运算芯片4;每个运算芯片4的核心电压来自串联供电(附图2中连接到运算芯片4上的连线为给核心电压供电的连接线),i/o电压及pll锁相环电压由辅助电源电路供给;串联供电是指第1层运算芯片的核心电压的输入端连接所述供电端,第1层运算芯片的地连接到下一层运算芯片的核心电压的输入端,直到第n层运算芯片连接到地;附图2中每层仅示意性地显示1个辅助电源电路,但实际上每个运算芯片都具有单独的辅助电源电路,每个运算芯片与其核心电压和辅助电源电路作为整体封装。第1层运算芯片4的核心电压的输入端连接所述供电端vcc,第1层运算芯片的核心电压的地连接到第2层运算芯片的核心电压的输入端,第2层运算芯片的核心电压的地连接到第3层运算芯片的核心电压的输入端,依次类推,直到第n层运算芯片的核心电压连接到地。至少一层运算芯片的辅助电源电路连接到其它层的运算芯片的核心电压的输入端。在本实施例中,第n层运算芯片的辅助电源电路的供电由第n-i层运算芯片的核心电压的输入端提供;其中,1≤n≤n;i<n,i和n都为整数,且取值可以分别选择为:i<5,n≥5。具体在附图2中,i的取值为4;所述第1层到第i层即第4层运算芯片的辅助电源电路的供电由第1层运算芯片的核心电压的输入端即供电端经过升压电路后提供,这是因为第1层运算芯片的核心电压的输入端比该层运算芯片i/o模块等低,经过辅助电源电路降压后电压更加减小,因此,在辅助电源电路降压之前需要经过升压电路将第1层运算芯片核心电压提供的电压值升到一定高度,然后再经过辅助电源电路降压得到预定的i/o模块等需要的电压值。

由于芯片层数较多,这样每层芯片辅助电源电路的输入会有走线交叉,在电路基板中增加0欧姆贴片电阻作为跳线连接到交叉的走线两端可以避免走线交叉带来的线路之间的干扰。

通过上述由运算芯片的核心电压为其它层的辅助电源电路进行供电的供电方式,大大简化了电路的结构,不需要额外电源为辅助电源电路供电,因此达到了降低电路复杂度以及成本的目的。

本发明的第二实施例如图3所示,运算芯片4采用串联方式连接在供电端vcc和地之间,这与附图2中的实施例相同,假设电路板1的供电电路具有n层待供电的运算芯片4,所述n层待供电的运算芯片4串联在供电端vcc与地之间,其中,n≥2且n为整数;每层具有1个以上的运算芯片4;每个运算芯片4的核心电压来自串联供电,i/o电压及pll锁相环电压由辅助电源电路供给。第1层运算芯片4的核心电压的输入端连接所述供电端vcc,第1层运算芯片的核心电压的地连接到第2层运算芯片的核心电压的输入端,第2层运算芯片的核心电压的地连接到第3层运算芯片的核心电压的输入端,依次类推,直到第n层运算芯片的核心电压连接到地。与第一实施例不同的是辅助电源电路2的供电方式略有区别。所述第1层到第i层运算芯片的辅助电源电路的供电由第1层运算芯片4的核心电压的输入端即供电端经过升压电路5后提供,所述升压原理与上述第一实施例相同;第i+1层到第n层运算芯片的辅助电源电路的供电由第1层运算芯片的核心电压的输入端即供电端直接提供,这是因为第1层运算芯片的核心电压的输入端即供电端与第i+1层以后的运算芯片的辅助电压的输入端之间的电压差值已经大于i/o等模块所需的电压值,经过辅助电源电路降压后将电压值稳定在i/o等模块所需的电压值。在附图3中,i的取值具体为4。运算芯片4的辅助电源电路2的供电方案选用宽输入电压的方案,最高输入电压超过vcc(经过升压电路),则每一层芯片的辅助电源电路输入电压都可以采用vcc供电。辅助电源电路输入电压走线没有交叉,电路基板中无需增加跳线电阻,大大节约了走线空间及其成本。芯片层数越多,则优势越大。

本发明的另一方面提供了一种电路板,所述电路板的基板为铝基板,采用铝基板设计电路板,可以有效的帮助运算芯片散热,如图1所示,所述电路板上具有如上所述的包括多层、每层多个运算芯片的供电电路。通过采用上述供电电路设置到铝基板上,既简化了电路、降低了成本,又有效帮助运算芯片在工作过程中良好地散热,提高了运算芯片的算力。

本发明的又一方面提供了一种虚拟数字币挖矿机,包括机箱、位于机箱内部的控制板以及与控制板连接的如上所述的电路板。通过采用上述供电电路的电路板,该虚拟数字币挖矿机的制作难度和成本都有所下降。

综上所述,本发明提供了一种供电电路,包括该供电电路的电路板以及包括该电路板的虚拟数字币挖矿机,所述供电电路包括n层待供电的运算芯片,所述n层待供电的运算芯片串联在供电端与地之间;每层具有1个以上的运算芯片;每个运算芯片的核心电压来自串联供电,i/o电压及pll锁相环电压由辅助电源电路供给;至少一层运算芯片的辅助电源电路连接到其它层的运算芯片的核心电压的输入端。通过采用上述为辅助电源电路供电的方式,大大简化了电路结构,节约了走线空间,降低了芯片制作成本。

应当理解的是,本发明的上述具体实施方式仅仅用于示例性说明或解释本发明的原理,而不构成对本发明的限制。因此,在不偏离本发明的精神和范围的情况下所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。此外,本发明所附权利要求旨在涵盖落入所附权利要求范围和边界、或者这种范围和边界的等同形式内的全部变化和修改例。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1