一种基于IntelCore2处理器的具有多种智能接口的6UCPU主板的制作方法

文档序号:9124985阅读:585来源:国知局
一种基于Intel Core 2 处理器的具有多种智能接口的6U CPU主板的制作方法
【专利说明】—种基于Intel Core 2处理器的具有多种智能接口的6U
CPU主板
技术领域
[0001]本实用新型涉及嵌入式计算机主板,特别涉及一种基于Intel Core 2处理器的具有多种智能接口的6U CPU主板。
【背景技术】
[0002]在一些工业控制领域,通常是多个低速外设和高速CPU并行工作,CPU进入中断才能处理其数据和状态,CPU在处理低速外设中断时花费过多的总线周期,从而导致总线中断占用时间长,另外CPU只能串行的处理每路低速外设信号中断,是典型的高速核心等待低速外设情况,大大占用了 CPU的资源,这就需要有智能化的外设接口对数据做预处理,降低CPU总线占有率,提高CPU效率。

【发明内容】

[0003]针对现有技术中的缺陷,本实用新型提供了一种基于Intel Core 2处理器的具有多种智能接口的6U CPU主板,其实现了在板智能同步串口、智能异步串口、智能CAN总线接口、il485差分I/O输出接口智能接口功能,提高了总线使用效率,从而提高了 CPU效率。
[0004]本实用新型解决其技术问题所采用的技术方案是:所述6U CPU主板主体电路芯片采用Intel Core 2处理器与Intel GS45芯片组连接,Intel GS45芯片组与ICH9 1接口芯片连接。主体电路芯片具有丰富的接口控制器,配合相应的接口控制电路可扩展常用的PC接口和功能。
[0005]所述6U CPU主板的多种智能接口采用FPGA逻辑器件+接口控制器+隔离接口芯片构成,由FPGA作为智能前端并行处理接口控制器状态,对接口控制器进行控制,对其数据重新打包处理,加入FIFO,减少中断个数,数据批量读取,降低CPU总线占有率,提高CPU效率。
[0006]所述6U CPU主板的FPGA逻辑器件与CPU之间通过Local Bus总线通信,LocalBus总线由ICH9 10接口芯片的PCI总线信号接口经PCI to Local总线转换芯片转换而来。
[0007]所述6U CPU主板实现在板存储、显示、人机交互,ISA总线扩展,智能同步串口、智能异步串口、智能CAN总线接口、i 1485差分1/0输出接口、以太网接口、USB接口、标准打印机并口、可编程定时器/计数器等功能。
[0008]所述6U CPU主板的VGA、PS/2键盘鼠标、I路USB接口信号接入电路板长边一侧的标准接插件,其余接口信号均接入位于电路板长边另一侧的总线信号接插件。所述6U CPU主板符合6U标准尺寸,可应用于6U标准机箱。
[0009]本实用新型的有益效果是,FPGA逻辑器件作为高速CPU与低速外设之间数据传送的桥梁,起到了智能前端的作用,负责接收、转换、解释并执行CPU发送的命令,将外设的状态或请求处理后传送给CPU,分担了原本需要由CPU完成的大部分工作。通过FPGA逻辑器件,高速CPU不与低速外设之间直接通信,仅需批量读取经FPGA处理后的数据,减少了 CPU中断次数,降低了 CPU的总线占有率,提高了 CPU效率,实现了高速CPU与低速外设高效并行工作的功能,解放CPU去完成诸如大数据处理、大数据网络传送、高清显示等工作,满足工控领域的一些特殊应用要求。
【附图说明】
[0010]图1为本实用新型的一种基于IntelCore 2处理器的具有多种智能接口的6UCPU主板的原理框图。
[0011]图2为本实用新型的一种基于IntelCore 2处理器的具有多种智能接口的6UCPU主板FPGA逻辑器件功能的一个实施例示意图。
[0012]图3为本实用新型的一种基于IntelCore 2处理器的具有多种智能接口的6UCPU主板机械尺寸示意图。
【具体实施方式】
[0013]下面结合附图,对实用新型的【具体实施方式】作进一步描述。以下实施例仅用于更加清楚地说明本实用新型的技术方案,而不能以此来限制本实用新型的保护范围。
[0014]图1示出了本实用新型的一种基于Intel Core 2处理器的具有多种智能接口的6U CPU主板的原理框图,如图1所示:
[0015]所述6U CPU主板主体电路芯片采用Intel Core 2处理器01与Intel GS45芯片组02连接,Intel GS45芯片组02与ICH9 10接口芯片03连接。其中Intel Core 2处理器01与Intel GS45芯片02通过FSB 1066MHz前端总线连接,Intel GS45芯片组02与ICH9 10接口芯片03通过DMI总线连接。这些主体电路芯片具有丰富的外围接口控制器,配合相应的接口控制电路就可以扩展常用的PC接口和功能。
[0016]所述6U CPU主板通过Intel GS45芯片组02的内存总线连接内存芯片08和09,提供2GB的大容量内存。
[0017]所述6U CPU主板通过Intel GS45芯片组02的VGA显示接口信号直接扩展VGA显示接口,LVDS显示接口信号经LVDS驱动芯片驱动后扩展LVDS显示信号接口。
[0018]所述6U CPU主板采用ICH9 10接口芯片03的LPC总线与SCH3114 Super 10芯片07连接,扩展LPT打印机接口和PS/2键盘鼠标接口。通过ICH9 10接口芯片03的USB接口直接扩展USB接口,通过SATA接口信号直接扩展SDC存储器24。
[0019]所述6U CPU主板的ICH9 10接口芯片03的与两片以太网控制器Intel 82574 12和13连接,以太网控制器与网络变压器14和15连接扩展以太网接口。
[0020]所述6U CPU主板的ICH9 10接口芯片03的PCI总线接口经PCI to ISA桥芯片05连接转换为ISA总线信号,经ISA总线信号驱动器驱动后提供ISA总线信号做板级系统扩展。
[0021]所述6U CPU主板的ICH9 10接口芯片03的PCI总线接口与PCI to Local Bus总线桥芯片04连接转换为Local Bus总线信号,与FPGA逻辑器件06通信。
[0022]FPGA逻辑器件06与异步串口控制器16、异步串口控制器16与隔离接口芯片20连接,扩展智能异步串口。
[0023]FPGA逻辑器件06与同步串口控制器17、同步串口控制器17与隔离接口芯片21连接,扩展智能同步串口。
[0024]FPGA逻辑器件06与il485差分I/O输出接口控制器18连接,?1485差分I/O输出接口控制器18连接与隔离接口芯片22连接,扩展il485差分I/O输出接口。
[0025]FPGA逻辑器件06与CAN
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1