一种基于嵌入式系统的故障应急处理装置的制造方法

文档序号:10441695阅读:373来源:国知局
一种基于嵌入式系统的故障应急处理装置的制造方法
【技术领域】
[0001]本实用新型属于机车故障应急处理技术领域,具体涉及一种基于嵌入式系统的故障应急处理装置。
【背景技术】
[0002]目前,铁路的提速重载对机车走行部的可靠性提出了更高的要求,如何在现有的技术装备条件下保证运行安全是铁路运输部门重点关注的议题。机车走行部故障诊断装置正是为监测诊断机车走行部电机、轴箱、抱轴等处轴承机械故障而设计,目前传统嵌入式系统采用的X86+PC104+D0S的软硬件平台,其存在成本高、使用性价比低、性能不稳定、可靠性差的冋题。
【实用新型内容】
[0003]本实用新型的目的是为了克服现有技术中嵌入式系统的X86+PC104+D0S的软硬件平台技术的不足,而提供一种采用ARM+LINUX的嵌入式系统的故障应急处理装置,其具有数据处理能力速度快、性能稳定可靠、接口丰富、响应速度快、成本低、性价比高的优点。
[0004]本实用新型的目的是这样实现的:
[0005]—种基于嵌入式系统的故障应急处理装置,它包括转速座、总线座、通信座、电源座,所述的转速座、总线座均连接有检测板,所述的检测板连接有ARM板、电源板,所述的检测板由总线控制、前置处理模块、光耦模块、工作电流模块、分解合成模块、检波包络模块组成,所述的ARM板由A/D模块、FPGA模块、隔离模块A、显示单元、USB 口、网口、SD存储卡、闪存卡、隔离模块B、ARM9芯片组成,所述的电源板由双5V模块、正负12V模块、滤波模块组成;所述的转速座的输出端和输入端均连接转速座中的光耦模块,所述的总线座的输出端连接转速座中的总线控制、前置处理模块,所述的总线座的输入端连接转速座中的总线控制;所述的总线控制的输入端和输出端均连接光耦模块,所述的光耦模块的输入端和输出端均连接有FPGA模块;所述的前置处理模块的输出端并联有工作电流模块、分解合成模块、A/D模块,所述的工作电流模块的输出端连接有A/D模块,所述的分解合成模块、检波包络模块、A/D模块依次串联,所述的A/D模块的输入端和输出端均连接有隔离模块B;所述的ARM9芯片的输出端和输入端均连接有FPGA模块、隔离模块A、显示单元、USB 口、网口、SD存储卡、闪存卡、隔离模块B,所述的隔离模块A的输出端连接有通信座,所述的电源座、滤波模块依次串联后并联双5V模块、正负12V模块。
[0006]所述的隔离模块A为RS485/CAN隔离。
[0007]所述的显示单元包括有按键模块。
[0008]所述的通信座连接有组合传感器。
[0009]所述的ARM9芯片为ARM9S3C2440微处理器。
[0010]所述的显示单元包含有6.4英寸的TFT液晶显示屏。
[0011]本实用新型的有益效果:本实用新型采用转速座、总线座、总线控制、前置处理模块、光耦模块、工作电流模块、分解合成模块、检波包络模块、检测板、A/D模块、FPGA模块、隔离模块A、通信座、显示单元、USB 口、网口、SD存储卡、闪存卡、隔离模块B、ARM板、双5V模块、正负12V模块、滤波模块、电源座、电源板、ARM9芯片组成一种基于嵌入式系统的故障应急处理装置,具有数据处理能力速度快、性能稳定可靠、接口丰富、响应速度快、成本低、性价比高的优点;本实用新型由以ARM9芯片为核心的硬件平台和以嵌入式Linux操作系统组成,装置的数据处理能力更强大,运算速度更快,稳定性和可靠性强,运用综合共振解调和小波分析的智能专家故障诊断理论,对采集到的信号进行实时的分析处理,可在线监测判别检测对象是否存在各类可能的故障状况并报警提示。该装置除了用于机车走行部外,同样适用于任何旋转机械的状态监测及故障诊断,例如适用于长时间高速运行的发电厂、炼油厂、钢铁厂、风力发电等行业的关键设备上进行故障监控与管理,具有结构简单、效果好、成本低、可靠、稳定的优点。总的,本实用新型具有数据处理能力速度快、性能稳定可靠、接口丰富、响应速度快、成本低、性价比高的优点。
【附图说明】
[0012]构成本申请的一部分的附图用来提供对本实用新型的进一步理解,本实用新型的示意性实施例及其说明用于解释本实用新型,并不构成对本实用新型的不当限定。在附图中:
[0013]图1是本实用新型的一种基于嵌入式系统的故障应急处理装置的结构示意图。
【具体实施方式】
[0014]以下结合附图对本实用新型的实施例进行详细说明,但是本实用新型可以根据权利要求限定和覆盖的多种不同方式实施。
[0015]实施例1
[0016]如图1所示,一种基于嵌入式系统的故障应急处理装置,它包括转速座、总线座、通信座、电源座,所述的转速座、总线座均连接有检测板,所述的检测板连接有ARM板、电源板,所述的检测板由总线控制、前置处理模块、光耦模块、工作电流模块、分解合成模块、检波包络模块组成,所述的ARM板由A/D模块、FPGA模块、隔离模块A、显示单元、USB口、网口、SD存储卡、闪存卡、隔离模块B、ARM9芯片组成,所述的电源板由双5V模块、正负12V模块、滤波模块组成;所述的转速座的输出端和输入端均连接转速座中的光耦模块,所述的总线座的输出端连接转速座中的总线控制、前置处理模块,所述的总线座的输入端连接转速座中的总线控制;所述的总线控制的输入端和输出端均连接光耦模块,所述的光耦模块的输入端和输出端均连接有FPGA模块;所述的前置处理模块的输出端并联有工作电流模块、分解合成模块、A/D模块,所述的工作电流模块的输出端连接有A/D模块,所述的分解合成模块、检波包络模块、A/D模块依次串联,所述的A/D模块的输入端和输出端均连接有隔离模块B;所述的ARM9芯片的输出端和输入端均连接有FPGA模块、隔离模块A、显示单元、USB口、网口、SD存储卡、闪存卡、隔离模块B,所述的隔离模块A的输出端连接有通信座,所述的电源座、滤波模块依次串联后并联双5V模块、正负12V模块。
[0017]本实用新型使用时,转速座、总线座均连接检测板,检测板连接ARM板、电源板,检测板由总线控制、前置处理模块、光耦模块、工作电流模块、分解合成模块、检波包络模块组成,ARM板由A/D模块、FPGA模块、隔离模块A、显示单元、USB 口、网口、SD存储卡、闪存卡、隔离模块B、ARM9芯片组成,电源板由双5V模块、正负12V模块、滤波模块组成;转速座的输出端和输入端均连接转速座中的光耦模块,总线座的输出端连接转速座中的总线控制、前置处理模块,总线座的输入端连接转速座中的总线控制;总线控制的输入端和输出端均连接光耦模块,光耦模块的输入端和输出端均连接FPGA模块;前置处理模块的输出端并联工作电流模块、分解合成模块、A/D模块,工作电流模块的输出端连接A/D模块,分解合成模块、检波包络模块、A/D模块依次串联,A/D模块的输入端和输出端均连接隔离模块B; ARM9芯片的输出端和输入端均连接FPGA模块、隔离模块A、显示单元、USB口、网口、SD存储卡、闪存卡、隔离模块B,隔离模块A的输出端连接通信座,电源座、滤波模块
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1