Vga图像显示综合控制装置的制造方法

文档序号:10907797阅读:275来源:国知局
Vga图像显示综合控制装置的制造方法
【专利摘要】一种VGA图像显示综合控制装置,它具有对电路进行控制的FPGA电路;VGA图像显示电路,该电路的输入端接FPGA电路的输出端;控制电路,该电路的输出端接FPGA电路的输入端;PCI电路,该电路的输出端接FPGA电路的输入端;该装置设计合理、电路简单、集成度高、外围元件少、可在线调试,可应用于实验室VGA图像显示控制装置。
【专利说明】
VGA图像显不综合彳£制装置
技术领域
[0001]本实用新型属于图像通信装置或电路设备或装置技术领域,具体涉及到VGA图像显示综合控制装置。
【背景技术】
[0002]现实生活中,VGA图像显示是我们经常用到的。VGA图像多用在监控,显示领域。VGA图像显示控制的实验平台也很多,主要存在以下几种:1.基于单片机的VGA图像显示控制实验平台;2.基于处理器的VGA图像显示控制实验平台;3.基于CPLD的VGA图像显示控制实验平台等。这些VGA图像显示控制实验平台存在下述不足:结构尺寸大,携带不方便;电路复杂,每一种平台的功能多,需要元器件较多;设计集成度不够,一个控制终端可以有多种实现电路,未整合;设计成本较高,浪费设计材料,整合电路成本少于独立电路成本和;调试不方便,不能在线调试,需要借助其它手段;电路设计不完善,未能设置一些故障电路,考察学生分析能力;未能激发学生的创新意识、提高学生认识,具有认识的片面性;未能充分锻炼学生实际动手能力;未能锻炼学生综合分析,应用知识的能力。

【发明内容】

[0003]本实用新型所要解决的技术问题在于克服上述VGA图像显示控制装置的不足,提供一种设计合理、电路简单、集成度高、外围元件少、可在线调试的VGA图像显示综合控制装置。
[0004]解决上述技术问题采用的技术方案是:它具有:对电路进行控制的FPGA电路;VGA图像显示电路,该电路的输入端接FPGA电路的输出端;控制电路,该电路的输出端接FPGA电路的输入端;PCI电路,该电路的输出端接FPGA电路的输入端。
[0005]本实用新型的FPGA电路为:集成电路U2的140脚、143脚、144脚、158脚、159脚、163脚?170脚、176脚?180脚、61脚?68脚、73脚?75脚接PCI电路,集成电路U2的78脚、79脚、82脚?87脚接控制电路,集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚、11脚、8脚、6脚?4脚接VGA图像显示电路,集成电路U2的116脚接晶振Yl的输出端、236脚通过电阻R8接3V电源并接开关SI的一端、219脚通过电阻R9接3V电源并接开关S2的一端、200脚通过电阻RlO接3V电源并接开关S3的一端、154脚和27脚接Al.5V电源、124脚接二极管DI的正极、地端接地,集成电路U2的155脚、149脚、147脚、148脚、34脚?36脚、25脚、33脚、32脚、26脚、146脚、145脚依次接连接器J2的14脚?2脚,集成电路U2的92脚、70脚、112脚、157脚、130脚、172脚、209脚、231脚、189脚、22脚、51脚、9脚接3V电源,集成电路U2的191脚、110脚、90脚、72脚、211脚、229脚、198脚、204脚、220脚、81脚、97脚、103脚接1.5V电源,二极管Dl的负极接地,晶振Yl的电源端接3V电源、地端接地,连接器J2的I脚接地,开关SI?开关S3的另一端接地;集成电路U2的型号为EP1C12Q240C8,晶振Y2的型号为JHY50M。
[0006]本实用新型的VGA图像显示电路为:集成电路U3的38脚通过电阻Rl接5V电源、37脚通过电阻R2接地、36脚接电容Cl的一端、35脚接电容C2的一端、34脚通过电阻R3接连接器Jl的I脚、32脚通过电阻R4接连接器Jl的2脚、28脚通过电阻R5接连接器Jl的3脚、电源端接5V电源、地端接地,集成电路Ul的39脚?48脚、I脚?10脚、23脚?14脚、11脚、12脚、24脚依次接集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚、11脚、8脚、6脚,连接器Jl的13脚通过电阻R6接集成电路Ul的5脚、14脚通过电阻R7接集成电路Ul的4脚,连接器JI的1脚、5脚?8脚、17脚、16脚接地,电容CI和电容C2的另一端接5V电源;集成电路Ul的型号为ADV7123。
[0007]由于本实用新型采用当按下开关SI,开关S2和开关S3断开,控制电路进行VGA图像显示控制;当按下开关S2,开关SI和开关S3断开,PCI电路进行VGA图像显示控制;当按下开关S3,开关SI和开关S2断开,FPGA电路进行VGA图像显示控制,本装置电路简单、外围元器件少、集成度高、将不同的平台整合在一起、配套调整方便,电路采用多种控制手段,方便、快捷,实验功能性强,设计灵活可引导学生发散思维,可在线调试,可应用于实验室VGA图像显示控制装置。
【附图说明】
[0008]图1是本实用新型电气原理方框图。
[0009]图2是图1中FPGA电路的电子线路原理图。
[0010]图3是图1中PCI电路和控制电路的电子线路原理图。
[0011]图4是图1中VGA图像显示电路的电子线路原理图。
【具体实施方式】
[0012]下面结合附图和实施例对本实用新型做进一步详细说明,但本实用新型不限于这些实施例。
[0013]实施例1
[0014]在图1中,本实用新型VGA图像显示综合控制装置由FPGA电路、PCI电路、VGA图像显示电路、控制电路连接构成,VGA图像显示电路的输入端接FPGA电路的输出端,控制电路的输出端接FPGA电路的输入端,PCI电路的输出端接FPGA电路的输入端。
[0015]在图2中,本实施例的FPGA电路由集成电路U2、二极管Dl、电阻R8?电阻R10、晶振Y1、连接器J2、开关SI?开关S3连接构成,集成电路U2的型号为EP1C12Q240C8,晶振Y2的型号为JHY50M。集成电路U2的140脚、143脚、144脚、158脚、159脚、163脚?170脚、176脚?180脚、61脚?68脚、73脚?75脚接PCI电路,集成电路U2的78脚、79脚、82脚?87脚接控制电路,集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚、11脚、8脚、6脚?4脚接VGA图像显示电路,集成电路U2的116脚接晶振Yl的输出端、236脚通过电阻R8接3V电源并接开关SI的一端、219脚通过电阻R9接3V电源并接开关S2的一端、200脚通过电阻RlO接3V电源并接开关S3的一端、154脚和27脚接Al.5V电源、124脚接二极管Dl的正极、地端接地,集成电路U2的155脚、149脚、147脚、148脚、34脚?36脚、25脚、33脚、32脚、26脚、146脚、145脚依次接连接器J2的14脚?2脚,集成电路U2的92脚、70脚、112脚、157脚、130脚、172脚、209脚、231脚、189脚、22脚、51脚、9脚接3V电源,集成电路U2的191脚、110 脚、90 脚、72 脚、211脚、229 脚、198 脚、204脚、220 脚、81脚、97 脚、103 脚接 1.5V 电源,二极管DI的负极接地,晶振YI的电源端接3V电源、地端接地,连接器J2的I脚接地,开关SI?开关S3的另一端接地。
[0016]在图3中,本实施例的控制电路由集成电路U4构成,集成电路U4的型号为C8051F011。集成电路U4的41脚、42脚、24脚?26脚、28脚?30脚依次接集成电路U2的78脚、79脚、82脚?87脚、电源端接3V电源、地端接地。
[0017]在图3中,本实施例的PCI电路由集成电路U3、连接器J3连接构成,集成电路U3的型号为CH365。集成电路U3的66脚?73脚、76脚?79脚、2脚?5脚、14脚?23脚、25脚?32脚、74脚、6脚、13脚、24脚、12脚、75脚、7脚?11脚、65脚、64脚依次接连接器J3的20脚、105脚、21脚、103 脚、23 脚、102 脚、24 脚、100 脚、27 脚、97 脚、29 脚、96 脚、30 脚、94 脚、32 脚、93 脚、81 脚、45 脚、79 脚、47 脚、78 脚、48 脚、76 脚、52脚、53脚、71 脚、55 脚、70 脚、56 脚、68 脚、58 脚、67 脚、26脚、33脚、44脚、73脚、82脚、99脚、91脚、35脚、89脚、37脚、119脚、16脚、110脚,集成电U3的59脚、63脚、62脚、41脚、40脚、58脚?42脚、39脚?33脚依次接集成电路U2的140脚、143脚、144脚、158脚、159脚、163脚?170脚、176脚?180脚、61脚?68脚、73脚?75脚、电源端接5V电源、地端接地,连接器J3的123脚接12V电源的正极、I脚接12V电源的负极、5脚、6脚、61脚?64脚、117脚、120脚接5V电源、地端接地。
[0018]在图4中,本实施例的VGA图像显示电路由集成电路U1、电阻Rl?电阻R7、电容Cl、电容C2、连接器Jl连接构成,集成电路Ul的型号为ADV7123。集成电路U3的38脚通过电阻Rl接5V电源、37脚通过电阻R2接地、36脚接电容Cl的一端、35脚接电容C2的一端、34脚通过电阻R3接连接器Jl的I脚、32脚通过电阻R4接连接器Jl的2脚、28脚通过电阻R5接连接器Jl的3脚、电源端接5V电源、地端接地,集成电路UI的39脚?48脚、I脚?1脚、23脚?14脚、11脚、12脚、24脚依次接集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚、11脚、8脚、6脚,连接器Jl的13脚通过电阻R6接集成电路Ul的5脚、14脚通过电阻R7接集成电路Ul的4脚,连接器Jl的10脚、5脚?8脚、17脚、16脚接地,电容Cl和电容C2的另一端接5V电源。
[0019]本实用新型的工作原理如下:
[0020]系统上电,电路开始初始化工作。当按下开关SI,开关S2和开关S3断开,控制器电路工作。此时是用控制器进行VGA图像显示控制。数据信号从集成电路U4的30脚?28脚、26脚?24脚、42脚、41脚输入到集成电路U2,集成电路U2接收到数据,并对数据处理:启动VGA图像显示控制时序。数据信号从集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚输出,输入到集成电路Ul,经过集成电路Ul的模数转换,输出到连接器Jl,从连接器Jl输出VGA图像。
[0021]当按下开关S2,开关SI和开关S3断开,PCI电路工作。此时是用PCI电路进行VGA图像显示控制。PCI的控制数据从连接器J3输入,由连接器J3的20脚、105脚、21脚、103脚、23脚、102脚、24 脚、100 脚、27 脚、97 脚、29 脚、96 脚、30 脚、94 脚、32 脚、93脚、81 脚、45 脚、79 脚、47脚、78脚、48脚、76脚、52脚、53脚、71脚、55脚、70脚、56脚、68脚、58脚、67脚输出,输入到集成电路U3,经集成电路U3内部处理,数据从U3的51脚?58脚输出,输入到集成电路U2,集成电路U2接收数据,并对数据处理:启动VGA图像显示控制时序。控制信号从集成电路U2的11脚、8脚、6脚、5脚、4脚输出;数据信号从集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚输出,输入到集成电路Ul,经过集成电路Ul的模数转换,输出到连接器Jl,从连接器Jl输出VGA图像。
[0022]当按下开关S3,开关SI和开关S2断开,FPGA电路工作。此时,是用FPGA电路进行VGA图像显示控制。集成电路U2启动VGA图像显示控制时序。数据信号从集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚输出,输入到集成电路Ul,经过集成电路Ul的模数转换,输出到连接器Jl,从连接器Jl输出VGA图像。
【主权项】
1.一种VGA图像显示综合控制装置,其特征在于它具有: 对电路进行控制的FPGA电路; VGA图像显示电路,该电路的输入端接FPGA电路的输出端; 控制电路,该电路的输出端接FPGA电路的输入端; PCI电路,该电路的输出端接FPGA电路的输入端。2.根据权利要求1所述的VGA图像显示综合控制装置,其特征在于所述的FPGA电路为:集成电路U2的140脚、143脚、144脚、158脚、159脚、163脚?170脚、176脚?180脚、61脚?68脚、73脚?75脚接PCI电路,集成电路U2的78脚、79脚、82脚?87脚接控制电路,集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚、11脚、8脚、6脚?4脚接VGA图像显示电路,集成电路U2的116脚接晶振YI的输出端、236脚通过电阻R8接3V电源并接开关SI的一端、219脚通过电阻R9接3V电源并接开关S2的一端、200脚通过电阻RlO接3V电源并接开关S3的一端、154脚和27脚接Al.5V电源、124脚接二极管Dl的正极、地端接地,集成电路U2的155脚、149脚、147脚、148脚、34脚?36脚、25脚、33脚、32脚、26脚、146脚、145脚依次接连接器J2的14脚?2脚,集成电路U2的92脚、70脚、112脚、157脚、130脚、172脚、209脚、231脚、189脚、22脚、51脚、9脚接3V电源,集成电路U2的191脚、110脚、90脚、72脚、211脚、229脚、198脚、204脚、220脚、81脚、97脚、103脚接1.5V电源,二极管Dl的负极接地,晶振Yl的电源端接3V电源、地端接地,连接器J2的I脚接地,开关SI?开关S3的另一端接地;集成电路U2的型号为EP1C12Q240C8,晶振Y2的型号为JHY50M。3.根据权利要求1所述的VGA图像显示综合控制装置,其特征在于所述的VGA图像显示电路为:集成电路U3的38脚通过电阻Rl接5V电源、37脚通过电阻R2接地、36脚接电容Cl的一端、35脚接电容C2的一端、34脚通过电阻R3接连接器Jl的I脚、32脚通过电阻R4接连接器Jl的2脚、28脚通过电阻R5接连接器JI的3脚、电源端接5V电源、地端接地,集成电路Ul的39脚?48脚、I脚?1脚、23脚?14脚、11脚、12脚、24脚依次接集成电路U2的60脚?53脚、50脚、49脚、47脚?44脚、152脚、42脚、41脚、39脚?37脚、23脚、21脚?13脚、11脚、8脚、6脚,连接器Jl的13脚通过电阻R6接集成电路Ul的5脚、14脚通过电阻R7接集成电路Ul的4脚,连接器Jl的10脚、5脚?8脚、17脚、16脚接地,电容Cl和电容C2的另一端接5V电源;集成电路Ul的型号为 ADV7123。
【文档编号】G06F3/0484GK205594385SQ201620383974
【公开日】2016年9月21日
【申请日】2016年4月29日
【发明人】荆红莉, 赵鹏, 桂彩云
【申请人】榆林学院
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1