一种同时兼容atx电源和at电源的开机电路及计算机的制作方法

文档序号:6599880阅读:427来源:国知局
专利名称:一种同时兼容atx电源和at电源的开机电路及计算机的制作方法
技术领域
本发明属于计算机开关电源领域,尤其涉及一种同时兼容ATX电源和AT电源的开机电路及计算机。
背景技术
目前在商用电脑领域普遍使用ATX电源,但是在工业应用现场,由于电子产品的更新换代较慢,AT电源依然存在。由于这些工业设备比较昂贵,客户在需要升级主板时往往希望能够保留AT电源,避免资源浪费。因此,对于工业主板厂商来说必须对老一代AT电源和新一代ATX电源进行兼容性设计,以满足主板要求的情况下能够使用AT和ATX两种标准的电源供应器。现有技术中,AT电源与ATX电源兼容的方法主要是通过二极管将AT电源的5V电压转换成ATX电源所需要的5VSB电压或者通过手动跳线以实现AT电源中5V电压到5VSB 电压的转换。通过二极管而得到5VSB电压的方法虽然在电路实现上非常简单,成本较低, 但二极管上会有压降,导致发热严重,而且当5V电压偏低时,二极管上的压降极有可能导致5VSB上的电压过低,致使主板工作不正常。通过手动跳线的方式虽然可以有效的解决二极管方式存在的弊端,但是切换电源时需要手动切换跳针,对于用户来说很不方便。另外, 由于5VSB电压是直接由5V电压转换过来的,对于主板来说5V电压要先于5VSB电压上电, 这是不符合ATX电源上电时序的,存在隐患。

发明内容
本发明实施例的目的在于提供一种同时兼容ATX电源和AT电源的开机电路,旨在解决现有技术中二极管上的压降使得5VSB上的电压过低,导致主板工作不正常;以及现有技术中切换电源时需要手动切换跳针导致用户使用不方便的问题。本发明实施例是这样实现的,一种同时兼容ATX电源和AT电源的开机电路,包括电源接口电路,其输入端连接ATX电源或者AT电源;当所述ATX电源连上时,所述电源接口电路输出5V待机信号;当所述AT电源连上时,所述电源接口电路输出12V待机信号和5V待机信号;电源类型检测电路,其输入端连接至所述电源接口电路的输出端,在所述ATX电源或者所述AT电源连上的瞬间,根据所述电源接口电路输出的信号检测电源的类型并将所述电源接口电路输出的信号进行锁存;开机信号产生电路,其输入端连接至所述电源类型检测电路的输出端,当电源类型检测电路检测到电源为AT电源时,所述开机信号产生电路产生一个低脉冲信号输出;当电源类型检测电路检测到电源为ATX电源时,所述开机信号产生电路等待开机开关触发一个低脉冲信号输出;以及开机时序电路,其输入端连接至所述开机信号产生电路的输出端,所述开机时序电路的输出端连接至所述电源接口电路的电源开关信号;所述开机时序电路根据开机信号产生电路输出的低脉冲信号输出电源开关信号并控制主板开机。 本发明的目的还在于提供一种计算机,所述计算机包括上述同时兼容ATX电源和 AT电源的开机电路。 本发明提供的开机电路通过电源类型检测电路检测电源的类型,开机信号产生电路根据检测到的电源类型输出低脉冲信号,开机时序电路根据低脉冲信号控制电源接口电路输出12V、5V和3. 3V电源,主板开机;有效地解决了 AT电源和ATX电源在主板上的智能兼容问题,更换电源不需要跳线,为主板用户带来使用上的方便;同时解决了采用二极管方式带来的压降问题,并且严格控制AT电源模式下的时序,使其严格按照ATX电源的模式上 H1^ ο


图1是本发明实施例提供的同时兼容ATX电源和AT电源的开机电路的模块结构原理图;图2是本发明实施例提供的同时兼容ATX电源和AT电源的开机电路中电源接口电路和电源类型检测电路的具体电路图;图3是本发明实施例提供的同时兼容ATX电源和AT电源的开机电路中开机信号产生电路和开机时序电路的具体电路图;图4是本发明实施例提供的电源接口电路中12V电源开关模块的具体电路图;图5是本发明实施例提供的电源接口电路中5V电源开关模块的具体电路图。
具体实施例方式为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。本发明实施例提供的开机电路根据电源的输入情况自动识别电源类型,并根据电源类型处理5VSB供电和3. 3V电源转换器的使能问题,同时将电源类型信号传送给BIOS,实现了 AT/ATX的智能兼容。图1示出本发明实施例提供的同时兼容ATX电源和AT电源的开机电路的模块结构原理图;为了便于说明,仅示出了与本发明实施例相关的部分,详述如下一种同时兼容ATX电源和AT电源的开机电路包括电源接口电路1、电源类型检测电路2、开机信号产生电路3和开机时序电路4 ;电源接口电路1的输入端连接ATX电源或者AT电源;当ATX电源连上时,电源接口电路1输出5V待机信号(5VSB);当AT电源连上时,电源接口电路1输出12V待机信号(12VSB)和5V待机信号(5VSB);电源类型检测电路2的输入端连接至电源接口电路1的输出端,在ATX电源或者AT电源连上的瞬间,根据电源接口电路1输出的信号检测电源的类型并将电源接口电路1输出的信号进行锁存;开机信号产生电路3的输入端连接至电源类型检测电路2的输出端,当电源类型检测电路2 检测到电源为AT电源时,开机信号产生电路3产生一个低脉冲信号输出;当电源类型检测电路2检测到电源为ATX电源时,开机信号产生电路3等待开机开关触发一个低脉冲信号
6输出;开机时序电路4的输入端连接至开机信号产生电路3的输出端,开机时序电路4的输出端连接至电源接口电路1的电源开关信号PS0N#;开机时序电路4根据开机信号产生电路3输出的低脉冲信号输出电源开关信号并控制主板开机。在本发明实施例中,当插上AT电源或者ATX电源时,电源类型检测电路2可以检测到电源的类型,当所使用的电源是AT电源时,PWR_AT信号输出为1,否则为0,PWR_ATiHf 号是PWR_AT的反向信号;如果PWR_AT为1,开机信号产生电路3通过PWR_AT产生一个脉冲,否则要等SWl产生脉冲来发送PWRBTN#信号;PWRBTN#通过开机时序电路4发出PS0N# 低电平信号输出12V、5V、3. 3V,主板开机。在本发明实施例中,开机电路的具体电路图分别如图2和图3所示,为了便于说明,仅示出了与本发明实施例相关的部分,详述如下如图2所示,电源接口电路1包括AT电源接口 11、ATX电源接口 14、12V电源开关模块12和5V电源开关模块13 ;其中AT电源接口 11与AT电源连接,AT电源接口包括 4个引脚第1引脚为+12V电源端,第2弓丨脚为地端GND,第3引脚为地端GND,第4引脚为 +5V电源端;其中第2引脚和第3引脚均接地;ATX电源接口 14与ATX电源连接,ATX电源接口 14包括10个引脚第1引脚为电源开关信号PS0N#,第2引脚为地端GND,第3引脚为地端GND,第4引脚为12V电源端,第5引脚为3. 3V电源端,第6引脚为5VSB电源端,第7 引脚为5V电源端,第8引脚为5V电源端,第9引脚为-12V电源端,第10引脚为地端GND ; 其中第2引脚、第3引脚和第10引脚均接地;12V电源开关模块12的一端连接至ATX电源接口 14的第4引脚,12V电源开关模块12的另一端连接至AT电源接口 11的第1引脚,12V 电源开关模块12的控制端连接至ATX电源接口 14的电源开关信号PS0N# ;5V电源开关模块13的一端连接至ATX电源接口 14的第8引脚和第7引脚,5V电源开关模块13的另一端连接至AT电源接口 11的第4引脚,5V电源开关模块13的另一端还通过电阻Rl连接至 ATX电源接口 14的第1引脚,5V电源开关模块13的控制端连接至ATX电源接口 14的电源开关信号PS0N#。电源类型检测电路2包括D触发器U2A、第一反相器U1A、第二反相器U1B、电阻 R2和电容Cl ;其中电阻R2和电容Cl依次串联连接在ATX电源接口 14的第6引脚与地之间;第一反相器UlA的输入端连接至电阻R2和电容Cl的串联连接端,第一反相器UlA的输出端连接至第二反相器UlB的输入端;第二反相器UlB的输出端连接至D触发器U2A的时钟端CLK ;D触发器U2A的数据输入端D连接至AT电源接口 11的第1引脚,D触发器U2A 的清零端CL连接至ATX电源接口的第6引脚(5VSB),D触发器U2A的预置端I3R和电源端 VCC端均连接至ATX电源接口的第6引脚(5VSB),D触发器U2A的第一输出端和D触发器 U2A的第二输出端与开机信号产生电路3的输入端连接;D触发器U2A的第一输出端Q输出 PWR.AT信号,D触发器U2A的第一输出端Q还连接至3. 3V电压转换模块的使能端;D触发器U2A的第二输出端输出PWR_AT#信号。如图3所示,开机信号产生电路3包括电阻R12、延迟电路32、单稳态触发电路 31、或门U4A、与门U5A、电阻R4和开机开关SWl ;其中延迟电路32的输入端连接至D触发器U2A的第一输出端,延迟电路32的输入端还通过电阻R12接地;单稳态触发电路31的输入端连接至延迟电路的输出端;或门U4A的第一输入端连接至D触发器U2A的第二输出端,或门U4A的第二输入端连接至单稳态触发电路31的输出端;与门U5A的第一输入端连
7接至或门U4A的输出端,与门TOA的第二输入端通过电阻R4连接至3. 3VSB,与门U5A的第二输入端还通过开机开关SWl接地,与门U5A的输出端输出低脉冲信号(PWRBTN#信号); 其中PWRBTN#信号是指开电脑时按一下按钮所产生的信号,AT电源模式下的电脑没有这个信号。作为本发明的一个实施例,延迟电路32包括电阻R3和电容C2 ;电阻R3的一端作为延迟电路32的输入端,电阻R3的另一端作为延迟电路32的输出端;电阻R3的另一端还通过电容C2接地。作为本发明的一个实施例,单稳态触发器31包括第三反相器U1C、第一与非门 U3A、第二与非门U3B、电阻R5和电容C3 ;第三反相器UlC的输入端连接至延迟电路32的输出端;第一与非门U3A的第一输入端连接至第三反相器UlC的输出端,第一与非门U3A的第二输入端与第二与非门U;3B的输出端连接;第二与非门TOB的第一输入端和第二输入端通过电阻R5接地,第二与非门TOB的第一输入端和第二输入端还通过电容C3连接至第一与非门U3A的输出端;第二与非门TOB的输出端输出低脉冲信号。开机时序电路4包括接口控制芯片SIO和南桥SB ;接口控制芯片SIO接收 PWRBTN#信号,输出I0_PWRBTN#信号给南桥SB ;南桥SB输出SLP_S3#给所述接口控制芯片 SI0,接口控制芯片SIO输出电源开关信号(PS0N#信号),实现主板开机。图4示出了电源接口电路1中12V电源开关模块12的具体电路图;12V电源开关模块12包括M0S管Q1、M0S管Q3、三极管Q5、电阻R6、电阻R8和电阻RlO ;MOS管Ql的漏极作为12V电源开关模块12的一端连接至ATX电源接口 14的第4引脚,MOS管Ql的源极作为12V电源开关模块11的另一端连接至AT电源接口 11的第1引脚,MOS管Ql的栅极连接至MOS管Q3的漏极;MOS管Q3的源极接地,MOS管Q3的栅极连接至三极管Q5的集电极;三极管Q5的发射极接地,三极管Q5的集电极还通过电阻R8连接至ATX电源接口 14的第6引脚(5VSB);电阻RlO的一端连接至三极管Q5的基极,电阻RlO的另一端作为12V电源开关模块12的控制端连接至ATX电源接口 14的第1引脚;电阻R6连接在MOS管Ql的源极与栅极之间。图5示出了电源接口电路1中5V电源开关模块13的具体电路图,5V电源开关模块13包括M0S管Q2、M0S管Q4、三极管Q6、电阻R7、电阻R9和电阻Rll ;MOS管Q2的漏极作为5V电源开关模块13的一端连接至ATX电源接口 14的第4引脚,MOS管Q2的源极作为5V电源开关模块13的另一端连接至AT电源接口 11的第1引脚,MOS管Q2的栅极连接至MOS管Q4的漏极;MOS管Q4的源极接地,MOS管Q4的栅极连接至三极管Q6的集电极; 三极管Q6的发射极接地,三极管Q6的集电极还通过电阻R9连接至所述ATX电源接口的第 6引脚(5VSB);电阻Rll的一端连接至三极管Q6的基极,电阻Rll的另一端作为5V电源开关模块13的控制端连接至ATX电源接口 14的第1引脚;电阻R7连接在MOS管Q2的源极与栅极之间。为了更进一步的说明本发明实施例提供的开机电路,现结合图2-图5详述其工作原理如下默认插上AT电源或者ATX电源后,电源接口电路1的硬开关开通,此时如果使用的是AT电源,则5VSB、12VSB上电,PS0N#被电阻Rl上拉为高电平信号;如果是ATX电源, 则5VSB上电,PS0N#也是高电平信号。
如图4和图5所示,当PS0N#为高电平时,NPN型三极管Q5、NPN型三极管Q6导通, NM0SFETQ3、NM0SFETQ4截止,PM0SFETQ1、PM0SFETQ2截止,无论使用的是AT电源还是ATX电源,12V和5V此时都没有电压。在开机前如果使用的是AT电源,那么12VSB应该是有电压的,如果使用的是ATX 电源,那么12VSB是没有电压的,因而可以用12VSB作为电源类型判别信号;但是此信号不能直接拿来作为电源类型信号,因为在ATX电源开机后12V会反灌到12VSB,导致信号的误判断。在电源类型检测电路2中,D触发器U2A在电源接头插上瞬间通过12VSB判别电源类型并将此信号锁存起来。由于开机运行中5VSB只有一次上升沿,因而触发器的输出PWR_ AT和PWR_AT#在5VSB上升过程中获取信号后就不再变化,保证后来的12VSB电压改变不会影响PWR_AT和PWR_AT#,也就是说电源类型在电源硬开关导通瞬间完成了。为了保证D触发器U2A的数据输入端D输入信号有足够的建立时间,5VSB经过由电阻R2和电容Cl延迟后送给施密特触发器U1A、施密特触发器U1B,在CLK信号上升瞬间D触发器U2A的数据输入端D输入信号被锁存到第一输出端Q。如果是AT电源,则PWR_AT输出为1,PWR_AT#输出为0 ;如果是ATX电源,则PWR_AT输出为0,PWR_AT#输出为1 ;PWR_AT被送到3. 3V电压转换模块的使能端EN_3. 3V,如果是AT电源,则EN_3. 3V输出为1,表示允许后续板载3. 3V 电源的转换动作,否则禁止3. 3V转换动作。PWR_AT也会被送到BIOS,用以提醒用户关闭输入开关。AT电源的开机模式是电源的硬开关导通后主板就开机,而ATX电源的开机模式是主板等待用户按下机箱上的按钮后开机。开机信号产生电路3在AT电源的情况下自己产生一个低脉冲信号,在ATX电源情况下等待按钮触发一个低脉冲信号。开机信号产生电路 3中或门U4A的第一输入端的信号掌管单稳态触发电路31输出信号的通断,当PWR_AT#为 0时信号时,能够通过,即开机低脉冲信号可由单稳态触发电路31产生;当PWR_AT#为1时信号时,不能够通过,即开机低脉冲信号必须由开机开关SWl产生。为了给足够的时间稳定或门U4A的第一输入端输入的信号,PWR_AT经过电阻R3和电容C2延迟后送给单稳态触发电路31,单稳态触发电路31在UlC接到上升沿触发信号时输出一个低脉冲信号,作为AT电源模式下的开机信号。一旦与门U5A的第一输入端或者第二输入端有低脉冲信号输入时, 与门U5A的输出端就会发出一个低脉冲信号PWRBT·。开机时序电路4包含了接口控制芯片SIO和南桥SB,接口控制芯片SIO收到 PWRBTN#低脉冲信号后发送I0_PWRBTN#低脉冲信号给南桥SB,之后南桥SB的SLP_S3#信号输出高电平给接口控制芯片SI0,接口控制芯片SIO接到SLP_S3#信号后将PS0N#信号拉低。PS0N#信号被送回电源接口电路1 (即ATX电源接口 14的第1引脚),如果是ATX 电源将直接输出12V、5V、3. 3V;如果是AT电源,12V电源开关电路中的MOS管Ql导通,5V 电源开关电路中的MOS管Q2导通,输入12V和5V电压,同时板载3. 3V转换模块工作,输出 3. 3V电压,完成开机动作。本发明实施例提供的开机电路通过电源类型检测电路检测电源的类型,开机信号产生电路根据检测到的电源类型输出低脉冲信号,开机时序电路根据低脉冲信号输出12V、 5V和3. 3V电源,主板开机;有效地解决了 AT电源和ATX电源在主板上的智能兼容问题,更
9换电源不需要跳线,为主板用户带来使用上的方便;同时解决了采用二极管方式带来的压降问题,并且严格控制AT电源模式下的时序,使其严格按照ATX电源的模式上电。
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明的保护范围之内。
权利要求
1.一种同时兼容ATX电源和AT电源的开机电路,其特征在于,包括电源接口电路,其输入端连接ATX电源或者AT电源;当所述ATX电源连上时,所述电源接口电路输出5V待机信号;当所述AT电源连上时,所述电源接口电路输出12V待机信号和 5V待机信号;电源类型检测电路,其输入端连接至所述电源接口电路的输出端,在所述ATX电源或者所述AT电源连上的瞬间,根据所述电源接口电路输出的信号检测电源的类型并将所述电源接口电路输出的信号进行锁存;开机信号产生电路,其输入端连接至所述电源类型检测电路的输出端,当电源类型检测电路检测到电源为AT电源时,所述开机信号产生电路产生一个低脉冲信号输出;当电源类型检测电路检测到电源为ATX电源时,所述开机信号产生电路等待开机开关触发产生一个低脉冲信号输出;以及开机时序电路,其输入端连接至所述开机信号产生电路的输出端,所述开机时序电路的输出端连接至所述电源接口电路的电源开关信号;所述开机时序电路根据开机信号产生电路输出的低脉冲信号输出电源开关信号并控制主板开机。
2.如权利要求1所述的开机电路,其特征在于,所述电源接口电路包括与所述AT电源连接的AT电源接口,所述AT电源接口包括4个引脚第1引脚为+12V 电源端,第2引脚为地端,第3引脚为地端,第4引脚为+5V电源端;与所述ATX电源连接的ATX电源接口,所述ATX电源接口包括10个引脚第1引脚为电源开关信号,第2引脚为地端,第3引脚为地端,第4引脚为12V电源端,第5引脚为3. 3V 电源端,第6引脚为5VSB电源端,第7引脚为5V电源端,第8引脚为5V电源端,第9弓丨脚为-12V电源端,第10引脚为地端;12V电源开关模块,其一端连接至所述ATX电源接口的第4引脚,另一端连接至所述AT 电源接口的第1引脚,控制端连接至所述ATX电源接口的电源开关信号;以及5V电源开关模块,其一端连接至所述ATX电源接口的第8引脚,另一端连接至所述AT 电源接口的第4引脚,控制端连接至所述ATX电源接口的电源开关信号。
3.如权利要求2所述的开机电路,其特征在于,所述12V电源开关模块包括 MOS管Ql、MOS管Q3、三极管Q5、电阻R6、电阻R8和电阻RlO ;所述MOS管Ql的漏极作为所述12V电源开关模块的一端,所述MOS管Ql的源极作为所述12V电源开关模块的另一端,所述MOS管Ql的栅极连接至所述MOS管Q3的漏极; 所述MOS管Q3的源极接地,所述MOS管Q3的栅极连接至所述三极管Q5的集电极; 所述三极管Q5的集电极还通过所述电阻R8连接至所述ATX电源接口的第6引脚,所述三极管Q5的发射极接地;所述电阻RlO的一端连接至所述三极管Q5的基极,所述电阻RlO的另一端作为所述 12V电源开关模块的控制端;所述电阻R6连接在所述MOS管Ql的源极与栅极之间。
4.如权利要求2所述的开机电路,其特征在于,所述5V电源开关模块包括 MOS管Q2、MOS管Q4、三极管Q6、电阻R7、电阻R9和电阻Rll ;所述MOS管Q2的漏极作为所述5V电源开关模块的一端,所述MOS管Q2的源极作为所述5V电源开关模块的另一端,所述MOS管Q2的栅极连接至所述MOS管Q4的漏极;所述MOS管Q4的源极接地,所述MOS管Q4的栅极连接至所述三极管Q6的集电极; 所述三极管Q6的集电极还通过所述电阻R9连接至所述ATX电源接口的第6引脚,所述三极管Q6的发射极接地;所述电阻Rll的一端连接至所述三极管Q6的基极,所述电阻Rll的另一端作为所述5V 电源开关模块的控制端;所述电阻R7连接在所述MOS管Q2的源极与栅极之间。
5.如权利要求2所述的开机电路,其特征在于,所述电源类型检测电路包括 D触发器、第一反相器、第二反相器、电阻R2和电容Cl ;所述电阻R2和所述电容Cl依次串联连接在所述ATX电源接口的第6引脚与地之间; 所述第一反相器的输入端连接至所述电阻R2与所述电容Cl的串联连接端,所述第一反相器的输出端连接至所述第二反相器的输入端;所述第二反相器的输出端连接至所述D触发器的时钟端;所述D触发器的数据输入端连接至所述AT电源接口的第1引脚,所述D触发器的清零端连接至所述ATX电源接口的第6引脚,所述D触发器的预置端和电源端均连接至所述ATX 电源接口的第6引脚,所述D触发器的第一输出端和所述D触发器的第二输出端与所述开机信号产生电路的输入端连接;所述D触发器的第一输出端还连接至3. 3V电压转换模块的使能端。
6.如权利要求5所述的开机电路,其特征在于,所述开机信号产生电路包括 电阻R12、延迟电路、单稳态触发电路、或门、与门、电阻R4和开关;所述延迟电路的输入端连接至所述D触发器的第一输出端,所述延迟电路的输入端还通过所述电阻R12接地;所述单稳态触发电路的输入端连接至所述延迟电路的输出端; 所述或门的第一输入端连接至所述D触发器的第二输出端,所述或门的第二输入端连接至所述单稳态触发电路的输出端;所述与门的第一输入端连接至所述或门的输出端,所述与门的第二输入端通过所述电阻R4连接至3. 3VSB,所述与门的第二输入端还通过所述开关接地,所述与门的输出端输出低脉冲信号。
7.如权利要求6所述的开机电路,其特征在于,所述延迟电路包括 电阻R3和电容C2 ;所述电阻R3的一端作为延迟电路的输入端,所述电阻R3的另一端作为所述延迟电路的输出端;所述电阻R3的另一端还通过所述电容C2接地。
8.如权利要求6所述的开机电路,其特征在于,所述单稳态触发器包括 第三反相器、第一与非门、第二与非门、电阻R5和电容C3 ;所述第三反相器的输入端连接至所述延迟电路的输出端;所述第一与非门的第一输入端连接至所述第三反相器的输出端,所述第一与非门的第二输入端与所述第二与非门的输出端连接;所述第二与非门的第一输入端和第二输入端通过所述电阻R5接地,所述第二与非门的第一输入端和第二输入端还通过所述电容C3连接至所述第一与非门的输出端,所述第二与非门的输出端输出低脉冲信号。
9. 一种计算机,其特征在于,所述计算机包括权利要求1至8任一项所述的同时兼容 ATX电源和AT电源的开机电路。
全文摘要
本发明适用于计算机开关电源领域,提供了一种同时兼容ATX电源和AT电源的开机电路及计算机;开机电路包括电源接口电路、电源类型检测电路、开机信号产生电路和开机时序电路;电源类型检测电路根据电源接口电路的输出检测电源的类型并将电源接口电路输出的信号进行锁存;当电源类型检测电路检测到电源为AT电源时,开机信号产生电路产生一个低脉冲信号;当电源类型检测电路检测到电源为ATX电源时,开机信号产生电路等待开机开关触发一个低脉冲信号;开机时序电路的输出端连接至电源接口电路的电源开关信号。本发明提供的开机电路有效地解决AT电源和ATX电源在主板上的兼容问题,使用方便,严格控制AT电源模式的时序,使其严格按照ATX电源的模式上电。
文档编号G06F1/26GK102200822SQ20101013479
公开日2011年9月28日 申请日期2010年3月24日 优先权日2010年3月24日
发明者伍亮, 廖贤宾, 赵洪涛, 陈志列 申请人:研祥智能科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1