一种超低待机功耗的电源电路的制作方法

文档序号:6647520阅读:241来源:国知局
一种超低待机功耗的电源电路的制作方法
【专利摘要】本实用新型涉及电源【技术领域】,具体的说,涉及一种超低待机功耗的电源电路。本实用新型包括启动电路、工作电路以及待机控制电路;启动电路分别与工作电路和待机控制电路连接,还包括待机开关电路,工作电路和待机控制电路分别通过待机开关电路与启动电路信号连接,当电源正常工作时,待机控制电路向待机开关电路发送一个低电平信号,开关电路处于通路状态,启动电路通过待机开关电路控制工作电路工作,当电源处于待机时,待机控制电路向待机开关电路发送一个高电平信号,待机开关电路处于断路状态,工作电路停止工作。本技术方案通过设置待机开关电路,在待机时,将工作电路完全断开,有利于进一步的降低功耗。
【专利说明】一种超低待机功耗的电源电路

【技术领域】
[0001]本实用新型涉及电源【技术领域】,具体的说,涉及一种超低待机功耗的电源电路。

【背景技术】
[0002]随着社会的发展,人们对能源的重视程度越来越高,目前的电器在设计上都追求低功耗,国家也对节能家电进行了推广;家电除了使用节能,还要要求待机节能,很多的电器不是持续性的使用,可能出现中断,因此要求减少待机功耗。如PC电源,以前的PC电脑是不会待机、休眠的;为了适应节能的需求,PC电脑系统软件设计了待机、休眠等功能;然而,即使PC电脑进入了待机、休眠状态,PC电源也在工作;为了进一步地节能,需要对PC电源电路进行优化,降低待机功耗。


【发明内容】

[0003]本实用新型的目的在于解决现有技术的不足,提供一种超低待机功耗的电源电路,该电源电路在待机时,保持低功率,节省能源。
[0004]本实用新型为解决上述不足而采用的技术方案为:
[0005]一种超低待机功耗的电源电路,包括启动电路、工作电路以及待机控制电路;启动电路分别与工作电路和待机控制电路连接,还包括待机开关电路,工作电路和待机控制电路分别通过待机开关电路与启动电路信号连接,当电源正常工作时,待机控制电路向待机开关电路发送一个低电平信号,开关电路处于通路状态,启动电路通过待机开关电路控制工作电路工作,当电源处于待机时,待机控制电路向待机开关电路发送一个高电平信号,待机开关电路处于断路状态,工作电路停止工作。
[0006]进一步地,所述待机开关电路包括三极管Q3和三极管Q2,三极管Q2的基极与待机控制电路连接,三极管Q2的发射极接地,三极管Q2的的集电极与三极管Q3的基极连接,三极管Q3的集电极通过电容Cll接地,三极管Q3的集电极与启动电路连接,三极管Q3的发射极与工作电路连接,三极管Q3的基极通过电阻R9与三极管Q3的集电极连接。
[0007]进一步地,启动电路包括芯片U3,芯片型号为:8107B,芯片U3的OB管脚通过电阻RlO与电源火线连接,芯片U3的OC管脚通过变压器T3与待机开关电路连接。
[0008]本实用新型的有益效果为:本技术方案通过设置待机开关电路,在待机时,将工作电路完全断开,有利于进一步的降低功耗。

【专利附图】

【附图说明】
[0009]图1为本实用新型的电路示意图。
[0010]【具体实施方式】:
[0011]下面结合附图和【具体实施方式】对本实用新型进一步的说明。
[0012]实施例:参见图1。
[0013]一种超低待机功耗的电源电路,包括启动电路、工作电路以及待机控制电路;启动电路分别与工作电路和待机控制电路连接,还包括待机开关电路,工作电路和待机控制电路分别通过待机开关电路与启动电路信号连接,当电源正常工作时,待机控制电路向待机开关电路发送一个低电平信号,开关电路处于通路状态,启动电路通过待机开关电路控制工作电路工作,当电源处于待机时,待机控制电路向待机开关电路发送一个高电平信号,待机开关电路处于断路状态,工作电路停止工作。
[0014]本技术方案中,启动电路、工作电路和待机控制电路均可以为现有电路,由于现有电路中,当PC处于待机时,电源中的工作电路部分仍然处于工作状态,从而造成电源功耗较大;本技术方案中,通过设置待机开关电路来控制工作电路的工作状态,在待机时,可以完全切断工作电路的电流,降低功耗。
[0015]进一步地,所述待机开关电路包括三极管Q3和三极管Q2,三极管Q2的基极与待机控制电路连接,三极管Q2的发射极接地,三极管Q2的的集电极与三极管Q3的基极连接,三极管Q3的集电极通过电容Cll接地,三极管Q3的集电极与启动电路连接,三极管Q3的发射极与工作电路连接,三极管Q3的基极通过电阻R9与三极管Q3的集电极连接。如图1中虚线部分。
[0016]由于待机控制电路在工作状态时,反馈的是低电平,待机时反馈的是高电平;因此需要选择合适的待机开关电路,该待机开关电路在工作状态时,三极管Q2截止,三极管Q3的基极与集电极的电压基本相同,保持在高电平状态,三极管Q3导通,启动电路的控制电流通过三极管Q3的集电极、发射极流向工作电路,控制工作电路工作。当待机时,待机控制电路向三极管Q2的基极发送高电平信号,三极管Q2导通,使得三极管Q3的基极通过三极管Q2接地,三极管Q3截止。如图1所示,待机时,U3的PS-ON引脚输出高电平,Q2导通,Q3截止。把T3经DlO整流输出的VCC电压切断,供给主回路的T2变压器的供电切断,T2变压器无供电电压,主回路无任何线路工作,可降低功耗。在正常工作时,U3的PS-ON引脚输出低电平,Q2截止,Q3导通。T3经DlO整流后的VCC电压供给T2,主回路正常工作。
[0017]进一步地,启动电路包括芯片U3,芯片型号为:8107B,芯片U3的OB管脚通过电阻RlO与电源火线连接,芯片U3的OC管脚通过变压器T3与待机开关电路连接。
[0018]采用8107B这个1C,其内部集成了一个PWM脉宽调制控制器和一个600-700VV的高压功率M0SFET。启动电流很低,电流模式脉宽调制使得在轻载时工作在节能模式。降低线路的工作频率,减少损耗。本实用新型作了详细地说明,本领域的普通技术人员应当理解,可以对本实用新型的技术方案进行修改或者等同替换,而不脱离本实用新型技术方案的实质和范围。
【权利要求】
1.一种超低待机功耗的电源电路,包括启动电路、工作电路以及待机控制电路;启动电路分别与工作电路和待机控制电路连接,其特征在于:还包括待机开关电路,工作电路和待机控制电路分别通过待机开关电路与启动电路信号连接,当电源正常工作时,待机控制电路向待机开关电路发送一个低电平信号,开关电路处于通路状态,启动电路通过待机开关电路控制工作电路工作,当电源处于待机时,待机控制电路向待机开关电路发送一个高电平信号,待机开关电路处于断路状态,工作电路停止工作。
2.根据权利要求1所述的一种超低待机功耗的电源电路,其特征在于:所述待机开关电路包括三极管Q3和三极管Q2,三极管Q2的基极与待机控制电路连接,三极管Q2的发射极接地,三极管Q2的的集电极与三极管Q3的基极连接,三极管Q3的集电极通过电容Cll基地,三极管Q3的集电极与启动电路连接,三极管Q3的发射极与工作电路连接,三极管Q3的基极通过电阻R9与三极管Q3的集电极连接。
3.根据权利要求1所述的一种超低待机功耗的电源电路,其特征在于:启动电路包括芯片U3,芯片型号为:8107B,芯片U3的OB管脚通过电阻RlO与电源火线连接,芯片U3的OC管脚通过变压器T3与待机开关电路连接。
【文档编号】G06F1/32GK204215347SQ201420608667
【公开日】2015年3月18日 申请日期:2014年10月21日 优先权日:2014年10月21日
【发明者】张利新 申请人:广东迅扬电脑科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1