一种通用输入输出时序处理器的制作方法

文档序号:13638023阅读:来源:国知局

技术特征:

1.一种通用输入输出时序处理器,其特征在于:由总线接口桥、处理器寄存器堆、时序控制状态机、时序发生计数器、时序RAM存储器、串并转换控制器组成,所述处理器寄存器堆包含多个序列控制寄存器组,其中:

所述总线接口桥分别连接处理器寄存器堆、时序RAM存储器,总线接口桥从总线上接收CPU的各种命令传递给各个寄存器,起到了一个命令格式转换的作用;

所述处理器寄存器堆连接时序控制状态机,处理器寄存器堆用于暂存处理器的处理数据;

所述时序控制状态机连接时序发生计数器,时序控制状态机由取指控制器、译码器、执行器组成,取指器用于读取控制代码,译码器用于分析代码并翻译成执行器便于执行控制的代码,执行器用于配合计数器具体实施控制;

所述时序发生计数器连接时序RAM存储器;

时序RAM存储器连接串并转换控制器组,时序RAM存储器存储各个序列的控制代码,方便于序列状态机和串并转换控制器的读取,所述串并转换控制器用于完成位宽转换,从时序RAM存储器读取数据,然后依次输送到指定的引脚上。

2.根据权利要求1所述的一种通用输入输出时序处理器,其特征在于:所述序列控制寄存器组中,每个序列控制寄存器组对应1个序列控制。

3.根据权利要求1所述的一种通用输入输出时序处理器,其特征在于:所述串并转换控制器是双向的,可从当前设定成输入的引脚上读取数据,写入到存储器的指定位置。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1