一种双CPU构架的BMC芯片及其自主安全提高方法与流程

文档序号:14836277发布日期:2018-06-30 12:33阅读:来源:国知局
技术总结
本申请提供了一种双CPU构架的BMC芯片及其自主安全提高方法,所述芯片包括安全控制CPU和ROM,所述ROM通过安全控制线连接所述安全控制CPU;所述安全控制CPU通过安全控制线分别连接EFUSE模块、加解密引擎、FLASH控制器、和ETH控制器。在现有BMC芯片结构上增加安全控制CPU、ROM以及安全控制线,ROM专用于启动安全控制CPU,安全控制CPU通过安全控制线控制连接EFUSE模块、加解密引擎、FLASH控制器、和ETH控制器,通过安全控制CPU实现用户远程链接访问的配置监控,提高操作的安全性。本申请提供的双CPU构架的BMC芯片及其自主安全提高方法,增加安全CPU以及安全控制线来提高BMC芯片的自主安全性,确保安全客户端通过Ethernet的安全连接。

技术研发人员:赵修齐;高劲松;袁涛
受保护的技术使用者:湖南国科微电子股份有限公司
技术研发日:2018.01.02
技术公布日:2018.06.29

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1