一种矩阵式键盘反转法扫描方法与流程

文档序号:16066004发布日期:2018-11-24 12:40阅读:711来源:国知局
本发明涉及一种键盘的扫描方法,尤其是一种矩阵式键盘反转法扫描方法。
背景技术
随着嵌入式技术的不断发展,当前各类电子产品普遍采用微控制器作为控制核心,键盘作为主要的输入设备,得到了广泛的应用。目前的键盘扫描主要由微控制器所控制,需要通过运行微控制器中的程序来进行,遇到干扰,造成程序飞跑,扫描程序将不能正常工作。申请号为cn201010153560.2的发明专利“一种矩阵键盘的快速扫描定位方法”采用键盘中断触发的方式进入键盘的扫描定位过程,采用多次重复键盘扫描步骤的方法判断按键是否有效,并对所获得的键值进行状态判断;如果多次采样状态相同,则处于稳定状态,键值有效;如果多次采样状态不同,键值无效。单键操作或组合键操作需要单独判断,如是单键操作,则进入单键处理模式;如是组合键操作,则进入组合键处理模式。该专利所述方法解决了由于键盘自身的机械特性造成的键盘抖动而引起错键、连续触键等错误问题,以及对组合键和重复按键的支持问题。但所述方法单键操作与组合键操作需要分别处理;没有考虑键盘状态维持一段时间到后才执行有效操作的键盘操作功能;增减按键操作功能或者是调整按键操作功能时,需要修改键盘扫描定位程序结构。技术实现要素:为了解决现有键盘扫描定位方法存在的上述技术问题,本发明提供了一种矩阵式键盘反转法扫描方法,所述矩阵式键盘的x根行线与y根列线均接有上拉电阻,由取样脉冲控制x根行线与y根列线交替处于低电平状态;将x根行线处于低电平时的y根列线状态锁存得到y位列状态信号,y根列线处于低电平时的x根行线状态锁存得到x位行状态信号;x位行状态信号和y位列状态信号共同组成输出的n位键盘状态信号;所述n=x+y。所述由取样脉冲控制x根行线与y根列线交替处于低电平状态由行三态缓冲器、列三态缓冲器实现;所有按键矩阵的行线分别连接至行三态缓冲器的输出端,所有按键矩阵的列线分别连接至列三态缓冲器的输出端;行三态缓冲器和列三态缓冲器的所有输入端连接至低电平。所述将x根行线处于低电平时的y根列线状态锁存得到y位列状态信号,y根列线处于低电平时的x根行线状态锁存得到x位行状态信号由行状态寄存器、列状态寄存器实现;所有按键矩阵的行线分别连接至行状态寄存器的输入端,所有按键矩阵的列线分别连接至列状态寄存器的输入端。行三态缓冲器在取样脉冲的低电平使能有效、列三态缓冲器在取样脉冲的高电平使能有效;列状态寄存器在取样脉冲的上升沿进行数据锁存,行状态寄存器在取样脉冲的下降沿进行数据锁存。或者是,行三态缓冲器在取样脉冲的电高平使能有效、列三态缓冲器在取样脉冲的低电平使能有效;列状态寄存器在取样脉冲的下降沿进行数据锁存,行状态寄存器在取样脉冲的上升沿进行数据锁存。所述n位键盘状态信号被送至第一移位寄存器、第二移位寄存器、状态码寄存器、编码器组成的电路进行编码;矩阵式键盘电路、第一移位寄存器、第二移位寄存器、状态码寄存器、编码器组成矩阵式键盘扫描电路,由扫描脉冲、第一移位脉冲、第二移位脉冲进行同步控制。所述矩阵式键盘电路包括x根行线与y根列线的按键矩阵、行三态缓冲器、列三态缓冲器、行状态寄存器、列状态寄存器。所述第一移位寄存器具有n位同步并行输入和串行输出功能;所述第二移位寄存器具有串行输入和2×n位并行输出功能。所述第一移位寄存器的n位并行输入端连接至n位键盘状态信号输出端;第二移位寄存器的串行输入端连接至第一移位寄存器的串行输出端;第一移位寄存器的时钟脉冲输入端连接至第一移位脉冲,第二移位寄存器的移位脉冲输入端连接至第二移位脉冲,第一移位寄存器的并行输入控制端连接至扫描脉冲。所述状态码寄存器为2×n位二进制寄存器;状态码寄存器的2×n位数据输入端连接至第二移位寄存器的2×n位并行输出端;所述状态码寄存器的接收脉冲输入端连接至扫描脉冲。所述编码器有2×n位编码输入端,所述2×n位编码输入端连接至状态码寄存器的2×n位数据输出端。所述扫描脉冲、第一移位脉冲、第二移位脉冲的时序满足以下要求:每1+n个第一移位脉冲为一个扫描周期;一个扫描周期中,第1个第一移位脉冲周期期间,扫描脉冲为第一移位寄存器并行输入使能有效电平;一个扫描周期中,第1个第一移位脉冲周期之后的n个第一移位脉冲周期期间,扫描脉冲为第一移位寄存器并行输入使能无效电平;一个扫描周期中,第二移位脉冲有n个移位脉冲。所述扫描脉冲的周期为20~100ms。所述第一移位寄存器、第二移位寄存器的移位脉冲边沿有效;第二移位脉冲的n个移位脉冲的有效边沿时刻不迟于第一移位脉冲相应的n个移位脉冲的有效边沿时刻。所述第一移位寄存器的串行移位和并行输入预置均由第一移位脉冲控制,在第一移位脉冲的有效边沿实现串行移位或者并行输入预置。所述状态码寄存器的2×n位数据输出端输出2×n位的状态码;所述状态码由有效状态码和无效状态码组成;所述编码器输出的键号由有效键号和无效键号组成;所述有效状态码由有效键盘操作或状态产生,编码器输入每一个有效状态码时对应输出相应的有效键号;所述无效状态码由无效键盘操作或状态产生,编码器输入所有无效状态码时都对应输出无效键号。所述编码器有m位键号输出端,m值的选择应满足2m大于等于有效键号与无效键号的数量之和。所述矩阵式键盘扫描电路还包括键盘状态变化脉冲产生单元,用于判断矩阵式键盘输出的键号是否发生改变,当矩阵式键盘输出的键号发生改变时,输出键盘状态变化脉冲。所述键盘状态变化脉冲产生单元由或门、m位延迟缓冲器和m个异或门组成;m位延迟缓冲器用于对矩阵式键盘输出的m位键号分别进行信号延迟;m个异或门的输入分别为m位延迟缓冲器的输入、输出信号;m个异或门的输出分别连接至或门的输入端;或门的输出端输出键盘状态变化脉冲。所述的n位、2×n位、m位均指二进制位数据。本发明的有益效果是:对矩阵式键盘的反转法扫描采用时序逻辑电路来实现,没有使用单片机、arm等微控制器,不用运行程序,工作可靠;所述方法将对单键操作、组合键操作、键盘维持状态操作的扫描定位,由满足特定时序要求的多个脉冲控制转换成同一二进制长度的状态码,采用统一编码的方式进行处理,单键操作、组合键操作、键盘维持状态操作仅体现在状态码的不同上;如果需要增减按键操作功能或者是调整按键操作功能,不需要修改键盘扫描电路结构,只需根据增减后的状态码与键号之间的对应关系更改编码器的编码内容、即重新修改写入只读存储器的存储内容即可。附图说明图1是矩阵式键盘扫描电路原理框图;图2是本发明矩阵式键盘电路实施例;图3是本发明实施例的扫描编码电路图;图4是本发明实施例的脉冲时序图;图5是本发明实施例的脉冲电路原理图;图6是本发明实施例的键盘状态变化脉冲产生单元的电路图;图7是本发明实施例的键盘有效操作的相关波形示意图。具体实施方式以下结合附图对本发明作进一步说明。图1是矩阵式键盘扫描电路原理框图,由矩阵式键盘400、第一移位寄存器100、第二移位寄存器200、状态码寄存器500、编码器300组成。矩阵式键盘400即矩阵式键盘电路。图2是本发明矩阵式键盘电路实施例,共有2行、2列,共4个按键,由按键s1、按键s2、按键s3、按键s4和连接至电源+vcc的上拉电阻r1、上拉电阻r2、上拉电阻r3、上拉电阻r4,以及行三态缓冲器401、列三态缓冲器402、行状态寄存器403、列状态寄存器404组成。行三态缓冲器401的2个输出端y1、y2分别连接至2根行线,列三态缓冲器402的2个输出端y3、y4分别连接至2根列线;行三态缓冲器401和列三态缓冲器402的所有输入端x1~x4连接至低电平。行状态寄存器403的2个输入端d41、d42分别连接至2根行线,列状态寄存器404的2个输入端d43、d44分别连接至2根列线;行状态寄存器403的2个输出端q41、q42输出行状态信号i1、i2,列状态寄存器404的2个输出端q43、q44输出列状态信号i3、i4;行状态寄存器403的2个输出端与列状态寄存器404的2个输出端共同组成4位键盘状态信号输出端,输出键盘状态信号i1、i2、i3、i4。实施例中,行三态缓冲器401的使能输入en1低电平有效,列三态缓冲器402的使能输入en2高电平有效;en1和en2均连接至振荡器500的取样脉冲ck输出端。行状态寄存器403与列状态寄存器404的接收脉冲输入端clk3、clk4均连接至振荡器500的取样脉冲ck输出端,行状态寄存器403在取样脉冲ck的下降沿进行数据锁存,列状态寄存器404在取样脉冲ck的上升沿进行数据锁存。当行三态缓冲器401和列三态缓冲器402使用同型号的三态缓冲器,例如,同时使用三态缓冲器74hc241时,74hc241的使能输入为高电平有效,因此,在取样脉冲ck输出端与行三态缓冲器401的使能输入端en1之间,需要增加一个非门。同样地,当行状态寄存器403和列状态寄存器404使用同型号的数据寄存器,例如,行状态寄存器403和列状态寄存器404均使用双d触发器74hc74组成数据寄存器时,74hc74的触发输入为上升沿有效,因此,在取样脉冲ck输出端与行状态寄存器403的接收脉冲输入端clk3之间,需要增加一个非门。图1中的第一移位寄存器100、第二移位寄存器200、状态码寄存器500组成扫描电路,编码器300组成编码电路,其实施例电路图如图3所示。实施例矩阵式键盘电路输出的状态信号有4位,因此,第一移位寄存器100为具有同步并行输入、串行输出功能的4位二进制移位寄存器,第二移位寄存器200为具有串行输入、并行输出功能的8位二进制移位寄存器。第一移位寄存器100的4个并行输入端l0~l3依次连接至i1、i2、i3、i4,第二移位寄存器200的串行输入端d2连接至第一移位寄存器100的串行输出端q1。第一移位寄存器100的时钟脉冲输入端clk1连接至第一移位脉冲cp1,第二移位寄存器200的移位脉冲输入端clk2连接至第二移位脉冲cp2,第一移位寄存器100的并行输入控制端ld连接至扫描脉冲cp3。状态码寄存器500要求寄存8位二进制数据,其8位数据输入端d57~d50连接至第二移位寄存器200的8位并行输出端q27~q20;状态码寄存器500的接收脉冲输入端clk5连接至扫描脉冲cp3。编码器300的8个输入端a7~a0连接至状态码寄存器500的8个数据输出端q57~q50。编码器300输出经过扫描编码确定的4位二进制键号。图3实施例中,第一移位寄存器100可以选择由74hc166等具有同步并行输入、串行输出功能的中规模集成移位寄存器组成,或者是由边沿触发器组成。第二移位寄存器200可以选择由74hc164等具有串行输入、并行输出功能的中规模集成移位寄存器组成,或者由边沿触发器组成。由边沿触发器组成第一移位寄存器100、第二移位寄存器200时,优选由边沿触发的d触发器组成。状态码寄存器500由边沿触发器组成,优选由边沿触发的d触发器组成,例如,选择双d触发器74hc74,或者4d触发器74hc175,或者8d触发器74hc273组成。图3实施例中,编码器300为只读存储器。只读存储器的地址输入端a7~a0为编码器300的输入端,只读存储器的数据输出端d3~d0为编码器300的编码输出端c3~c0。矩阵式键盘扫描电路的工作原理如下:扫描电路在扫描脉冲cp3、第一移位脉冲cp1、第二移位脉冲cp2的控制下工作,相关的脉冲时序图如图4所示。实施例中cp1、cp2、cp3的时序满足以下要求:每5个cp1脉冲为一个扫描周期。一个扫描周期中,第1个cp1脉冲周期为并行输入控制周期,cp3为第一移位寄存器100并行输入使能有效电平,第一移位寄存器100在第1个cp1脉冲的控制下进行并行输入预置;接下来的4个cp1脉冲周期为移位周期,cp3为第一移位寄存器100并行输入使能无效电平,第一移位寄存器100在cp1脉冲的控制下进行串行移位。一个扫描周期中,cp2有4个移位脉冲。满足时序要求的cp1、cp2、cp3脉冲可以由各种脉冲分配器产生,图5是本发明实施例的脉冲电路原理图,由振荡器801、计数器802、脉冲分配器803组成。图4中的时钟脉冲cp由振荡器产生,cp送至计数器802进行计数,计数器802为10进制计数器,其结果p的10个状态(数值)依次为p0→p9,如图4所示。实施例中的脉冲分配器803采用rom存储器实现,在此称为脉冲分配rom存储器。脉冲分配rom存储器的地址输入连接至计数器802的计数输出,脉冲分配rom存储器的3位数据输出端分别输出cp1脉冲、cp2脉冲、cp3脉冲。脉冲分配rom存储器的写入内容见表1。表1脉冲分配rom存储器数据表表1中的rom存储器地址,即计数器输出至少为4位二进制码。一般情况下,计数器802如果采用二进制加法规则,则p0~p9顺序对应4位二进制码0000~1001,即rom存储器地址范围为0000~1001,地址0000~1001的存储内容为表1中p0~p9对应的内容。脉冲分配rom存储器需要3位数据输出。设脉冲分配rom存储器的地址输入有r位,当矩阵式键盘电路有n位键盘状态信号输出时,r的选择需要满足2r大于等于2×(n+1)。振荡器801为多谐振荡器。扫描脉冲cp3的周期为20~100ms。cp1、cp2、cp3也可以由矩阵式键盘扫描电路之外的电路或者装置提供。图2中,矩阵式键盘的4个按键以2×2的矩阵形式排列,所有的行线与列线都通过上拉电阻接至电源+vcc。矩阵式键盘由取样脉冲ck控制,采用反转法获取键盘状态信号i4、i3、i2、i1。例如,没有键按下的键盘状态信号是1111,s1按下的键盘状态信号是1010,s1、s2同时按下的键盘状态信号是0010。键盘状态信号的4位二进制码称为键值。取样脉冲ck可以选择扫描脉冲cp3、第一移位脉冲cp1、第二移位脉冲cp2中的一个,优选将第一移位脉冲cp1同时作为取样脉冲ck。取样脉冲ck控制对矩阵式键盘进行采样读取键值的方法是:在取样脉冲ck的低电平,通过行三态缓冲器401控制所有行线输出低电平,列三态缓冲器402输出高阻态开放列线;在取样脉冲ck的上升沿由列状态寄存器404采样读取列线状态作为键值的高2位;在取样脉冲ck的高电平,通过列三态缓冲器402控制所有列线输出低电平,行三态缓冲器401输出高阻态开放行线;在取样脉冲ck的下降沿由行状态寄存器403采样读取行线状态作为键值的低2位;上述过程周而复始,列状态寄存器404、行状态寄存器403输出的4位键值始终为矩阵式键盘的最新状态。从取样脉冲ck控制对矩阵式键盘进行采样读取键值的方法可知,行三态缓冲器401在取样脉冲ck的低电平使能有效时,同时要求列状态寄存器404在取样脉冲ck的上升沿进行数据锁存、列三态缓冲器402在取样脉冲ck的高电平使能有效、行状态寄存器403在取样脉冲ck的下降沿进行数据锁存。反过来,如果行三态缓冲器401在取样脉冲ck的高电平使能有效时,同时要求列状态寄存器404在取样脉冲ck的下降沿进行数据锁存、列三态缓冲器402在取样脉冲ck的低电平使能有效、行状态寄存器403在取样脉冲ck的上升沿进行数据锁存。在上述取样脉冲ck控制采样读取键值的过程中,行状态寄存器403、列状态寄存器404进行采样的时刻恰好是列三态缓冲器402与行三态缓冲器401进行状态反转的时刻,正常工作下的行状态寄存器403或列状态寄存器404能够正确采样。如果要求有一定时序上的裕量,则可以对连接至列三态缓冲器402与行三态缓冲器401的取样脉冲ck进行延迟,方法是令取样脉冲ck经过rc延迟电路再连接至行三态缓冲器401与列三态缓冲器402的en1、en2,延迟时间由rc延迟电路决定,确定rc延迟电路的延迟时间的原则是,延迟的取样脉冲ck相位不超过90°;或者是取样脉冲ck经过几个门电路的缓冲后再连接至行三态缓冲器401与列三态缓冲器402的en1、en2,此时的延迟时间为所述几个门电路的总时延时间。第一移位寄存器100在扫描脉冲cp3和第一移位脉冲cp1的控制下,对矩阵式键盘400输出的状态信号i1、i2、i3、i4进行数据输入锁存,此时第一移位寄存器100内部的锁存的数据称为当前键值。第二移位寄存器200在之前的二个周期经由8个cp2脉冲的控制,将前二个当前键值移位至第二移位寄存器200输出端,此时第二移位寄存器200输出中先移入的4位数据称为现态键值,后移入的4位数据称为前态键值。扫描脉冲cp3将第二移位寄存器200输出的现态键值、前态键值锁存在状态码寄存器500的输出端,状态码寄存器500的输出同样为前态键值与现态键值。第一移位寄存器100、第二移位寄存器200的移位脉冲均边沿有效;在一个扫描周期的移位周期中,cp2的4个移位脉冲的有效边沿时刻不迟于cp1相应的4个移位脉冲的有效边沿时刻。第一移位寄存器100的串行移位和并行输入预置均由第一移位脉冲cp1控制,在第一移位脉冲cp1的有效边沿实现串行移位或者并行输入预置。实施例中,第一移位寄存器100选择由74hc166组成,其并行输入控制为低电平使能有效,因此,扫描脉冲cp3为低电平时,第一移位寄存器100在cp1的上升沿进行并行输入预置,扫描脉冲cp3为高电平时,第一移位寄存器100在cp1的上升沿进行串行移位。实施例中,状态码寄存器500数据输出端输出的4位现态键值和4位前态键值共同组成8位状态码。所述的8位状态码用于识别矩阵式键盘的当前状态和操作状态。例如,本实施例中,无键按下的状态码是11111111;s1键单键按下操作的状态码是11111010;s1键单键按下且维持的状态码是10101010;s1键单键释放操作的状态码是10101111;s2键单键按下操作的状态码是11110110;s4键单键按下操作的状态码是11110101;s2+s1组合操作的s1按下操作,表示先按下s2后,在s2维持按下的状态再按下s1的操作,该操作的状态码是01100010。编码器300用于将状态码转换为键号。实施例中,设有6个有效的键盘操作与状态,包括:操作0:按键s1的单键按下操作,键号为0000;操作1:按键s2的单键按下操作,键号为0001;操作2:按键s3的单键按下操作,键号为0010;操作3:按键s3单键按下后的维持状态,键号为0011;操作4:按键s4单键按下后,再按下按键s2的组合键操作,键号为0100;操作5:按键s1的单键释放操作,键号为0101。根据上述规定得到的状态码和键号见编码表2:表2编码表键盘操作状态码(地址)键号(存储数据)s1单键按下111110100000s2单键按下111101100001s3单键按下111110010010s3单键按下维持100110010011s4+s2组合操作010101000100s1单键释放101011110101其他操作或状态********1111编码器300为组合逻辑电路,设计电路,满足表2的逻辑关系即可。实施例的编码器300优选由只读存储器组成。只读存储器有8位地址,共28个4位二进制存储单元。6个有效的键盘操作与状态有6个有效状态码,对应6个有效的键号;将状态码作为只读存储器的地址a7~a0,在与6个有效状态码相对应的存储单元中,将相应的键号作为存储数据写入。6个有效的键盘操作与状态之外产生的状态码为无效状态码,即表2中的其他操作或状态所产生的为无效状态码;在其他存储单元中,全部写入无效键号,无效键号为6个有效键号之外的一个值,实施例中,无效键号为1111。只读存储器一直工作在数据输出状态。当只读存储器具有片选控制、数据输出缓冲控制功能时,应使其片选控制、数据输出缓冲控制处于有效状态。实施例中的键号为4位二进制码。键号的二进制位数可以根据需要增加,或者减少,此时,只需选择与此相匹配的只读存储器即可。设键号的二进制位数为m,m值的选择应满足2m大于等于有效键号与无效键号的数量之和。当矩阵式键盘电路有n位键盘状态信号输出时,只读存储器需要有2×n位地址输入,m位数据输出。如果需要增减按键操作功能或者是调整按键操作功能,只需根据需要修改表2,将修改后的内容重新写入只读存储器的存储内容即可。将状态码寄存器500进行数据锁存的时刻的扫描脉冲cp3的边沿称为状态锁存沿,实施例中为cp3的上升沿。实施例中,当矩阵式键盘s1单键按下,经过cp3脉冲控制并行输入预置和下一cp3脉冲的状态锁存沿将状态码锁存在状态码寄存器500后,一个cp3脉冲周期内,编码输出端c3~c0输出键号0000;当矩阵式键盘s2单键按下,经过cp3脉冲控制并行输入预置和下一cp3脉冲的状态锁存沿将状态码锁存在状态码寄存器500后,一个cp3脉冲周期内,输出键号0001;当矩阵式键盘先按下s4后,再按下s2,编码器300在s2组合键按下,经过cp3脉冲控制并行输入预置和下一cp3脉冲的状态锁存沿将状态码锁存在状态码寄存器500后,一个cp3脉冲周期内,输出键号0100;当矩阵式键盘s1单键释放,经过cp3脉冲控制并行输入预置和下一cp3脉冲的状态锁存沿将状态码锁存在状态码寄存器500后,一个cp3脉冲周期内,输出键号0101;因此可以看出,当识别的是矩阵式键盘的有效按键操作时,编码器300在该有效按键操作后输出持续时间为一个cp3周期宽度的有效键号。实施例中,当矩阵式键盘s3单键按下时,编码器300在s3单键按下,经过cp3脉冲控制并行输入预置和下一cp3脉冲的状态锁存沿将状态码锁存在状态码寄存器500后,一个cp3脉冲周期内,输出键号0010;在接下来的cp3的状态锁存沿开始,至s3单键按下维持状态结束,经过cp3脉冲控制并行输入预置和下一cp3脉冲的状态锁存沿将状态码锁存在状态码寄存器500后,编码器300输出键号0011;因此可以看出,当识别的是矩阵式键盘的维持状态时,编码器300输出有效键号的持续时间与该维持状态的持续时间相适应。当键盘的状态或操作为表2中所述的6个有效的键盘操作与状态之外时,编码器300输出无效键号1111。无论是输出有效键号,还是输出无效键号,编码器300改变输出内容的时刻为cp3的状态锁存沿;实施例中,编码器300改变输出内容的时刻为cp3的上升沿。cp3的周期为矩阵式键盘的扫描周期。键盘扫描周期在20ms以上时,能够有效地避开键盘按键抖动的影响;键盘扫描周期在100ms以下时,不至于遗漏键盘操作;因此,cp3的周期应该控制在20~100ms。由于cp3脉冲在状态锁存沿锁存至状态码寄存器500的状态码为前态键值与现态键值,按键操作后的当前键值需要延迟一个cp3脉冲周期才能作为现态键值组合成为状态码,因此,按键按下后,编码器300输出键号也有一个cp3脉冲周期的延迟。由于按键由人工操作,几十ms的时间延迟对操作中没有影响。图6是本发明实施例的键盘状态变化脉冲产生单元的电路图。当识别的是矩阵式键盘的有效按键操作时,编码器300在该有效按键操作后的cp3的状态锁存沿开始,至下一个cp3的状态锁存沿为止,输出持续时间为一个cp3周期宽度的有效键号。接收所述矩阵式键盘输出的装置,需要时刻查询矩阵式键盘的输出,获取键号。查询的周期间隔必须小于cp3的周期。图6所示电路用于判断矩阵式键盘输出的键号是否发生改变,当矩阵式键盘输出的键号发生改变时,输出键盘状态变化脉冲,用于辅助矩阵式键盘的接收装置接收矩阵式键盘输出的键号,例如,将键盘状态变化脉冲作为接收装置的中断请求信号。图6所示电路由延迟缓冲器601、异或门602、异或门603、异或门604、异或门605、或门606组成。延迟缓冲器601由只具有触发功能的4个边沿触发器组成,4个边沿触发器的触发输入端为延迟缓冲器601的接收脉冲输入端,均连接至cp3;延迟缓冲器601在cp3的状态锁存沿进行数据锁存。延迟缓冲器601用于对编码器300的编码输出端的4位数据c3~c0分别进行延迟处理。延迟缓冲器601的4个数据输入端d63~d60连接至编码器300的编码输出端c3~c0,延迟缓冲器601的4个数据输出端q63~q60相应输出的数据是c31~c01;c31~c01经过延迟缓冲器601的一级缓冲后,其信号比c3~c0延迟一个cp3脉冲周期,图7所示为本发明实施例的键盘有效操作的相关波形示意图。设在cp3脉冲的t1区间,矩阵式键盘存在一次有效操作,实施例的有效操作包括:s1单键按下、s2单键按下、s3单键按下、s4+s1组合操作的s1按下、s4+s2组合操作的s2按下、s1单键释放。在一次有效操作的下一个状态锁存沿,即图7中cp3脉冲t1区间之后的上升沿,编码器300输出的编码c3~c0发生改变;在t2区间,编码器300输出一个cp3脉冲周期的有效编码c3~c0;在t3、t4及之后区间,编码器300输出的编码c3~c0再一次改变且进入维持状态,该维持状态可能是例如s1单键按下后面的维持状态,输出无效键号,也可能是s3单键按下后面的维持状态,输出有效键号,直到下一次有效操作。图7中的d6脉冲示意表示编码器300输出的编码c3~c0是处于维持状态,没有变化,还是发生改变,实际电路中不存在所述的d6脉冲。如图7所示,d6脉冲为低电平,示意表示编码器300输出的编码c3~c0是处于维持状态,没有变化;d6脉冲为高电平,示意表示编码器300输出一个周期的有效编码c3~c0。图7中的q6反映的是c31~c01的变化情况,显然,q6比d6延迟一个cp3脉冲周期。同样,实际电路中不存在所述的q6脉冲。图7中,编码器300输出的编码c3~c0是处于维持状态,没有变化,还是发生改变,实际是由4位延迟缓冲器601、异或门602、异或门603、异或门604、异或门605、或门606所组成的逻辑电路完成。4个异或门分别与编码器300编码输出端c3~c0中的1位相对应,输入分别为4位延迟缓冲器601的输入、输出信号。例如,异或门602的两个输入信号分别为c0和c01,c01比c0延迟一个cp3脉冲周期,因此,当c0发生变化时,异或门602输出1个cp3脉冲周期宽度的正脉冲;当c0为一个cp3脉冲周期宽度变化信号时,异或门602输出2个cp3脉冲周期宽度的正脉冲。异或门603、异或门604、异或门605分别判断c1~c3是否发生变化,原理与判断c0是否发生变化相同。异或门602、异或门603、异或门604、异或门605的输出端分别连接至或门606的输入端,或门606用于综合判断c0~c3是否发生变化,只要c0~c3发生变化,或门606即输出键盘状态变化脉冲f,该脉冲为正脉冲。实施例中,延迟缓冲器601选择上升沿触发的8d触发器74hc273。延迟缓冲器601还可以采用其他方案,例如,采用rc电路,利用4个rc电路分别对c0~c3进行延迟;如果rc电路的延迟时间小于一个cp3脉冲周期,则编码器300输出一个周期的有效编码c3~c0时,在输出有效编码c3~c0开始和输出有效编码c3~c0结束都产生一个键盘状态变化脉冲,键盘状态变化脉冲的宽度等于rc电路延迟时间;如果rc电路的延迟时间大于等于一个cp3脉冲周期,则编码器300输出一个周期的有效编码c3~c0时,在输出有效编码c3~c0开始时产生一个键盘状态变化脉冲,该脉冲宽度大于等于2个cp3脉冲周期。要求rc电路的延迟时间不超过2个cp3脉冲周期,以免产生漏报。所述的发明电路中,将对单键操作、组合键操作、键盘维持状态操作的定位,由满足特定时序要求的2个脉冲控制转换成同一二进制长度的状态码,采用统一编码的方式进行处理,单键操作、组合键操作、键盘维持状态操作仅体现在状态码的不同上;如果需要增减按键操作功能或者是调整按键操作功能,不需要修改键盘扫描电路结构,只需根据增减后的状态码表更新编码器300、即重新写入更新只读存储器的存储内容即可。所述发明电路没有使用单片机、arm等微控制器,不用运行程序,工作可靠。当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1