时钟切换方法、复杂可编程逻辑器件及FPGA板卡与流程

文档序号:24160674发布日期:2021-03-05 16:23阅读:来源:国知局

技术特征:
1.一种时钟切换方法,其特征在于,所述方法包括:接收第一时钟并发送至phy芯片,其中,所述第一时钟为本地晶振时钟;接收第一完成信号,在接收到所述第一完成信号后将发送至所述phy芯片的所述第一时钟切换为时钟芯片产生的第二时钟;其中,所述第一完成信号是中央处理器完成获取上层应用程序及逻辑版本后输出的信号。2.根据权利要求1所述的时钟切换方法,其特征在于,所述将发送至所述phy芯片的第一时钟切换为时钟芯片产生的第二时钟之前,包括:对所述phy芯片进行复位。3.根据权利要求1所述的时钟切换方法,其特征在于,接收第一完成信号,包括:通过总线接收所述第一完成信号。4.根据权利要求1所述的时钟切换方法,其特征在于,接收第一完成信号,包括:通过i/o口接收所述第一完成信号。5.根据权利要求1所述的时钟切换方法,其特征在于,所述将发送至所述phy芯片的第一时钟切换为时钟芯片产生的第二时钟,包括:接收到所述第一完成信号以及所述时钟芯片输出的第二完成信号后,获取所述时钟芯片产生的所述第二时钟;将所述第一时钟切换为所述第二时钟。6.根据权利要求5所述的时钟切换方法,其特征在于,所述第二完成信号是所述时钟芯片完成配置后输出的。7.一种复杂可编程逻辑器件,其特征在于,所述复杂可编程逻辑器件在执行计算机程序时实现如上述1-6任一项所述的时钟切换方法的步骤。8.一种fpga板卡,其特征在于,所述fpga板卡包括中央处理器、phy芯片、时钟芯片以及复杂可编程逻辑器件;所述中央处理器用于在上电启动后获取上层应用程序及逻辑版本并在完成获取后输出第一完成信号;所述时钟芯片用于产生第二时钟;所述复杂可编程逻辑器件用于:在上电启动后接收第一时钟并发送至所述phy芯片,并在接收到所述第一完成信号后将将发送至所述phy芯片的第一时钟切换为所述第二时钟,其中,所述第一时钟为本地晶振时钟。9.一种存储介质,其特征在于,所述存储介质存储有一个或者多个程序,所述一个或者多个程序可被一个或者多个处理器执行,以实现如权利要求1-6任一项所述的时钟切换方法的步骤。
当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1