一种实时时钟自锁自动激活的实现方法

文档序号:8411912阅读:425来源:国知局
一种实时时钟自锁自动激活的实现方法
【专利说明】一种实时时钟自锁自动激活的实现方法
[0001]
技术领域
[0002]本发明涉及嵌入式信息技术领域,尤其是实时时钟电路自动激活系统。
【背景技术】
[0003]移动电子设备对电压与温度提出了很高的要求,并且由于实时时钟芯片的特殊环境适应性要求,其在系统电压突变、温度过高的情况下会出现芯片自锁保护的现象,为解决这一现象提出的实现方法就是实时时钟自锁自动激活技术。在有些应用中,系统在上电瞬间会出现电压突变现象,或者在设备做环境试验时温度超过120摄氏度的时候,实时时钟芯片常常会自我保护,以防止芯片被烧毁。这种情况下实时时钟芯片的外部晶体会停止振荡,导致时钟停止跳动,而且系统恢复正常后实时时钟芯片也不会恢复工作,从而影响整个系统的时间同步。现有技术往往是人为手工激活时钟芯片,比如使用镊子短接芯片的外接电源引脚和地端,这种方法虽然简单,但是必然会带来生产人员庞大的工作量和高风险的误操作,比如对机壳结构体的拆卸或由于人员马虎造成的短接失误。在这种情况下,就需要使用实时时钟自动激活电路对整个实时时钟系统进行激活,能够使实时时钟在无人员干预的情况下快速恢复正常工作,这不但能避免由误操作引发的问题,还能使生产人员从反复工作中解脱出来。

【发明内容】

[0004]解决的问题:本发明提出一种实时时钟芯片自锁后自动进行有效的激活的方法,是一种高性能、高稳定性、微功耗的实时时钟自锁后自动激活的方法。本方法具有方便灵活的特点,可以方便快捷地实现实时时钟自锁后自动激活。
[0005]实现方法:如图1所示,FPGA通过实时时钟的I2C总线与其进行通讯,检测实时时钟的工作状态。当实时时钟正常工作时,FPGA通过RCT_VCC_START引脚发出控制信号使Ql关断。当实时时钟由于外界条件突变发生自锁时,实时时钟将停止跳动,此时FPGA读取的时间会停止不变,这时FPGA判定实时时钟发生自锁现象,自动通过RCT_VCC_START引脚发出控制信号使Ql导通,产生Ims脉宽的脉冲信号,这样实时时钟的外接电源引脚和地端瞬间短接放电,瞬间激活实时时钟,从而实现自动激活实时时钟。实时时钟被激活正常工作后,FPGA读取的时间会发生变化,完成整个自动激活过程。
【附图说明】
图1是本发明的电路原理图。
【主权项】
1.一种实时时钟自锁自动恢复方法,控制电路接收来自外部的一个数字脉冲信号,触发实时时钟自锁恢复电路,自动激活实时时钟,该方法包括: 1)、控制电路,由多个电阻和一个MOS管组成,组成单晶体管放大电路,使其工作在饱和区,受前级设备控制; 2)、限流电路,由单颗电阻和多颗二极管组成,保护实时时钟外接电池,使其导通时的瞬间电流为uA级别。
2.如权利要求一所述的控制电路,其特征在于,这些控制电路由多个电阻和一个MOS管组成。
3.如权利要求一所述的限流电路,其特征在于,这些限流电路由单颗电阻和多颗二极管组成。
【专利摘要】一种实时时钟自锁自动激活的实现方法。本发明涉及嵌入式信息技术领域,尤其是实时时钟电路自动激活系统。本发明提出一种实时时钟芯片自锁后自动进行有效的激活的方法,是一种高性能、高稳定性、微功耗的实时时钟自锁后自动激活的方法。当FPGA判断实时时钟处于自锁状态时,通过对MOS管进行开关控制,使得实时时钟外接电源回路瞬间放电,从而激活实时时钟电路。
【IPC分类】G06F1-14
【公开号】CN104731162
【申请号】CN201310693097
【发明人】刘磊, 何斌, 敬世亮
【申请人】成都蓉威电子技术开发公司
【公开日】2015年6月24日
【申请日】2013年12月18日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1