一种pvib专业虚拟仪器总线的制作方法

文档序号:9326834阅读:653来源:国知局
一种pvib专业虚拟仪器总线的制作方法
【技术领域】
[0001] 本发明涉及信号调理、数据采集与测控设备专业制造。
【背景技术】
[0002] 总线是指能为多个功能部件服务的一组信息传输线,它是系统与系统之间、或者 各部件之间进行信息传送的公共通路。随着计算机工业技术的发展,各种总线技术不断涌 现,包括ISA、PCI、USB、PCI-E等等,这些总线都是单纯的以实现数字信号传输为目的的标 准。之后在测量领域内,出现了 VXI、PXI、LXI、UXI等传统总线向仪器扩展而形成测量仪器 专用的总线。
[0003] PXI是比较有代表性,业界使用较多,较为先进的一种仪器总线。它是美国NI公 司于1997年提出的标准,PXI即为专为仪器设备扩展的PCI总线。它是在CPCI标准基础 上,增加了局部总线与星型触发等技术而形成的。但其在功能上有诸多不足,如无法提供信 号调理的功能,仅有一组等时信号(星型触发)且规定限制了源槽位,仅提供IOMHz的同步信 号,数据传输速度慢等问题。在面对较复杂的测量应用,比如需要实现测量信号不同(传感 器不同)、测量信号通道很多、多路高频测量信号需要高速同步、多路高速测量信号需要海 量记录等等需求时,这些以PXI为代表的总线标准都很难达到理想的效果。
[0004] PVIB专业虚拟仪器总线的设计制作成功,则很好的弥补了上述总线的不足,并利 用国际上最新的技术成果,发展为更加高端高性能的专业测量总线系统,技术水平处于国 际先进,为测试测量领域虚拟仪器的发展,打下了先进的基础。

【发明内容】

[0005] 本发明是面向测量领域的一种开放性总线标准。它是一个集模拟信号调理、传输、 采集与数字信号传输、存储为一体的总线标准。此标准定义了各功能模块槽位的模拟信号、 数字信号等电气接口,实现了模块槽位间的数据传输总线,高速同步信号、精确等时信号等 现代测量系统必须的功能部件。
[0006] 为了实现上述目的本发明采用以下技术方案: PVIB专业虚拟仪器总线,其特征在于:包括PVIB母板、信号调理插接模块、数据采集插 接丰吴块; PVIB母板上设置有槽位,槽位包括16个模拟信号槽位、16个数字信号槽位和3个功能 扩展槽位; 信号调理插接模块与数据采集插接模块对接在PVIB木板上的槽位之间。
[0007] 模拟信号槽位包括: 模拟电源接口 :为信号调理模块和数据采集模块提供高质量模拟电源; 单端并行模拟信号接口 :将信号调理模块输出的信号连接到数据采集模块中; 单端串行模拟信号接口 :串行采集信号采集应用; 扫描时钟信接口 :串行采集信号采集应用; 低压RS485接口:母板控制信号调理模块使用; SPI通讯接口:母板控制信号调理模块使用; 数字信号槽位包括: 数字电源接口 :为数据采集模块提供数字电源; TopHDBus接口 :8bit并行高速数据传输槽位; 高速同步信号接口:实现多模块同步采集; 高速IOOMHz时钟接口:实现多模块同步采集; 状态输出接口:数据采集模块的工作状态输出; SPI通讯接口:母板控制数据采集模块使用。
[0008] 所述信号调理插接模块包括,信号调理模块、调理模块插接件、信号插针;数据采 集插接模块包括数据采集模块、采集模块接插件、信号插座; 信号调理模块装配上调理模块接插件,数据采集模块装配上采集模块接插件,装配上 调理模块接插件上有多组模拟信号插针,信号插针透过PVIB母板的槽位,插入了信号插 座。
[0009] 上述技术方案中,还包括TopHDBus快速总线传输接口,完成多个模块间的数据传 输,包括PVIB内核单元的FPGA和2片DDR2外部存储器以及周边电路组成,FPGA内部采用 Bus-LVDS应用模块和双DDR存储乒乓切换应用模块; 其中Bus-LVDS应用模块的Bus-LVDS发送器使用两根单端输出缓冲,其中第二根输出 缓冲反向,Bus-LVDS的接收器采用标准LVDS输入缓冲器,发送器和接受器共用引脚,当需 要通过接受器接受信号时,通过一根输出使能(OE)来形成三态门; Bus-LVDS双向传输需要在总线的两个末端设置终端,终端电阻与总线差动阻抗相匹 配,这个电阻将由总线上的负载决定,增加负载将会降低总线差动阻抗;在这两个总线终端 上,输入缓冲器的两个信号之间不需要终端,输出缓冲器用一个信号串行电阻以匹配输出 缓冲器与传输线之间的阻抗; 其中双DDR存储乒乓切换应用模块,采用2片DDR2切换读写数据,当数据写入其中一 片DDR2时,另一片DDR2用于读出数据,从而实现数据在2片DDR2乒乓式读写操作。
[0010] 本发明因为采用上述技术方案,因此具备以下有益效果: 1、采用模拟信号调理模块与数据采集模块对接的设计 一个标准的测量系统中,通常会有信号调理模块,数据采集模块等等。常见的仪器总 线,只提供了数据采集模块的槽位,如美国NI的PXI标准等等。信号调理模式需在安装在 SCXI机箱内,再由专用电缆连接到PXI机箱。这种方式有很多弊端。首先,系统部件较多, 集成度不高;其次,模拟信号连接距离较长,容易引入噪声,影响测量质量。
[0011] 本申请可将不同功能、不同指标的信号调理模块和数据采集模块对接使用。调理 模块和采集模块集成在一个机箱内,减少系统复杂程度,减少模拟信号传输距离,降低模拟 信号被干扰程度,提高测量精度。
[0012] 同时,基于这种设计还可以实现不同功能的信号调理模块与不同类型的数据采集 模块之间的灵活组合,比传统功能固定硬件功能的测量仪器相比,大大降低了用户的重复 购买成本。基于这种设计,也将虚拟仪器的概念,从软件层面,扩展到硬件层面。
[0013] 2、高度集成的系统 高集成度总线,基于该标准设计的一台机箱,提供16对功能模块槽,最多可支持112路 信号调理、数据采集通道。且可以多台同步扩展,多台仪器扩展出的通道数不限。若使用串 行采集,则可支持上千路低速串行信号采集。一个典型的大型综合测量系统中,可能需要上 千路并行采样通道。采用传统仪器解决方案,可能需要放置一个屋子的仪器。使用PVIB标 准的仪器平台,仅需一个标准机柜即可满足上千路并行通道的采集任务。在一个标准19英 寸4U机箱内,实现上百路模拟彳目号并行调理和米集,在国内和国际上,都是唯一的(可参考 查新报告)。在实现上百路并行测量通道之外,PVIB还提供了 3个扩能扩展槽,可实现高速 数据存储,高速DSP数据分析应用等等。
[0014] 3、高速同步测量 在典型的多通道高速并行采样,对通道间的相位一致性有较高的要求。PVIB总线为各 功能模块槽提供3组高速等时信号,任何2个不同槽位的等时信号时间相差不超过2nS(PXI 总线提供1组等时信号一星型触发,而且限定了星型触发源的槽位)。配合PVIB总线为各功 能模块槽提供IOOMHz的高速同步信号,就可以实现上百路并行采集通道的高速同步采集, 如图2所示。
[0015] 4、高速数据传输 PVIB总线可以容纳上百路通道。如此规模的平台,数据量相当庞大。如果没有一种速 度很快的数据传输方式,整个系统的性能大大折扣。
[0016] PVIB总线采用独创的TopHDBus快速总线传输接口,完成多个模块间的数据传输, 传输速率达160MB/S至200MB/S字节(PXI总线仅为数十MB/S)。采用TopHDBus设计的 PVIB为众多的通道提供了很强的数据吞吐能力,好比修建了一条连接众多运输节点的高速 公路。
【附图说明】 图1是本发明结构示意图; 图2是信号测试图; 图3、4为PVIB母板1的槽位、调理模块接插件2、采集模块接插件3、信号调理模块4、 数据采集模块5配合关系图; 图5是以PVIB标准设计的一块母板; 图6为槽位间采样和触发脉冲图; 图7所示为TopHDBus由PVIB内核单元的FPGA和2片DDR2外部存储器以及相应的外 围电路; 图8是典型的BLVDS技术在多点传输中的应用; 图9、图10为BusLvds应用模块原理图。
【具体实施方式】
[0017] 下面结合附图并用最佳的实施例对本发明作详细的说明。
[0018] 首创的模拟信号调理模块与数据采集模块对接的设计 前文提到,将模拟信号调理模块与数据采集模块在平台内直接对接,可以减少系统复 杂程度,减少模拟信号传输距离,降低模拟信号被干扰程度,提高 测量精度,降低用户仪器购买成本。具体的实现方式如下。
[0019] 图3各标号部件清单:PVIB母板1的槽位、调理模块接插件2、采集模块接插件 3、信号调理模块4、数据采集模块5、模拟信号插针6、模拟信号插座7。
[0020] 信号调理模块4装配上调理模块接插件2,数据采集模块5装配上采集模块接插件 3,装配上调理模块接插件2上有多组模拟信号插针6,这些信号插针透过PVIB母板1,插入 了模拟信号插座7,这样一来,信号调理模块4就与数据采集模块5连接上了。经过信号调 理模块4的模拟信号可以送入数据采集模块5完成测量记录。
[0021] 模拟信号槽位包括了高质量的双极性模拟电源供电、包括8路并行模拟单端信号 接口、包括1路巡检模拟单端信号接口、包括4对扫描时钟接口、包括Rs485和SPI双通讯 接口。
[0022] 高度集成的系统 前文提到,PVIB总线,集成度很高,在一个标准19英寸4U结构内,提供16对功能模块 槽,最多可支持112路信号调理、数据采集通道,以及3个扩能扩展槽,可实现高速数据存 储,高速DSP数据分析应用等等。具体实现方式如下。
[0023] 图5是以PVIB标准设计的一块母板。主要槽位有16对模拟信号槽位、16个数字 信号槽位以及3个功能扩展槽位。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1