基于处理器的自检测、异常时复位系统的制作方法

文档序号:8771037阅读:255来源:国知局
基于处理器的自检测、异常时复位系统的制作方法
【技术领域】
[0001]本实用新型涉及一种自检测和异常时复位系统,特别是涉及一种基于处理器的自检测、异常时复位系统。
【背景技术】
[0002]处理器作为电子产品的核心,运行过程中存在各种异常的问题。在一些实时系统中,电子产品若异常没反应,会导致经济或其他损失。
[0003]处理器运行机制:由PC增量器计算出增量,并改变PC寄存器的值,根据这个值读取代码,进行处理。没有检测机制对PC这个运行机制进行检测,当PC寄存器的值不是期望值时,程序运行就失常了。
[0004]现在的处理器体积小,易受环境中温湿度、电磁场等因素的影响,使其在恶劣环境、或环境突变的情况下,运行容易异常,易受损坏。在正常运行中,也会因运行时处理数据异常、内部硬件异常等自身因素发生运行失常的情况。
[0005]现有的各种处理器,当受到环境因素,如芯片温度过高,处理器就会运行失常。或因自身因素发生运行失常,导致整个电子产品没有反应,必须重新上电或更换硬件。现有处理器中,程序运行靠PC指针指向程序地址,处理器读取该地址的内容进行运算,但是缺乏检测机制,当PC寄存器中的值不是期望值时,读取到错误代码时,就会发生运行异常,导致电子产品运行失常。
【实用新型内容】
[0006]本实用新型主要解决的技术问题是提供一种基于处理器的自检测、异常时复位系统,具有可靠性能高、反应速度快等优点,同时在处理器的自检测系统的应用及普及上有着广泛的市场前景。
[0007]为解决上述技术问题,本实用新型采用的一个技术方案是:
[0008]提供一种基于处理器的自检测、异常时复位系统,其包括:自检测模块、第一增量器、寄存器、处理器控制模块和处理器其他模块,所述自检测模块包括第二增量器、比较器和增量预存器,所述第二增量器和所述寄存器接收所述第一增量器发送的信息,且所述第二增量器对所述第一增量器发送的信息进行计算,所述增量预存器对所述第二增量器的计算结果进行保存,所述比较器获取并判断增量预存器中和第一增量器中的数值,所述比较器根据判断结果发送对应的指令信号给所述处理器控制模块,所述处理器控制模块利用所述处理器其他模块完成指令动作。
[0009]在本实用新型一个较佳实施例中,所述第一增量器分别与所述处理器控制模块和处理器其他模块相连接。
[0010]在本实用新型一个较佳实施例中,所述寄存器分别与所述处理器控制模块和处理器其他模块相连接。
[0011]本实用新型的有益效果是:保证处理器正常工作,不必在程序运行异常的情况下重新上电或更换硬件,在程序运行异常时,可以自动复位,使处理器运行时更加稳定,避免因环境因素或自身因素异常导致重新上电或更换硬件。
【附图说明】
[0012]为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:
[0013]图1是本实用新型的基于处理器的自检测、异常时复位系统一较佳实施例的结构示意图。
【具体实施方式】
[0014]下面将对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本实用新型的一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。
[0015]请参阅图1,本实用新型实施例包括:
[0016]一种基于处理器的自检测、异常时复位系统,其特征在于,包括:自检测模块、第一增量器、寄存器、处理器控制模块和处理器其他模块,所述自检测模块包括第二增量器、比较器和增量预存器,所述第二增量器和所述寄存器接收所述第一增量器发送的信息,且所述第二增量器对所述第一增量器发送的信息进行计算,所述增量预存器对所述第二增量器的计算结果进行保存,所述比较器获取并判断增量预存器中和第一增量器中的数值,所述比较器根据判断结果发送对应的指令信号给所述处理器控制模块,所述处理器控制模块利用所述处理器其他模块完成指令动作。
[0017]在本实用新型一个较佳实施例中,所述第一增量器分别与所述处理器控制模块和处理器其他模块相连接。
[0018]在本实用新型一个较佳实施例中,所述寄存器分别与所述处理器控制模块和处理器其他模块相连接。
[0019]一种基于处理器的自检测、异常时复位系统的实现方法,其步骤包括:
[0020]当第一增量器第一次更新程序地址时,将第一增量器的程序地址信息发送给第二增量器;
[0021]第二增量器对程序地址信息进行预增量,得出下一步要执行的程序地址,计算出下一步程序地址;
[0022]将下一步程序地址存入增量预存器中;
[0023]当第一增量器第二次更新程序地址后,比较器同时读取增量预存器中的下一步程序地址和第一增量器中的第二次程序地址信息;
[0024]比较器对下一步程序地址和第二次程序地址信息进行对比;
[0025]如果下一步程序地址和二次动作信息的值不相同,则判断为程序运行异常,并发送信号给处理器控制模块,由处理器控制模块完成处理器复位动作。
[0026]本实用新型基于处理器的自检测、异常时复位系统的有益效果是:保证处理器正常工作,不必在程序运行异常的情况下重新上电或更换硬件,在程序运行异常时,可以自动复位,使处理器运行时更加稳定,避免因环境因素或自身因素异常导致重新上电或更换硬件。
[0027]以上所述仅为本实用新型的实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书内容所作的等效结构或等效流程变换,或直接或间接运用在其它相关的技术领域,均同理包括在本实用新型的专利保护范围内。
【主权项】
1.一种基于处理器的自检测、异常时复位系统,其特征在于,包括:自检测模块、第一增量器、寄存器、处理器控制模块和处理器其他模块,所述自检测模块包括第二增量器、比较器和增量预存器, 所述第二增量器和所述寄存器接收所述第一增量器发送的信息,且所述第二增量器对所述第一增量器发送的信息进行计算,所述增量预存器对所述第二增量器的计算结果进行保存,所述比较器获取并判断增量预存器中和第一增量器中的数值,所述比较器根据判断结果发送对应的指令信号给所述处理器控制模块,所述处理器控制模块利用所述处理器其他丰旲块完成指令动作。
2.根据权利要求1所述的基于处理器的自检测、异常时复位系统,其特征在于,所述第一增量器分别与所述处理器控制模块和处理器其他模块相连接。
3.根据权利要求1所述的基于处理器的自检测、异常时复位系统,其特征在于,所述寄存器分别与所述处理器控制模块和处理器其他模块相连接。
【专利摘要】本实用新型公开了一种基于处理器的自检测、异常时复位系统,包括:自检测模块、第一增量器、寄存器、处理器控制模块和处理器其他模块,所述自检测模块包括第二增量器、比较器和增量预存器。通过上述方式,本实用新型基于处理器的自检测、异常时复位系统,保证处理器正常工作,不必在程序运行异常的情况下重新上电或更换硬件,在程序运行异常时,可以自动复位,使处理器运行时更加稳定,避免因环境因素或自身因素异常导致重新上电或更换硬件。
【IPC分类】G06F1-24, G06F11-22
【公开号】CN204480170
【申请号】CN201520133989
【发明人】金阿坚, 张飞飞, 卢孟
【申请人】江苏邦融微电子有限公司
【公开日】2015年7月15日
【申请日】2015年3月10日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1