基于FreescaleiMX28系列芯片的嵌入式系统核心板的制作方法

文档序号:9067476阅读:267来源:国知局
基于Freescale iMX28系列芯片的嵌入式系统核心板的制作方法
【技术领域】
[0001]本实用新型涉及使用数字处理装置的程序控制系统,尤指一种基于Freescale?ΜΧ28系列芯片的嵌入式系统核心板。
【背景技术】
[0002]处理器及其存储系统是嵌入式系统的核心部分。为了实现模块化设计和降低成本,通常会把处理器及其存储系统设计成一个核心模块。Freescale iMX28系列ARM处理器和DDR2 SDRAM系统是对传统单片机系统的进一步发展,Freescale iMX28芯片系统集成度高,拥有丰富的硬件资源和处理速度,对单片机系统设计和开发提供了很大的便捷性;但现有技术的Freescale ?ΜΧ28系列处理器的核心板普遍存在体积大、可靠稳定性差、EMI/EMC指标差等缺点,从而使整个嵌入式系统的稳定性、可靠性得不到保障,影响整体性能。

【发明内容】

[0003]针对现有技术的缺点,本实用新型的目的在于提供一种基于Freescale iMX28芯片的嵌入式系统核心板。
[0004]本实用新型解决其技术问题所采用的技术方案是:提供一种基于Freescale?ΜΧ28芯片的嵌入式系统核心板,包括iMX28系列的ARM处理器,ARM处理器用DDR2 SDRAM和NAND Flash为存储系统,其特征在于:所述ARM处理器与硬件看门狗(Watchdog)电路、JTAG电路、第一双排插针、第二双排插针以及电源供电电路连接。
[0005]本实用新型的有益效果是:体积小、可靠稳定、EMI/EMC指标好。
【附图说明】
[0006]下面结合附图对本实用新型作进一步的描述。
[0007]图1是本实用新型的结构方框示意图。
[0008]图2是看门狗模块的流程图。
【具体实施方式】
[0009]参见附图,本实用新型一种基于Freescale iMX28芯片的嵌入式系统核心板,包括?ΜΧ28系列的ARM处理器1,ARM处理器I用DDR2 SDRAM 4和NAND Flash 2为存储系统,其特征在于:所述ARM处理器与硬件的看门狗(Watchdog)电路3、第一双排插针5、第二双排插针6、JTAG电路8以及电源供电电路7连接。
[0010]参见图2,在本实用新型的实施例中,硬件看门狗电路采用CPLD技术,通过一个UART接口与Freescale ?ΜΧ28处理器连接,Freescale ?ΜΧ28处理器通过指令打开或关闭看门狗功能。当Freescale iMX28处理器正常工作时,每隔一定的时间通过UART发送喂狗指令,看门狗电路的计数器会清零;当Freescale ?ΜΧ28处理器死机时,不会继续发送喂狗指令,当超出看门狗模块设定的时间阈值时,看门狗模块会自动发出系统复位信号,使处理器复位。
【主权项】
1.一种基于Freescale ?ΜΧ28芯片的嵌入式系统核心板,包括iMX28系列的ARM处理器,ARM处理器用DDR2 SDRAM和NAND Flash为存储系统,其特征在于:所述ARM处理器与硬件的看门狗电路、第一双排插针、第二双排插针、JTAG电路以及电源供电电路连接。
【专利摘要】一种基于Freescale iMX28芯片的嵌入式系统核心板,包括iMX28系列的ARM处理器,ARM处理器用DDR2 SDRAM 和NAND Flash 为存储系统,其特征在于:所述ARM处理器与硬件的看门狗电路、第一双排插针、第二双排插针、JTAG电路以及电源供电电路连接。其优点是体积小、可靠稳定、EMI/EMC指标好。
【IPC分类】G06F15/78
【公开号】CN204719750
【申请号】CN201520393649
【发明人】张云超, 潘明刚, 王鹏, 石辉, 伍锡利, 邓国平
【申请人】深圳桥通通信技术有限公司, 青岛桥通物联科技有限公司
【公开日】2015年10月21日
【申请日】2015年6月10日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1