一种POS机、双显POS机及其MIPI屏驱动电路的制作方法

文档序号:15150204发布日期:2018-08-10 20:56阅读:来源:国知局

技术特征:

1.一种应用在POS机上的MIPI屏驱动电路,与POS机的CPU和MIPI屏连接,其特征在于,所述MIPI屏驱动电路包括转换模块、输出模块和时序模块,所述时序模块为转换模块提供时序信号,所述转换模块将从POS机的CPU输出的HDMI信号转换成MIPI信号,通过输出模块输出给POS机的MIPI屏液晶面板,驱动所述MIPI屏显示。

2.根据权利要求1所述的应用在POS机上的MIPI屏驱动电路,其特征在于,所述转换模块包括转换芯片,所述转换芯片的MIPI_CP端、MIPI_CN端、MIPI_D0P端、MIPI_D0N端、MIPI_D1P端、MIPI_D1N端、MIPI_D2P端、MIPI_D2N端、MIPI_D3P端、MIPI_D3N端连接输出模块,所述转换芯片的HDMI_CP端、HDMI_CN端、HDMI_D0P端、HDMI_D0N端、HDMI_D1P端、HDMI_D1N端、HDMI_D2P端、HDMI_D2N端接收从POS机的CPU输出的HDMI信号。

3.根据权利要求2所述的应用在POS机上的MIPI屏驱动电路,其特征在于,所述输出模块包括第一电阻、第二电阻、第三电阻、第四电阻、第五电阻、第六电阻、第七电阻、第八电阻、第九电阻和第十电阻,所述第一电阻的一端、第二电阻的一端、第三电阻的一端、第四电阻的一端、第五电阻的一端、第六电阻的一端、第七电阻的一端、第八电阻的一端、第九电阻的一端、第十电阻的一端分别一一对应连接所述转换芯片的MIPI_CP端、MIPI_CN端、MIPI_D0P端、MIPI_D0N端、MIPI_D1P端、MIPI_D1N端、MIPI_D2P端、MIPI_D2N端、MIPI_D3P端、MIPI_D3N端,所述第一电阻的另一端、第二电阻的另一端、第三电阻的另一端、第四电阻的另一端、第五电阻的另一端、第六电阻的另一端、第七电阻的另一端、第八电阻的另一端、第九电阻的另一端、第十电阻的另一端分别一一对应连接MIPI屏液晶面板的MIPI_CP端、MIPI_CN端、MIPI_P0端、MIPI_N0端、MIPI_P1端、MIPI_N1端、MIPI_P2端、MIPI_N2端、MIPI_P3端、MIPI_N3端。

4.根据权利要求2所述的应用在POS机上的MIPI屏驱动电路,其特征在于,所述时序模块包括第一电容、第二电容、第三电容、第四电容、第十一电阻、第十二电阻、第十三电阻、第十四电阻、第十五电阻、第十六电阻、缓冲芯片、第一有源晶振器和第二有源晶振器,所述第十一电阻的一端连接所述转换芯片的REFCLK端,所述第十一电阻的另一端连接缓冲芯片的第6脚,所述缓冲芯片的第5脚连接+V1P8供电端、也通过第三电容接地,所述缓冲芯片的第3脚连接第一有源晶振器的第3脚、也通过第二电容接地,所述缓冲芯片的第2脚接地,所述第十二电阻的一端连接所述缓冲芯片的第1脚和第4脚,所述第十二电阻的另一端连接第一有源晶振器的第1脚,第一有源晶振器的第1脚通过第一电容接地,所述第一有源晶振器的第3脚通过第二电容接地,所述第一有源晶振器的第2脚和第4脚接地,所述第十三电阻与缓冲芯片的第3、4脚并联;所述第十四电阻的一端连接转换芯片的REFCLK端,所述第十四电阻的另一端连接第二有源晶振器的第3脚,所述第二有源晶振器的第4脚连接VCC供电端、也通过第四电容接地,所述第二有源晶振器的第1脚通过第十五电阻连接VCC供电端、也通过第十六电阻接地,所述第二有源晶振器的第2脚接地。

5.根据权利要求2所述的应用在POS机上的MIPI屏驱动电路,其特征在于,所述转换芯片采用TC358779系列的集成芯片。

6.根据权利要求4所述的应用在POS机上的MIPI屏驱动电路,其特征在于,所述缓冲芯片采用NL27WZ系列的集成芯片。

7.一种POS机,包括CPU和MIPI显示屏,其特征在于,还包括权利要求1至6任意一项所述的应用在POS机上的MIPI屏驱动电路,所述MIPI屏驱动电路与CPU和MIPI显示屏连接。

8.一种双显POS机,包括CPU、EDP屏和MIPI屏,其特征在于,还包括权利要求1至6任意一项所述的应用在POS机上的MIPI屏驱动电路,所述EDP屏与CPU连接,所述MIPI屏驱动电路与CPU和MIPI屏连接。

9.根据权利要求8所述的双显POS机,其特征在于,所述EDP屏包括EDP屏液晶面板,所述EDP屏液晶面板包括第一静电阻抗器、第二静电阻抗器和第三静电阻抗器,所述第一静电阻抗器的第6、7脚分别接收来自CPU的DISPLAY_TX3_DN信号和DISPLAY_TX3_DP信号,所述第一静电阻抗器的第9、10脚分别接收来自CPU的DISPLAY_TX2_DN信号和DISPLAY_TX2_DP信号,所述第二静电阻抗器的第6、7脚分别接收来自CPU的DISPLAY_TX1_DN信号和DISPLAY_TX1_DP信号,所述第二静电阻抗器的第9、10脚分别接收来自CPU的DISPLAY_TX0_DN信号和DISPLAY_TX0_DP信号,所述第三静电阻抗器的第9、10脚分别接收来自CPU的DISPLAY_TCK_DN信号和DISPLAY_TCK_DP信号。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1