每CPU插座具有附加存储器模块插槽的扩展平台的制作方法

文档序号:17440021发布日期:2019-04-17 04:38阅读:158来源:国知局
每CPU插座具有附加存储器模块插槽的扩展平台的制作方法

实施例总体上涉及电子装置中的计算机平台配置,其包括印刷电路板以及位于其上的元件。



背景技术:

在高级计算机平台的开发中,存储器带宽的优化变得越来越重要。一种类型的计算机平台包括服务器平台中的具有堆叠母板的堆叠母板设置,所述设置包括上板和下板。母板均可以包括两个中央处理单元(cpu),它们均位于cpu插座中,其中,cpu位于用于容纳诸如双列直插式存储器模块(dimm)的存储器的多个存储器模块插槽(也成为插座)的组之间。多个存储器模块插槽的每个组可以包括多达四个dimm,以使每个cpu可以耦合至多达八个dimm。母板上的其他特征可以包括常规特征,例如,风扇以及输入/输出连接。计算机平台还包括位于与堆叠母板的端部相邻的硬盘驱动器托架中的硬盘驱动器组。

本领域需要提高存储器带宽,以改善计算机性能。

附图说明

将参考附图以举例的方式描述实施例,其中,类似的附图标记可以指代类似的元件。

图1示出了根据某些实施例的包括印刷电路板的计算机平台配置。

图2示出了根据某些实施例的cpu和存储器模块架构。

图3示出了根据某些实施例的具有包括位于其上的cpu和dimm的元件的母板。

图4示出了根据某些实施例的包括两个由堆叠母板构成的组的系统配置。

图5示出了根据某些实施例的操作的流程图。

图6示出了根据某些实施例的系统配置。

图7示出了根据某些实施例的操作的流程图。

具体实施方式

上文的背景技术部分中讨论的堆叠母板计算机平台配置包括与板的端部相邻的硬盘驱动器托架。位于托架中的硬盘驱动器可以被尺寸设定为具有与两个堆叠板(具有位于其上的cpu和dimm)的高度大致相同的高度。某些实施例利用可以延伸到在早前的常规系统中应当是驱动器托架的位置中的印刷电路板(pcb)(例如,母板)。通过扩展母板,可以将附加的存储器模块插槽(例如,dimm插槽)安置于母板上,并且使用该附加的存储器模块插槽来提供附加的存储器带宽。

在说明书中提到“实施例”、“某些实施例”等指示所描述的实施例可包括特定特征、结构或特性,但未必每个实施例都包括该特定特征、结构或特性。此外,这种短语未必指代同一实施例。某些实施例涉及平台配置。实施例既包括装置又包括方法。

某些实施例涉及包括印刷电路板的计算机平台,所述印刷电路板被配置为包括较高数量的用于接纳存储器部件(例如,dimm)的存储器模块插槽。较高数量的dimm的使用能够得到较大的存储器带宽和提高的性能。某些实施例包括使用延伸到计算机平台中的在常规系统中限定硬盘驱动器托架的位置中的板。这种板则包括多个附加的用于接纳存储器部件(例如,dimm)的存储器模块插槽。附加的存储器插槽使板上的每个cpu能够利用更多的dimm,并且提高存储器带宽和性能。

某些实施例包括使用包括三行元件的pcb(例如,母板),所述三行元件中包括的第一行元件包括安置于存储器模块插槽的两组之间的cpu插座。母板还包括第二行元件,第二行元件包括安置于存储器模块插槽的两组之间的cpu插座。母板还包括第三行元件,第三行元件包括存储器模块插槽的更大的组。第三行元件可以不包括任何cpu,并且可以包括被配置为与第一行cpu插座相互作用的一些存储器模块插槽、以及被配置为与第二行cpu插座相互作用的其他存储器模块插槽。cpu可以被插入到cpu插座中,并且存储器模块(例如,dimm)可以被插入到存储器模块插槽中。

某些实施例中可以利用包括各种各样的dimm的存储器模块。在某些实施例中,使用高速输入/输出(hsio)链路(即,互连、总线等)将数据从存储器模块传输至cpu。

某些实施例涉及设备配置,并且某些实施例涉及工艺操作。

下文将参考附图,其中,可以为类似的结构提供类似的附图标记。为了最清楚地示出各种实施例的结构,本文包括的附图包括对某些结构的示意性表示。因而,所制作的结构的实际外观可能看起来不同,但是仍然并入了所例示的实施例的所要求保护的结构。此外,附图可能仅示出了理解所例示的实施例所需的结构。为了保持附图的清楚性,可能未包括本领域已知的附加结构。

图1示出了在计算机组件中使用的印刷电路板(pcb)10的实施例。pcb10限定了端部2和端部4之间的长度,并且限定了侧面6和侧面8之间的宽度。图1中的pcb10具有大于宽度的长度。pcb10包括被配置为在其中接纳cpu的第一和第二中央处理单元(cpu)插座12a、12b。pcb10还包括多个存储器模块插槽14a1-14a8、14b1-14b8以及14c1-14c16。在某些实施例中,cpu插座12a、12b中的每者可以与十六个存储器模块插槽相互作用。图1所示的pcb10配置在侧面6和侧面8之间包括处于pcb10的第一区域中的第一行元件,所述第一行元件包括被安置于cpu插座12a的左侧的存储器模块插槽14a1-14a4以及被安置于cpu插座12a的右侧的存储器模块插槽14a5-14a8。类似地,pcb10的第二区域中的第二行元件在侧面6和侧面8之间包括被安置于cpu插座12b的左侧的存储器模块插槽14b1-14b4以及被安置于cpu插座12b的右侧的存储器模块插槽14b5-14b8。pcb10的第三区域中的第三行元件在侧面6和侧面8之间包括存储器模块插槽14c1-14c16。第二行元件被安置于第一行元件和第三行元件之间。

cpu插座12a可以电耦合至八个存储器模块插槽,例如,安置于第一行元件中的存储器模块插槽14a1-14a8以及来自第三行元件的存储器模块插槽中的八个存储器模块插槽(例如,存储器模块插槽14c1-14c8)。cpu插座12b可以类似地电耦合至被安置于第一行元件中的八个存储器模块插槽14b1-14b8以及来自第三行元件的存储器模块插槽中的八个存储器模块插槽(例如,存储器模块插槽14c9-14c16)。

pcb10还可以包括接近pcb10的端部的其中可以制作诸如外部输入/输出连接的其他特征的位置16、18。这种输入/输出连接可以包括任何连接,包括但不限于以太网连接、usb连接和视频连接。在pcb10上还可以存在其他类型的特征,包括但不限于板管理硬件和布线。

图2示出了根据某些实施例的示出与图1中的pcb10类似的pcb20上的第一和第二cpu与存储器模块(例如,dimm)的相互作用的框图。从图2所示的实施例中可以看出,pcb可以包括三行元件,其中,第一行包括第一cpu22a以及多个dimm24a1-24a8,第二行元件包括第二cpu22b以及多个dimm24b1-24b8,并且第三行元件包括多个dimm24c1-24c16。

dimm24a1-24a16通过链路28a耦合至存储器控制器26a,并且dimm24b1-24b16通过链路28b耦合至存储器控制器26b。链路28a、28b可以包括一条或多条信道,可以通过所述信道输送数据。在某些实施例中,存储器控制器26a、26b可以被集成到cpu22a、22b。在某些实施例中,链路28a、28b可以在数据到达存储器控制器26a、26b之前将数据从dimm发送至另一dimm。在某些实施例中,可以使用菊链配置。某些实施例还可以利用链路28a、28b以使得来自dimm的数据在其被传输至存储器控制器26a、26b时不通过任何其他dimm。应当认识到,dimm与cpu之间的电连接可以与图2所示的电连接存在差异,并且可以包括多条通道,所述通道中的每者能够在存储器模块和cpu之间运输数据。此外,可以通过穿过pcb20并且耦合(通过包括但不限于引脚连接和/或球栅阵列连接的多种连接)至cpu的三维通路中的各个层对dimm和cpu之间的连接进行布线。

如上文所指出的,在某些实施例中,可以通过能够实现每秒数千兆比特的每引脚传送速率的hsio链路来实现存储器模块和cpu之间的链路。当前,hsio链路能够实现每秒至少5千兆比特的每引脚传送速率。在某些实施例中,使用每秒至少10千兆比特的每引脚传送速率。某些实施例可以利用大约每秒10千兆比特到大约每秒50千兆比特的每引脚传送速率。hsio链路可以通过在某些实施例中可以安置于cpu24、26中的每者中的hsio接口29a、29b通信耦合至cpu。hsio接口29a、29b可以是存储器控制器26a、26b的部分或者可以与之分开。hsio接口技术的示例包括但不限于pci-express接口、完全缓冲的dimm接口、可缩放存储器接口(smi)以及点对点接口,例如,的quickpath技术以及的ultrapath技术。在某些实施例中,hsio链路可以是包括多条通道的高速串行接口,所述通道中的每者可以在存储器模块和cpu之间运输数据。hsio链路可以使用发射器和接收器处的时钟不同步的串行通信。例如,时钟可以是从数据流中导出的,假设有足够的编码。hsio可以使用差分信号发送,其中,发送具有相反极性的信号+和信号-。这样做有助于当在接收器处只感测到信号差异(差分)时去除共模噪声。hsio链路可以在发射器和接收器中的任一者或两者处使用多级放大器以及多重均衡。

在某些实施例中,可以使用相同类型的输入/输出链路将所有的存储器模块耦合至cpu。类似地,在某些实施例中,可以将相同类型的存储器模块安置于存储器模块插槽中。实施例也可以在存储器模块插槽中包括不同类型的输入/输出链路和/或不同类型的存储器模块。输入/输出链路和/或存储器模块的这种混合可能带来某些设计复杂性,而这些复杂性在为所有的存储器模块使用相同类型的输入/输出链路和存储器模块时是不存在的。

实施例可以利用各种各样的存储器类型,包括但不限于各种各样的dimm(具有变化的引脚尺寸)并且使用各种各样的技术,包括但不限于诸如dram(动态随机存取存储器)的易失性存储器技术(例如,jedecddr4)和非易失性存储器(例如,可字节寻址的三维交叉点存储器)。

易失性存储器需要电力来保持由介质存储的数据的状态。易失性存储器的示例可以包括但不限于各种类型的随机存取存储器(ram),例如动态随机存取存储器(dram)和静态随机存取存储器(sram)。可以在如dimm的存储器模块中使用的dram的类型是同步动态随机存取存储器(sdram)。在某些实施例中,至少一些存储器模块的dram可以符合jedec颁布的标准,例如,针对双数据率(ddr)sdram的jesd79f、针对ddr2sdram的jesd79-2f、针对ddr3sdram的jesd79-3f或者针对ddr4sdram的jesd79-4a(可在www.jedec.org获得这些标准)。

非易失性存储器不需要电力来保持由介质存储的数据的状态。非易失性存储器的示例可以包括但不限于下述选项中的一者或多者:固态存储器(例如,平面或者3dnand闪速存储器或nor闪速存储器)、三维交叉点存储器、磁阻随机存取存储器(mram)、使用硫系化物相变材料(例如,硫系玻璃)的存储装置、可字节寻址的非易失性存储器装置、铁电存储器、硅-氧化物-氮化物-氧化物-硅(sonos)存储器、聚合物存储器(例如,铁电聚合物存储器)、铁电晶体管随机存取存储器(fe-tram)、奥氏存储器、纳米线存储器、电可擦可编程只读存储器(eeprom)、其他各种类型的非易失性随机存取存储器(ram)和磁存储存储器。上文列举的存储器类型中的某些类型可以与所列举的其他存储器类型重叠。

在某些实施例中,三维交叉点存储器可以包括无晶体管可堆叠交叉点架构,其中,存储器单元落在字线和位线的相交处,并且可单独寻址。所述架构可以形成具有被叠置成多层的存储器单元的三维结构。比特存储可以基于体电阻的变化。

在某些实施例中,利用非易失性存储器的一个或多个存储器模块可以符合电子器件工程联合委员会(jedec)公布的一种或多种标准,例如jesd218、jesd219、jesd220-1、jesd223b、jesd223-1或者其他适当标准(可在www.jedec.org获得文中引用的jedec标准)。

某些实施例可以利用每cpu插座16个dimm。某些实施例可以包括全部为相同存储器类型(例如,全部为包括但不限于ddr4的易失性存储器,或者全部为包括但不限于三维交叉点存储器的非易失性存储器)的dimm,或者可以包括不同种类。在某些实施例中,离cpu较远的dimm由于dimm与cpu之间的距离的原因而可以使用上文讨论的hsio。例如,在一个实施例中,图2中的dimm可以被配置为具有是ddr4存储器的dimm24a1-24a8和24b1-24b8、以及是三维交叉点存储器的dimm24c1-24c16。在另一个实施例中,所有的dimm可以是三维交叉点存储器。在另一个实施例中,所有的dimm可以是诸如ddr4的dram。dimm类型的其他组合也是可能的。

与常规dram和ddr4存储器技术不同,由非易失性存储器技术(例如,三维交叉点存储器)形成的dimm可以被配置为既充当存储装置,又充当存储器。结果,可以从系统中去除常规硬盘驱动器技术等(例如,固态驱动器(ssd)),从而扩充空间来提供附加的dimm,附加的dimm提供像硬盘驱动器一样的存储装置,并且还提供附加的主存储器。

如图1所示,某些实施例可以包括被安置为全部三行元件以相互平行(并且基本上平行于侧面6、8)的方式沿长度方向延伸的存储器模块插槽(以及诸如dimm的存储器模块),其中,存储器模块插槽14a1-14a4以及14a5-14a8按照相互平行的方式、并且还按照与存储器模块插槽14b1-14b4、14b5-14b8和14c1-14c16平行的方式沿长度方向延伸。此外,在某些实施例中,可以使存储器模块插槽的组相互对齐。例如,如图1所示,存储器模块插槽14a1-14a4沿长度方向与存储器模块插槽14b1-14b4以及存储器模块插槽14c1-14c4对齐。类似地,存储器模块插槽14a5-14a8沿长度方向与存储器模块插槽14b5-14b8以及存储器模块插槽14c13-14c16对齐。此外,在某些实施例中,cpu插座12a和12b(以及cpu)可以沿长度方向对齐。元件对齐的这种配置允许空气(或者其他气体)有效率地流动,从而在操作期间使元件冷却。例如,如图1所示,可以将气流15引导为沿第三行元件的长度方向、之后沿第二行元件和第一行元件的长度方向流动。元件之间的间隙允许空气有效率地流动通过系统。

图3示出了包括与pcb10类似的母板30的实施例,所述母板30包括被布置成三行的cpu和dimm元件。第一行包括安置于母板30的中央部分中、在dimm34a1-34a4和dimm34a5-34a8之间的cpu32a。第二行包括安置于母板30的中央部分中、在dimm34b1-34b4和dimm34b5-34b8之间的cpu32b。第三行包括dimm34c1-34c16并且没有cpu位于该行中。实施例可以在各行的每者中包括与图3所示的不同数量的dimm或cpu。例如,第三行可以被配置为包括安置于母板30的中央部分中、与cpu32a和32b对齐的cpu,其中,dimm被安置于第三行中的cpu的两侧。母板30还可以包括其他特征,例如,安置于母板30的端部附近的外部输入/输出连接36、38。这样的输入/输出连接可以包括任何连接,其包括但不限于以太网连接、usb连接和视频连接。在母板30上还可以存在其他类型的特征,包括但不限于板管理硬件和布线。

此外,图3的实施例包括按照与图1中的存储器模块插槽和cpu插座类似的方式沿长度方向对齐的dimm和cpu,其中,cpu32a和32b沿母板30的长度方向对齐。dimm34a1-34a4、34b1-34b4以及34c1-34c4沿长度方向相互对齐,dimm34a5-34a8、34b5-34b8以及34c13-34c16也沿长度方向相互对齐。此外,在图3的实施例中,所有的dimm都可以相互平行。

图4示出了可以在(例如)计算系统中利用的被配置为具有两组各由两个母板构成的堆叠体的四个母板40a、40b、40c和40d的实施例。母板40a-40d可以包括与上文联系图3描述的类似的元件布局。在某些实施例中,母板40a-40d可以是半宽母板,因而它们在诸如2u(两单元)服务器机架(机箱)的常规机箱中能够横跨装配两个,并且沿高度装配两个。两组堆叠母板40a、40b、40c和40d可以如图4中被并排安置,并且可以通过间隙41分开,诸如电源的部件可以被安置在间隙41中。其他配置也是可能的。在某些实施例中,母板可以具有大约26英寸到大约30英寸的长度,更具体而言可以具有大约27.5英寸到大约29英寸的长度。某些实施例可以具有大约6英寸到大约9英寸的宽度,更具体而言,可以具有大约6.5英寸到大约7.5英寸的宽度。

图5示出了根据某些实施例的包括在计算系统中使用的pcb的形成的操作的流程图。方框51是将第一cpu插座安置于pcb的第一区域中的第一存储器区和第二存储器区之间。方框53是将第二cpu插座安置于pcb的第二区域中的第三存储器区和第四存储器区之间,例如,如图1中所示。方框55是将第五存储器区安置于第三区域中,并且第二区域位于第一区域和第三区域之间。所有的存储器区可以被配置为包括存储器模块插槽,所述存储器模块插槽被配置为接收存储器模块(例如,dimm)。cpb上的区域被安置为使得第二区域位于第一区域和第三区域之间。在某些实施例中,第三区域可以包括存储器模块插槽并且不包括cpu插座,例如,如图1中所示。这种配置允许第三区域包括比第一区域或第二区域更多的存储器模块插槽。方框57是将cpu安置于第一cpu插座中,以及将cpu安置于第二cpu插座中。方框59是将dimm模块安置于第一、第二、第三、第四和第五存储器区中。各种实施例可以省略某些操作,或者可以添加附加的和/或修改的操作。

例如,在某些实施例中,所有的三个区域处于pcb上。在其他实施例中,有可能第三区域被安置于另一pcb上或者其他支持结构上并与所述pcb的第二区域相邻。例如,如图6所示,pcb60包括位于其上的两行元件,其中,每一行包括被安置于区64之间的区62,区62包括处于插座中的cpu,区64包括处于存储器模块插槽中的dimm。可以是另一pcb的结构61被设置为与pcb60相邻,并且包括包含处于存储器模块插槽中的dimm的区64。可以使用各种各样的适当连接将结构61联接至pcb60。

图7示出了根据某些实施例的用于形成计算机系统的操作的流程图。方框71包括提供多个母板,每个母板包括第一行、第二行和第三行,第一行包括安置于dimm的两组之间的cpu,第二行包括安置于dimm的两组之间的cpu,第三行包括dimm。母板的配置可以与上文描述的那些类似。方框73包括提供具有用于插入多个pcb的开口的计算系统,例如,具有单元开口的服务器机架。方框75包括将四个pcb安置于所述开口中作为两个各由两个堆叠母板构成的组。图4中示出了可以插入到计算系统的开口中的四个pcb的示例。各种实施例可以省略某些操作,或者可以向所述过程添加附加的操作。

示例

下文的示例涉及进一步的实施例。

示例1是一种用于容纳存储器模块的设备,其包括:包括第一行元件、第二行元件和第三行元件的印刷电路板(pcb);所述第一行元件包括被配置为容纳第一cpu的第一cpu插座、被配置为容纳至少一个存储器模块的第一存储器区、以及被配置为容纳至少一个存储器模块的第二存储器区,所述第一cpu插座被安置于所述第一存储器区和所述第二存储器区之间;所述第二行元件包括被配置为容纳第二cpu的第二cpu插座、被配置为容纳至少一个存储器模块的第三存储器区以及被配置为容纳至少一个存储器模块的第四存储器区,所述第二cpu插座被安置于所述第三存储器区和所述第四存储器区之间;并且所述第三行元件包括被配置为容纳至少一个存储器模块的第五存储器区;其中,所述第二行元件被安置于所述第一行元件和所述第三行元件之间。

在示例2中,示例1以及3-8中的任何一者的主题可以任选包括,被配置为容纳至少一个存储器模块的存储器区中的每者包括多个存储器模块插槽。

在示例3中,示例1-2以及4-8中的任何一者的主题可以任选包括,与第一存储器区、第二存储器区、第三存储器区或第四存储器区相比,所述第五存储器区包括更大数量的存储器模块插槽。

在示例4中,示例1-3以及5-8中的任何一者的主题可以任选包括,其中,第一存储器区、第二存储器区、第三存储器区和第四存储器区均被配置为接纳4个dimm;并且其中,第五存储器区被配置为接纳16个dimm。

在示例5中,示例1-4以及6-8中的任何一者的主题可以任选包括,其中,第一、第二、第三、第四和第五存储器区中的每者中的任何存储器模块插槽沿相互平行的方向在长度方向上延伸。

在示例6中,示例1-5以及7-8中的任何一者的主题可以任选包括,其中,所述印刷电路板包括半宽母板。

在示例7中,示例1-6以及8中的任何一者的主题可以任选包括,其中,所述印刷电路板包括处于第一cpu插座和第二cpu插座中的至少一个与第五存储器区之间的高速输入/输出(hsio)链路,所述hsio链路包括每引脚每秒至少5千兆比特的传送速率。

在示例8中,示例1-7中的任何一者的主题可以任选包括:被安置于存储器区中的每者中的至少一个dimm。

示例9是一种用于将印刷电路板配置为容纳存储器模块的方法,所述方法包括:将第一cpu插座安置于印刷电路板的第一区域的第一存储器区和第二存储器区之间,第一存储器区和第二存储器区被配置为接纳存储器模块;将第二cpu插座安置于所述印刷电路板的第二区域中的第三存储器区和第四存储器区之间,第三存储器区和第四存储器区被配置为接纳存储器模块;以及将第五存储器区安置于所述印刷电路板的第三区域中,所述第五存储器区被配置为接纳存储器模块;其中,所述印刷电路板的第二区域被安置于所述印刷电路板的所述第一区域和所述印刷电路板的所述第三区域之间。

在示例10中,示例9和示例11-14中的任何一者的主题可以任选包括,将第一、第二、第三、第四和第五存储器区配置为包括存储器模块插槽,其中,与第一存储器区、第二存储器区、第三存储器区或第四存储器区相比,所第五存储器区包括更大数量的存储器模块插槽。

在示例11中,示例9-10以及12-14中的任何一者的主题可以任选包括,将存储器区配置为使得:第一存储器区、第二存储器区、第三存储器区和第四存储器区均被配置为接纳4个dimm;并且所述第五存储器区被配置为接纳16个dimm。

在示例12中,示例9-11以及13-14中的任何一者的主题可以任选包括,将第一、第二、第三、第四和第五存储器区配置为包括沿相互平行的方向在长度方向上延伸的存储器模块插槽。

在示例13中,示例9-12以及14中的任何一者的主题可以任选包括,将所述印刷电路板配置为包括处于第一cpu插座和第二cpu插座中的至少一个与第五存储器区之间的高速输入/输出(hsio)链路,所述hsio链路包括每引脚每秒至少5千兆比特的传送速率。

在示例14中,示例9-13中的任何一者的主题可以任选包括将至少一个dimm安置于所述存储器区中的每者中。

示例15是一种用于安置双列直插式存储器模块的设备,其包括:印刷电路板(pcb);处于所述印刷电路板上的第一行元件,其包括安置于双列直插式存储器模块(dimm)的第一组和第二组之间的第一cpu;处于所述印刷电路板上的第二行元件,其包括安置于dimm的第三组和第四组之间的第二cpu;以及包括dimm的第五组的第三行元件,其中,所述第二行元件被安置于所述第一行元件和所述第三行元件之间。

在示例16中,示例15以及17-24中的任何一者的主题可以任选包括,其中,所述第三行元件包括比所述第一行元件数量更大数量的双列直插式存储器模块(dimm),并且其中,所述第三行元件包括比所述第二行元件数量更大数量的dimm。

在示例17中,示例15-16以及18-24中的任何一者的主题可以任选包括,其中,双列直插式存储器模块(dimm)的第一组和第二组均包括4个dimm;dimm的第三组和第四组均包括4个dimm;并且dimm的第五组包括16个dimm。

在示例18中,示例15-17以及19-24中的任何一者的主题可以任选包括,其中,双列直插式存储器模块(dimm)的第一、第二、第三、第四和第五组中的每一组中的dimm沿相互平行的方向在长度方向上延伸。

在示例19中,示例15-18以及20-24中的任何一者的主题可以任选包括,其中,所述印刷电路板包括半宽母板。

在示例20中,示例15-19以及21-24中的任何一者的主题可以任选包括:处于所述第一cpu与双列直插式存储器模块(dimm)的第五组中的dimm的第一子组之间的第一高速输入/输出(hsio)链路,所述hsio链路包括每引脚每秒至少5千兆比特的传送速率。

在示例21中,示例15-20以及22-24中的任何一者的主题可以任选包括,其中,第一行、第二行和第三行元件被安置于所述印刷电路板上。

在示例22中,示例1-21以及23-27中的任何一者的主题可以任选包括,其中,所述印刷电路板具有处于26英寸到30英寸的范围内的长度以及处于6英寸到9英寸的范围内的宽度。

在示例23中,示例1-22以及24-27中的任何一者的主题可以任选包括,其中,所述印刷电路板具有处于27.5英寸到29英寸的范围内的长度。

在示例24中,示例15-23中的任何一者的主题可以任选包括一种系统,其包括如示例15-23中的任何一者的设备,其中,所述印刷电路板是第一印刷电路板,所述系统包括:第二、第三和第四印刷电路板,它们均包括:处于所述印刷电路板上的第一行元件,其包括安置于双列直插式存储器模块(dimm)的第一组和第二组之间的第一cpu;处于所述印刷电路板上的第二行元件,其包括安置于dimm的第三组和第四组之间的第二cpu;以及包括dimm的第五组的第三行元件,其中,所述第二行元件被安置于所述第一行元件和所述第三行元件之间;

包括堆叠在所述第二印刷电路板上的第一印刷电路板的第一堆叠体;以及包括堆叠在所述第四印刷电路板上的第三印刷电路板的第二堆叠体;其中,所述第一堆叠体和所述第二堆叠体被并排安置。

在示例25中,示例1-8中的任何一者的主题可以任选包括,其中,所述pcb限定了长度和宽度,所述长度大于所述宽度,并且其中,所述第二行元件沿所述pcb的长度被安置于所述第一行元件和所述第三行元件之间。

在示例26中,示例9-14中的任何一者的主题可以任选包括,其中,执行安置以使得所述印刷电路板的第二区域沿所述pcb的长度被安置于所述印刷电路板的第一区域和所述印刷电路板的第三区域之间。

在示例27中,示例15-24中的任何一者的主题可以任选包括,其中,所述pcb限定了长度和宽度,所述长度大于所述宽度,并且其中,所述第二行元件沿所述pcb的长度被安置于所述第一行元件和所述第三行元件之间。

示例28是一种设备,包括:用于将第一cpu插座安置于印刷电路板的第一区域中的第一存储器区和第二存储器区之间的单元,第一存储器区和第二存储器区被配置为接纳存储器模块;用于将第二cpu插座安置于所述印刷电路板的第二区域中的第三存储器区和第四存储器区之间的单元,第三存储器区和第四存储器区被配置为接纳存储器模块;以及用于将第五存储器区安置于所述印刷电路板的第三区域中的单元,所述第五存储器区被配置为接纳存储器模块;并且其中,所述印刷电路板的第二区域处于所述印刷电路板的所述第一区域和所述印刷电路板的所述第三区域之间。

示例29是一种设备,包括用以执行如任何前述示例所述的方法的单元。

可以联系其他实施例(既包括设备实施例,又包括方法实施例)实施上文描述的实施例的各种特征。可以在一个或多个实施例中的任何地方使用所述示例中的细节。

在前文的描述中,出于使本公开简洁的目的,将各种特征组合到一起。不应将本公开的该方法解释为反映这样的意图,即,所主张保护的本发明的实施例需要比每个权利要求中所明确陈述的更多的特征。相反,如下述权利要求所反映的,本发明的主题所依托的特征可以少于单个所公开实施例的所有特征。因而,在此将下述权利要求并入到具体实施方式部分中,其中,每一权利要求本身代表单独的实施例。

虽然在上文中描述了并且在附图中示出了某些示例性实施例,但应当理解,这样的实施例仅仅为示例性的而非限制的,并且实施例不限于所示和所述的具体构造和布置,因为本领域的普通技术人员可以想到各种修改。在本文中可能使用诸如“第一”、“第二”等术语,其未必表示任何特定顺序、量或者重要性,而是用于将一个元件与另一元件区分开。诸如“上”、“下”、“顶部”、“底部”等的术语可以仅用于描述性目的,而不应被解释为具有限制性。可以按照各种位置和取向来制造、使用和包含实施例。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1