一种固定周期的ddr3控制方法

文档序号:9752240阅读:214来源:国知局
一种固定周期的ddr3控制方法
【技术领域】
[OO01 ]本发明涉及一种计算机内存的控制方法,特别是涉及一种固定周期的DDR3控制方法。
【背景技术】
[0002]传统的DDR3控制器是为了满足报文缓存操作设计的,DDR3控制器对读写的控制是依据读写命令的顺序以及需要缓存的报文大小来进行的,并使用FIF0(First Input FirstOutput,先入先出)或者RAM作为缓存,平衡报文的突发等情况;同时DDR3的刷新周期也是自动强制插入在读写命令中。这样,不同的报文其DDR3读写的时间是不可控的,时延数值偏大且在一个较大范围内动态变化。这种DDR3控制器无法实现基于DDR3的固定周期的流水线操作。
[0003]基于上述现有技术的缺陷,需要一种固定周期的DDR3控制方法。

【发明内容】

[0004]有鉴于现有技术的上述缺陷,本发明所要解决的技术问题是提供一种适合基于DDR3实现的统计、流表等流水线操作的方法。
[0005]为实现上述目的,本发明提供了一种固定周期的DDR3控制方法,其将对DDR3的访问周期分为处理周期和刷新周期,每个处理周期和刷新周期的时长为固定时长,使用循环计数器,对DDR3的访问的命令、数据信息在固定的时刻发出,在N个处理周期后,插入一个或两个刷新周期,其中N为正整数。
[0006]进一步地,每个处理周期包括一个读操作和一个写操作,读操作和写操作的数据长度为固定长度。例如,该读操作和写操作的数据长度可以为IK Bits0
[0007]进一步地,所述处理周期和所述刷新周期的时长由系统时钟决定。
[0008]本发明的有益效果是:本发明对DDR3读、写的周期是固定的,时延是固定的,DDR3的刷新周期也是固定的,非常适合基于DDR3实现的统计、流表等流水线操作。
【附图说明】
[0009 ]图1是根据本发明一具体实施例的示意图。
【具体实施方式】
[0010]下面结合附图和实施例对本发明作进一步说明:
[0011]如图1所示,一种固定周期的DDR3控制方法,使用循环计数器,对DDR3的访问的命令、数据信息在固定的时刻发出,并且在N个处理周期后固定插入I?2个刷新周期,N为正整数。本实施例中,将对DDR3的访问周期分为处理周期和刷新周期,每个处理周期包括一个读操作和一个写操作,读写数据长度为固定长度,该例子中为IK Bits;在N个处理周期后,插入I个或2个刷新周期,在本例子中插入2个刷新周期。每个处理周期和刷新周期的时长是固定的,其由系统时钟决定。在本实施例中为40个系统时钟的周期。基于此种原理设计的DDR3控制器,其读写周期、时延、刷新时刻等都是固定的,适合应用于统计、流表等流水线作业。
[0012]以上详细描述了本发明的较佳具体实施例。应当理解,本领域的普通技术人员无需创造性劳动就可以根据本发明的构思作出诸多修改和变化。因此,凡本技术领域中技术人员依本发明的构思在现有技术的基础上通过逻辑分析、推理或者有限的实验可以得到的技术方案,皆应在由权利要求书所确定的保护范围内。
【主权项】
1.一种固定周期的DDR3控制方法,其特征在于,将对DDR3的访问周期分为处理周期和刷新周期,每个处理周期和刷新周期的时长为固定时长,使用循环计数器,对DDR3的访问的命令、数据信息在固定的时刻发出,在N个处理周期后,插入一个或两个刷新周期,其中N为正整数。2.根据权利要求1所述的固定周期的DDR3控制方法,其特征在于,每个处理周期包括一个读操作和一个写操作,读操作和写操作的数据长度为固定长度。3.根据权利要求2所述的固定周期的DDR3控制方法,其特征在于,所述读操作和所述写操作的数据长度为IK Bits04.根据权利要求3所述的固定周期的DDR3控制方法,其特征在于,所述处理周期和所述刷新周期的时长由系统时钟决定。
【专利摘要】本发明公开了一种固定周期的DDR3控制方法,涉及一种计算机内存的控制方法,其将对DDR3的访问周期分为处理周期和刷新周期,每个处理周期和刷新周期的时长为固定时长,使用循环计数器,对DDR3的访问的命令、数据信息在固定的时刻发出,在N个处理周期后,插入一个或两个刷新周期,其中N为正整数。本发明对DDR3读、写的周期是固定的,时延是固定的,DDR3的刷新周期也是固定的,非常适合基于DDR3实现的统计、流表等流水线操作。
【IPC分类】G11C11/406, G11C11/4076
【公开号】CN105513632
【申请号】CN201510908518
【发明人】安丰军, 范海斌, 王晓龙
【申请人】北京浩瀚深度信息技术股份有限公司
【公开日】2016年4月20日
【申请日】2015年12月10日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1