硅台面半导体器件的pn结保护方法

文档序号:7106220阅读:493来源:国知局
专利名称:硅台面半导体器件的pn结保护方法
技术领域
本发明涉及一种半导体器件的PN结保护工艺技术领域,特别是硅台面半导体器件的PN结保护工艺。
背景技术
当今硅台面半导体器件的PN结保护工艺,是采用在硅片表面涂覆一层玻璃层,以达到保护PN结的作用。其工艺原理是将稀释剂和玻璃粉的混合液,均匀涂敷在完成了扩散工序待钝化的硅片的表面,再将硅片装入载片舟,推入扩散炉,升温至470°C,在O2气氛中焙烧20分钟后将载片舟拉出,去除表面多余的玻璃粉;然后将硅片装入载片舟,推入扩散炉,升温至820°C,在O2气氛中烧结20分钟后将载片舟拉出,取下硅片,PN结表面即覆盖了一层玻璃钝化层。该工艺的不足之处在于,由于玻璃层内的气泡的存在和玻璃层密度的、影响,玻璃层的厚度需要达到30 40 y m的厚度,方能达到钝化要求。由此带来了一些弊端,半导体器件在恶劣环境中,玻璃层内会产生裂纹,从而影响钝化质量。长期以来,在半导体器件制造领域,人们不断进行工艺创进,力求降低生产成本,提高产品的性价比。

发明内容
本发明的目的是提供一种可避免玻璃层出现裂纹的硅台面半导体器件的PN结保护方法。本发明技术方案包括以下步骤
1)在完成了扩散工序的硅片表面采用气相沉积法覆盖SIPOS(半绝缘多晶硅)薄膜,并采用掩膜的方法,去除多余的SIPOS薄膜,只在PN结表面保留SIPOS薄膜;
2)将玻璃粉的稀释混合液涂敷在硅片表面,低温焙烧后,去除多余的玻璃粉,再将硅片置于扩散炉内,在O2气氛中烧结。本发明采用半绝缘多晶硅(SIPOS)叠加玻璃钝化膜代替传统单一的玻璃钝化膜直接对台面半导体器件进行PN结表面保护的工艺方法,以提高钝化效果。本发明的工艺原理是通过步骤I ),将反应源气体汽化,以层流的方式进入反应室,到达被预先加热至反应温度的衬底。在衬底上方的层流层中,载气中的反应源分子穿过滞留层,分解并扩散至晶体表面,经物理和化学过程,可控地淀积到衬底上,形成需要的淀积层SIP0S,利用掩膜的方法,去除多余的SIP0S,在PN结表面保留一层SIP0S。通过步骤2),则在PN结部位留下玻璃粉,并在高温下烧结以形成玻璃钝化保护膜。本发明生产工艺过程所用的设备为CVD炉和通用的扩散炉,工艺成熟,操作简单,易于实施,利用SIPOS和融凝玻璃层的有效结合,实现了对半导体器件的PN结的保护。该工艺的发明,突破了传统的理念,利用SIPOS和玻璃层有机结合,提高了半导体器件的抗恶劣环境的能力。步骤I)中,将完成扩散和台面成型的硅片清洗干净并甩干后,装入载片舟,在CVD炉内温度为650±20°C的条件下,在无氧条件下,将SiH4、N2O的混合液进行汽化处理60±5分钟,然后将硅片载片舟拉出,取下硅片;再采用化学清洗剂对硅片进行清洗并甩干后,再在硅片的表面覆盖厚度为2 3iim的光刻胶,将硅片装入片架,并置于90±5°C的烘箱内处理30±5分钟,取出片架,选择性曝光、显影,再将硅片片架置于150±5°C的烘箱内处理30±5分钟后取出;再经腐蚀窗口、去除光光刻胶,则在硅片的PN结表面沉积了 SIPOS薄膜。在步骤I)中,利用无氧条件,在低压的情况下,将反应源气体(SiH4、N2O)汽化,以层流的方式进入反应室,到达被预先加热至反应温度的衬底。本发明经CVD炉处理后,在硅片上覆盖的SIPOS薄膜厚度为I 2iim。一定厚度的SIPOS薄膜利于沉积玻璃钝化保护膜。 本发明所述SiH4、N2O的混合液的混合投料质量比为85 90 10 15。本发明所述化学清洗剂由质量比为10 I I的順03、HF和冰乙酸混合组成。步骤2)中,采用化学清洗剂对硅片进行清洗并甩干后,在硅片的表面均匀涂敷玻璃粉的稀释混合液层,并装入载片舟,在炉内温度为470 ± 5°C的扩散炉中,在O2气氛中焙烧20±2分钟;再将载片舟拉出扩散炉,去除硅片表面多余的玻璃粉,再将硅片装上载片舟,置于炉内温度为820±5°C的扩散炉中,在O2气氛中烧结20±2分钟,然后取出硅片。步骤2)中使用的化学清洗剂的组分为氨水、双氧水和水,各成分的质量比为1:2:5。上述玻璃粉的稀释混合液由乙基纤维素和玻璃粉以2. 5 I的质量比混合组成。合适的混合比目的是保证涂覆在硅片表面的混合液有一定的粘度,以便于操作,并保证涂覆均匀,达到钝化保护的目的。为了控制玻璃钝化保护膜的厚度,在硅片的表面涂敷的玻璃粉的稀释混合液层的厚度为15 20iim。


图I为扩散片被覆盖SIPOS后的芯片结构示意图。图2为发明完成后的芯片结构不意。
具体实施例方式附图I中,I为扩散后在硅片表面形成的SiO2保护膜,2为淀积的SIPOS层保护膜。附图2中,I为扩散后在硅片表面形成的SiO2保护膜,2、3为淀积的SIPOS层保护膜,4、5为玻璃钝化层。一、准备玻璃粉的稀释混合液
将乙基纤维素和玻璃粉以2. 5 I的质量比充分混合均匀,形成玻璃粉的稀释混合液。二、准备SiH4、N2O的混合液
调节好SiH4、N20的流量阀,以保证质量比为85 90 10 15,先关闭放料阀门开关,待用。三、准备化学清洗剂
I、准备化学清洗A :将HN03、HF和冰乙酸以10 I I的质量比混合,形成化学清洗剂A。2、准备化学清洗剂B
将氨水、双氧水和水以I : 2 : 5的质量比混合,形成化学清洗B剂。四、准备腐蚀剂
将氢氟酸、氟化鞍和水以3 6 10的质量比混合,形成腐蚀剂。五、加工步骤
I、气相沉积SIPOS薄膜
将完成扩散和台面成型的硅片采用化学清洗剂A清洗干净并甩干后,装入载片舟,缓慢推入CVD炉,在炉内温度为650±20°C的条件下,采用无氧条件,对由SiH4、N2O的混合液 进行汽化处理60土5分钟,然后将硅片载片舟缓慢拉出,取下硅片。对硅片进行清洗并甩干后,再在硅片的表面覆盖厚度为2 3pm的光刻胶。将硅片装入片架,并置于90±5°C的烘箱内处理30±5分钟,取出片架,选择性曝光、显影,再将娃片片架置于150±5°C的烘箱内处理30±5分钟后取出。以腐蚀剂腐蚀出窗口 将硅片装入片架,并将片架放入温度在36土 TC的腐蚀剂中,加入配好的腐蚀剂,必须保证腐蚀剂的液面高于片架,并不断抖动片架,以保证腐蚀速度的均匀,待窗口内的SIPOS腐蚀干净后,取出片架,并用去离子水冲洗干净。去除光刻胶将片架置于硫酸和双氧水质量比为95 5的混合液中,并保持溶液的温度在120±5°C,并不断抖动片架,以保证去胶时气泡的及时排出,待硅片表面的光刻胶去除干净后,取出片架,并用去离子水冲洗干净、甩干。经过以上工艺则在硅片的PN结表面沉积了一层厚度为I 2iim的SIPOS薄膜。如图I所示。 2、制作玻璃钝化保护膜
采用化学清洗剂B对硅片进行清洗并甩干后,在硅片的表面均匀涂敷厚度为15 20 iim的玻璃粉的稀释混合液层,并装入载片舟,推入炉内温度为470±5°C的扩散炉中,在O2气氛中焙烧20 ±2分钟。结束后将载片舟拉出扩散炉,去除硅片表面多余的玻璃粉,再将硅片装上载片舟,推入炉内温度为820±5°C的扩散炉中,在O2气氛中烧结20±2分钟。结束后将载片舟拉出扩散炉,取下娃片,这样在娃片表面的PN结处就覆盖了一层15 20 ii m的玻璃钝化保护膜,产品如图2所示。五、效果比效
将经该发明工艺处理后的制品用于反向阻断三极闸流晶体管生产中,产品的击穿电压由原来的软击穿变成了硬击穿,电压值由原来的800伏,提高到现在的1100伏,极大限度地发挥了 PN结的击穿特性,产品的漏电流明显降低,达到了 IyA以下,玻璃层未见裂纹。
权利要求
1.硅台面半导体器件的PN结保护方法,其特征在于包括以下步骤 1)在完成了扩散工序的硅片表面采用气相沉积法覆盖SIPOS薄膜,并采用掩膜的方法,去除多余的SIPOS薄膜,只在PN结表面保留SIPOS薄膜; 2)将玻璃粉的稀释混合液涂敷在硅片表面,低温焙烧后,去除多余的玻璃粉,再将硅片置于扩散炉内,在O2气氛中烧结。
2.根据权利要求I所述硅台面半导体器件的PN结保护方法,其特征在于在所述步骤1)中,将完成扩散和台面成型的硅片清洗干净并甩干后,装入载片舟,在CVD炉内温度为650±20°C的条件下,无氧条件下,将SiH4、N2O的混合液进行汽化处理60±5分钟,然后将硅片载片舟拉出,取下硅片;再采用化学清洗剂对硅片进行清洗并甩干后,再在硅片的表面覆盖厚度为2 3 iim的光刻胶,将硅片装入片架,并置于90±5°C的烘箱内处理30±5分钟,取出片架,选择性曝光、显影,再将硅片片架置于150±5°C的烘箱内处理30±5分钟后取出;再经腐蚀窗口、去除光光刻胶,则在硅片的PN结表面沉积了 SIPOS薄膜。
3.根据权利要求2所述硅台面半导体器件的PN结保护方法,其特征在于经CVD炉处理后,在硅片上覆盖的SIPOS薄膜厚度为I 2iim。
4.根据权利要求2所述硅台面半导体器件的PN结保护方法,其特征在于所述SiH4、N20的混合液的混合投料质量比为85 90 10 15。
5.根据权利要求2所述硅台面半导体器件的PN结保护方法,其特征在于所述化学清洗齐U的组分为順03、HF和冰乙酸,各成分的质量比为10 : I : I。
6.根据权利要求I所述硅台面半导体器件的PN结保护方法,其特征在于在所述步骤2)中,采用化学清洗剂对硅片进行清洗并甩干后,在硅片的表面均匀涂敷玻璃粉的稀释混合液层,并装入载片舟,在炉内温度为470±5°C的扩散炉中,在O2气氛中焙烧20±2分钟;再将载片舟拉出扩散炉,去除硅片表面多余的玻璃粉,再将硅片装上载片舟,置于炉内温度为820±5°C的扩散炉中,在O2气氛中烧结20±2分钟,然后取出硅片。
7.根据权利要求6所述硅台面半导体器件的PN结保护方法,其特征在于所述化学清洗剂的组分为氨水、双氧水和水,各成分的质量比为1:2:5。
8.根据权利要求6所述硅台面半导体器件的PN结保护方法,其特征在于所述玻璃粉的稀释混合液由乙基纤维素和玻璃粉以2. 5 I的质量比混合组成。
9.根据权利要求6所述硅台面半导体器件的PN结保护方法,其特征在于在硅片的表面涂敷的玻璃粉的稀释混合液层的厚度为15 20 ii m。
全文摘要
硅台面半导体器件的PN结保护方法,涉及半导体器件的PN结保护工艺技术领域,在完成了扩散工序的硅片表面采用气相沉积法覆盖SIPOS薄膜,并采用掩膜的方法,去除多余的SIPOS薄膜,只在PN结表面保留SIPOS薄膜;再将玻璃粉的稀释混合液涂敷在硅片表面,低温焙烧后,去除多余的玻璃粉,再将硅片置于扩散炉内,在O2气氛中烧结。本发明采用半绝缘多晶硅(SIPOS)叠加玻璃钝化膜代替传统单一的玻璃钝化膜直接对台面半导体器件进行PN结表面保护的工艺方法,以提高钝化效果。
文档编号H01L21/56GK102779764SQ201210296649
公开日2012年11月14日 申请日期2012年8月21日 优先权日2012年8月21日
发明者周明, 王荣元, 穆连和, 顾理建 申请人:南通明芯微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1