一种具有阶梯浓度多晶硅侧墙结构的超结VDMOS器件的制作方法

文档序号:16890438发布日期:2019-02-15 23:01阅读:558来源:国知局
一种具有阶梯浓度多晶硅侧墙结构的超结VDMOS器件的制作方法

本发明属于半导体功率器件技术领域,具体涉及一种具有阶梯浓度多晶硅侧墙结构的超结vdmos器件。



背景技术:

功率mosfet(metal-oxide-semiconductorfield-effecttransistor即金属-氧化物-半导体场效应管)器件被广泛应用于功率集成领域,其击穿电压与导通电阻之间的矛盾是人们长期关注的焦点问题之一,并由此提出了一系列缓解该矛盾的方案,其中超结结构(superjunction)被认为是能够有效缓解该矛盾的结构之一。典型的常规超结vdmos器件如图1所示,1为n型衬底,2为p柱区,3为n型漂移区,有源顶层硅包括7为p+源区、8为n+源区、9为p-base区、10为栅氧区,电极包括源电极11,栅电极12,漏电极13。该结构相较于非超结结构利用电荷补偿理论,将一系列交替排列的p柱区和n型漂移区替代单一掺杂(p型或n型)的漂移区。在器件处于关态时,超结结构器件内部既存在纵向电场,也存在p柱区和n型漂移区形成的横向电场。若保证在击穿前,p柱区和n型漂移区完全耗尽,则可以将超结结构的临界电场固定在一个恒定值。因此器件的耐压仅取决于漂移区的厚度,这就可以大幅度增加漂移区的掺杂浓度,从而在保持相同击穿电压情形下大幅度降低器件的导通电阻。相关内容可见参考文献:chenx.semiconductorpowerdeviceswithalternatingconductivitytypehigh-voltagebreakdownregions:us,us5216275[p].1993。在此基础上,polyflankedvdmos器件被提出,见图2,1为n型衬底,3为n型漂移区,4为氧化隔离层,有源顶层硅包括7为p+源区、8为n+源区、9为p-base区、10为栅氧区,14多晶硅侧墙,电极包括源电极11,栅电极12,漏电极13。该结构采用了在p区与n区之间的界面处生长一层薄薄的氧化层结构,起到了隔离作用,克服了不同杂质掺杂相互扩散的问题,增加了器件的稳定性。同时,n型外延层及p型多晶硅的宽度将会降低,从而提高器件外延层的掺杂浓度,降低器件的导通电阻。但是,这种结构仍然存在电荷不平衡的问题。相关内容可见参考文献:gankp,liangyc,samudrags,etal.polyflankedvdmos(pfvdmos):asuperiortechnologyforsuperjunctiondevices[j].2001,4:2156-2159vol.4.。为进一步缓解导通电阻和击穿电压之间的矛盾,解决电荷平衡的问题。yungc.liang等人提出了边氧沟道结构(oxide-bypassedobvdmos),如图3所示,1为n+型衬底,3为n型漂移区,10为栅氧区,有源顶层硅包括7为p+源区、8为n+源区、9为p-base区、14为多晶硅侧墙,15为金属氧化层(mto),电极包括源电极11,栅电极12,漏电极13。该结构的特点在于:厚厚的氧化层墙替代了传统超结vdmos中的p柱区,氧化层在器件关态时可以承担耐压;同时,增加的金属氧化层引起的电场效应加速了n型漂移区的横向耗尽,为防止器件提前击穿,需增加漂移区的掺杂浓度,从而大大降低了器件的导通电阻。相关内容见:liangyc,gankp,samudrags.oxide-bypassedvdmos(obvdmos):analternativetosuperjunctionhighvoltagemospowerdevices[j].electrondevicelettersieee,2001,22(8):407-409.。

综上所述,对具有低导通电阻的超结vdmos器件的研究仍然是世界范围内的研究热点。



技术实现要素:

有鉴于此,本发明的目的在于提供一种具有阶梯浓度多晶硅侧墙结构的超结vdmos器件。

为实现上述发明目的,本发明提供如下技术方案:

1、一种具有阶梯浓度多晶硅侧墙结构的超结vdmos器件,包括n+型衬底1、p柱区2、n型漂移区3,二氧化硅隔离墙4、阶梯浓度多晶硅侧墙柱、有源顶层硅、源电极11、栅电极12以及漏电极13,所述有源顶层硅包括p+源区7、n+源区8、p-base区9以及栅氧区10;所述n+型衬底上依次排列p柱区2、n型漂移区3、二氧化硅隔离柱4、阶梯浓度多晶硅侧墙柱5和6;所述漏电极位13于n+型衬底1下方,所述阶梯浓度多晶硅侧墙柱根据浓度不同进行垂直分区,所述阶梯浓度多晶硅侧墙结构根据需要设置大于等于2的阶梯数。

优选的,所述p柱区2与n型漂移区3并列与p-base区9接触。

优选的,所述p+源区7与n+源区8并列后位于p-base区9内,所述p+源区7与n+源区8并列后上方与源电极11接触。

优选的,所述栅氧区10位于p-base区9上方,所述栅电极12位于栅氧区9内。

优选的,所述阶梯浓度多晶硅侧墙柱与二氧化硅隔离墙4并列后与源电极11接触。

优选的,所述n型漂移区3、p-base区9和二氧化硅隔离墙4并列后与栅氧区10接触。

优选的,所述栅氧区10位于源电极11下方。

优选的,所述阶梯浓度多晶硅侧墙柱的材料为p型掺杂多晶硅。

优选的,所述阶梯浓度多晶硅侧墙柱按照掺杂的浓度不同分为阶梯浓度多晶硅侧墙柱6和阶梯浓度多晶硅侧墙柱5,所述阶梯浓度多晶硅侧墙柱5位于阶梯浓度多晶硅侧墙柱6的正下方。

优选的,所述有源顶层硅的材料为si、sic和gan类半导体材料中的一种或多种。

本发明的有益效果在于:

1、本发明的超结vdmos器件在常规超结vdmos器件基础上,增加了氧化硅薄墙及阶梯浓度的多晶硅侧墙结构。氧化硅薄墙起到隔离和增加耐压的作用,阶梯浓度的多晶硅侧墙结构能够有效的解决电荷非平衡问题。

2、相较于一些新型超结vdmos器件结构,在上述多晶硅及氧化硅结构基础上,本发明提出的结构在漂移区中引入了p型柱形成漂移区中超结结构。在器件处于关态时,漂移区中的n型漂移区与p型柱形成一系列反向pn结结构,反向的pn结会承担一部分耐压,从而将器件的电场引入器件内部,优化了整个有源顶层硅内的电场分布,提升了器件的击穿电压。另一方面,漂移区中形成的超结结构辅助耗尽漂移区,从而提升漂移区的掺杂浓度,达到降低器件开态时导通电阻的目的。

附图说明

为了使本发明的目的、技术方案和有益效果更加清楚,本发明提供如下附图:

图1为典型的常规超结vdmos器件图;

图2为polyflankedvdmos器件图;

图3为边氧沟道结构vdmos器件图;

图4为本发明的一种具有阶梯浓度多晶硅侧墙结构的超结vdmos器件图;

图5为具有阶梯浓度多晶硅侧墙结构的超结vdmos器件与polyflankedvdmos器件在关态情况下器件内部中间位置(y=15μm)横截面的电场分布对比图;

图6为具有阶梯浓度多晶硅侧墙结构的超结vdmos与典型的常规超结vdmos器件在开态时的i-v曲线对比图;

图7为具有阶梯浓度多晶硅侧墙的超结vdmos器件关态击穿时等势线分布图;

图8为具有阶梯浓度多晶硅侧墙的超结vdmos器件开态时电流密度线分布图;

其中1为n+型衬底,2为p柱区,3为n型漂移区,4为二氧化硅隔离墙,5为阶梯浓度多晶硅侧墙柱一,6为阶梯浓度多晶硅侧墙柱二,7为p+源区,8为n+源区,9为p-base区,10为栅氧区,11为源电极、12为栅电极,13为漏电极,14为多晶硅侧墙,15为金属氧化层(mto)。

具体实施方式

下面将对本发明的优选实施例进行详细的描述。实施例中未注明具体条件的实验方法,通常按照常规条件或按照制造厂商所建议的条件。

实施例1

本发明提出的一种具有阶梯浓度多晶硅侧墙结构的超结vdmos器件结构图,包括n+型衬底1、p柱区2、n型漂移区3,二氧化硅隔离墙4、阶梯浓度多晶硅侧墙柱、有源顶层硅、源电极11、栅电极12以及漏电极13,所述有源顶层硅包括p+源区7、n+源区8、p-base区9以及栅氧区10;所述n+型衬底上依次排列p柱区2、n型漂移区3、二氧化硅隔离柱4、阶梯浓度多晶硅侧墙柱5;所述漏电极位于n+型衬底下方13;阶梯浓度多晶硅侧墙柱的材料为p型掺杂,根据浓度不同进行垂直分区,如图4所示分为阶梯浓度多晶硅侧墙柱6和阶梯浓度多晶硅侧墙柱5,阶梯浓度多晶硅侧墙柱5位于阶梯浓度多晶硅侧墙柱6的正下方;p柱区2与n型漂移区3并列与p-base区9接触;p+源区7与n+源区8并列后位于p-base区9内,p+源区7与n+源区8并列后上方与源电极11接触;栅氧区10位于p-base区9上方,栅电极12位于栅氧区9内;阶梯浓度多晶硅侧墙柱与二氧化硅隔离墙4并列后与源电极11接触;n型漂移区3、p-base区9和二氧化硅隔离墙4并列后与栅氧区10接触;栅氧区10位于源电极11下方;有源顶层硅的材料为si、sic和gan类半导体材料中的一种或多种。

本发明一种具有阶梯浓度多晶硅侧墙结构的超结vdmos器件的工作原理,以图4提出的一种具有阶梯浓度多晶硅侧墙结构的超结vdmos器件结构为例,对所提出的新器件结构的工作机理进行详细说明:在器件关态耐压时,漂移区中的n型柱与p型柱形成一系列反向pn结结构,反向的pn结会承担一部分耐压,从而将器件的电场引入器件内部,从而优化了整个器件的表面电场分布,提升了器件的击穿电压;其次,在器件处于开态时,漂移区中的p柱区以及p型多晶硅侧墙对n型漂移区起到辅助耗尽的作用,从而对应的最优漂移区掺杂浓度更高;多晶硅侧墙结构使p柱区的宽度等效增加,破坏了超结结构中电荷平衡的条件(即p型区与n型漂移区宽度相等、掺杂浓度相同),而阶梯浓度的多晶硅侧墙结构通过精确调节掺杂多晶硅的浓度差异,从而使p型区与n型区的电荷达到平衡,从而可以进一步提高漂移区的掺杂浓度,大大降低器件的导通电阻。

图5是本发明提出的具有阶梯浓度多晶硅侧墙结构的超结vdmos器件与图2所示的polyflankedvdmos在关态情况下器件内部中间位置(y=15μm)横截面的电场分布的对比图,由该图可以看出本发明具有阶梯浓度多晶硅侧墙结构的超结vdmos器件将部分电场引入器件内部,从而增加了器件的击穿电压。

图6为本发明提出的具有阶梯浓度多晶硅侧墙结构的超结vdmos与传统结构vdmos器件开态时的i-v曲线对比图,从图中可以看出,本发明所提出的具有阶梯浓度多晶硅侧墙结构的超结vdmos具有极低的导通电阻。相较典型的常规超结vdmos器件,在击穿电压增加35%的同时,导通电阻降低了92%;而相较于polyflankedvdmos器件,在保证相同击穿电压的情况下,导通电阻降低了54%。

结合图7显示的具有阶梯浓度多晶硅侧墙的超结vdmos器件关态击穿时等势线分布图以及图8显示的具有阶梯浓度多晶硅侧墙的超结vdmos器件开态时电流密度线分布图可以看出本发明的超结vdmos器件能在提高器件击穿电压的同时降低器件的导通电阻,缓解了功率器件击穿电压与导通电阻之间的矛盾。

以上所述仅为本发明的优选实施例,并不用于限制本发明,显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1