数字式时间继电器的制作方法

文档序号:6797956阅读:1375来源:国知局
专利名称:数字式时间继电器的制作方法
技术领域
本实用新型涉及到一种为执行多次开关动作提供时间间隔选择的,并且在程序完成后自动终止其工作的时序开关,称谓时间继电器,它包括有直流电源、时标脉冲信号源、计数器、显示器、时间设定机构及执行机构等结构特征。
现行的时间继电器主要有电动式与模拟电子式两种类型,电动式JS11系列时间继电器是由同步电动机、离合电磁铁、减速机构及差动齿轮、复位游丝、不延时触头和推动延时触头脱扣机构的凸轮等组成,延时时间采用螺丝刀改变定位指针在刻度上的位置来确定,这种电动式继电器最大的缺点就是时间设定误差大,且不直观,延时调节范围受型号所限,整定不便。随着模拟电路的发展而涌现出来的各种电子式数显时间继电器,克服了电动式继电器时间设定误差大的缺点,该类时间继电器采用延时控制电路作延时运转,无机械磨损,由拨盘开关设定延时时限,数码管LED显示延时进程。温州市大华仪器厂生产的JS11·S系列数显时间继电器是其中较典型的一个例子,此项继电器设置的时标脉冲信号从市电50赫兹分频获得,精度与电源同步,较电动式时间继电器精度高。但市电50赫兹不稳定,造成这种继电器最大日差3~4分钟,同时拨盘设定延时时限还不能保证在拨盘接触不良时造成的指示误差。《电世界》一九八六年第二期上也公开了一种数字式时间继电器,其目的是克服一般模拟电路继电器在时间设定上需反复调节的缺点,而提供一控制时间准确、调整方便的数字式时间继电器,由时标信号源、计数显示器、预置电路、执行器等部分组成,其计数、译码、显示电路采用CMOS-LED光电组件CL102,时间控制预置电路,由拨盘开关与二极管组成,该项继电器也同样存在着拨盘开关设定延时时间,预置数不直观可靠缺点,时间计数采用时、分、秒计数延时,不符合计时单位新规定。
本发明的目的在于避免上述现有技术中的不足之处,而提供一种线路简单、延时时间设定直观可靠、工作稳定、精度高的数字式键盘设定时间继电器。
本发明的任务是通过引入能进行加、减运算的运算器来进行计数延时运算,并将运算结果信号传输出去驱动执行机构的方案而完成的。在一包括有时标脉冲信号源、直流电源、显示器、时间设定及运行机构和继电器执行机构的时间继电器中,带数字键盘面板的运算器将预置时间输入运算器内存,其液晶显示屏直接或间接地显示出预置数,在直流电源供应下,时标脉冲信号源发出秒(或分)脉冲电信号,将此信号输入运算器使运算器进行累加或累减运算,延时运转结果从运算电路与液晶显示屏接线脚上取出延时指令电信号,经驱动电路放大驱动继电器执行机构J动作,接负载的继电器线圈Ji有多组转换触点输出,可同时控制多路负载。
以下结合
,进一步阐明本发明技术方案与工作原理。
附图1为本实用新型方框图。
附图2为数字式时间继电器电路图。
附图3为数字式时间继电器执行机构与复位机构局部电路图。
附图4为数字式时间继电器驱动电路与执行、复位执行机构局部电路图。
时标脉冲信号源可采用石英晶体振荡分频电路发射出秒(或分)脉冲信号,提高计数精度,这里可选用C4001单片集成电路产生脉冲信号,经整形以及分频形成1秒时标信号,电子表芯片,包括指针式石英手表集成电路芯片,555时标电路等等也可用作时标脉冲信号源发射出秒(分)脉冲信号,若是微弱信号则需经放大输入运算器,但有些时标信号集成电路直接能输出一放大后的电脉冲信号。用于计数延时运转的运算器可以选用常见的838计算器,也可送用LC-506,EC-450,CE-777等等可以进行加减运算的运算电路(器),脉冲信号的输入可通过继电器Ji的常开触点开关JiK和串联有抗干扰的二极管接线与运算电路“=”功能接线两端联接的方案;也可采用继电器线圈Ji随脉冲信号断通,并将Ji的触点接在计算器等号键触头两端这样的接线方案;还可用光电耦合器将放大后的脉冲信号输入运算器的接线方案。延时时限设定通过运算器数字键盘输入,显示在液晶屏上,然后按运算器累加或累减功能键,操作顺序是依次揿“+”或“-”,“|”,“=”,“M+”四个键码,此时运算器处于重复加或减|状态。显然输入时间要改六十分秒进制为十进制,统一成秒(分),当预置数运行到指令数时,将有信号从显示单元接线脚上输出,取得这指令延时信号方式有多种,一般考虑取得的信号不受干扰,且信号接线最好是唯一的以免误动作,取“ (M)/(E) ”液晶屏显示信号中的“-”信号接线脚是较理想的方式;( (M)/(E) 符号在显示屏中有左、右位置之分),还有从较高位液晶显示数其数字段取信号也较少受干扰,例从第八位数字右上方数字段取得,此时延时预置设定要加上或减去50000000或60000000数。
从接线脚取得的延时指令信号经驱动电路放大推动执行机构动作,驱动放大电路可采用如图2或4所示的晶体管放大电路,也可采用场效应管放大电路或各种集成放大电路如CMOS放大电路等,为了消除延时指令电信号中低电平直流成份,在电路上串接数只二极管避免误信号产生误动作。继电器执行机构按需设置有若干个继电器线圈Ji,按照附图2或4所示的技术方案,线圈Ji共有四个,在开关K1接通后J1动作,时标脉冲信号导通开关J1K吸合,延时计数开始动转,指令时间到,延时指令信号经驱动电路放大使得继电器J3动作,J3t常闭开关打开,J1k释放切断时标脉冲信号,延时运转结束,同时J4通电动作,J4有多组转换触点输出,可控制多路负载电路。
如附图2或4所示,在电路上还设置有复位执行机构。由继电器J2送出的常开触点J2K与运算电路RCM功能接线两端联接构成。继电器J3並接RC或C消除因Jk1断开时标脉冲信号与运算电路复位不同步可能有的残余电流引起J3或J4误动作。附图3给出了另一种复位执行机构设置方案,当延时指令电信号引起J3动作,接负载的J4随继动作,同时切断J1和J2电源通路,J2並接C或RC电路在时间上比J1较迟释放,从而保证秒(分)脉冲信号被J1K切断以后,J5K瞬间动作一次,RCM功能接线与J5K相联,J5K动作使预置电路复位。附图2中的J2与附图3中J5在开关K1接通的瞬间也使设定时间自动复位一次。
采用高精度的秒脉冲时标信号计数时,由于引入运算集成电路作为延时运转电路,其很容易受干扰,特别是在交、直流电源及多组电路相互交错情况底下,干扰严重会使运算电路无法工作。本实用新型采用电源分立的方案及电路隔离方法排除因交流电源、线圈Ji自感电动势及几组电路相互间引起的计数累加、减忽快忽慢,运算自行倒转或清零等等干扰现象。附图2和4所示的电路方案,其中让交流地线与直流地线分开,各组电路采用各自独立的直流电源,执行机构电路与驱动放大电路及运算电路之间增设隔离电路保证运算器(电路)不受继电器线圈Ji自感电动势的干扰,隔离电路可由光电耦合器GD、GD-200系列或SPI-206等器件充当。继电器线圈Ji並接续流二极管Di也减少了运算电路受自感电动势干扰影响。
本实用新型可提供的延时设定数与运算电路数字容量等齐,提供了很宽的延时选择范围,同时电路设置合理,抗干扰能力强,预置数设定及运转进程直观可靠,精度高。
权利要求1.一种数字式时间继电器,由直流电源供给继电器电路工作,时标脉冲信号源输出脉冲电信号,输入延时运行及设定机构,显示器显示延时运行进程,延时电信号驱动继电器执行机构J动作,本发明的特征在于带数字键盘面板的运算器将预置时间输入运算器内存,其液晶显示单元显示预置数及延时运行进程,时标脉冲电信号输入运算器进行累、加、减运算,延时运转结果从运算器电路与液晶显示屏接线脚上取出延时指令电信号,经驱动电路放大驱动继电器执行机构J动作。
2.按照权利要求1所述的数字式时间继电器,其特征在于时标脉冲信号源采用石英晶体振荡分频电路发出秒脉冲信号,运算器电源与其它电路电源分立。
3.按照权利要求1或2所述的数字式时间继电器,其特征在于继电器执行机构电路与其它电路之间有隔离电路,继电器线圈Ji并联有续流二极管Di。
4.按照权利要求1或2所述的数字式时间继电器,其特征在于继电器线圈Ji并联有C或RC电路消除感生电流产生的误动作。
5.按照权利要求3所述的数字式时间继电器,其特征在于继电器线圈Ji并联有C或RC电路消除感生电流产生的误动作。
6.按照权利要求4所述的数字式时间继电器,其特征在于继电器线圈Ji送出常开触点JiK,与运算电路RCM触点联接组成延时复位执行机构。
7.按照权利要求5所述的数字式时间继电器,其特征在于继电器线圈Ji送出常开触点JiK,与运算电路RCM触点联接组成延时复位执行机构。
8.按照权利要求1或2或5或6或7所述的数字式时间继电器,其特征在于延时电信号取自于显示屏符号“ (M)/(E) ”的“-”信号接线脚或高位数字段的接线脚电信号。
9.按照权利要求3所述的数字式时间继电器,其特征在于延时电信号取自于显示屏符号“ (M)/(E) ”的“-”信号接线脚或高位数字段的接线脚电信号。
10.按照权利要求4所述的数字式时间继电器,其特征在于延时电信号取自于显示屏符号“ (M)/(E) ”的“-”信号接线脚或高位数字段的接线脚电信号。
专利摘要本实用新型涉及到一种时序开关时间继电器,包括有直流电源,时标脉冲信号源,延时设定及运转机构,显示单元与继电器执行机构等,其特点是采用数字键盘设定预置数、运算器进行延时指数累加减运算计数,液晶屏显示预置数及运转进程,直观可靠,延时范围广,同时电路设置合理,执行误差小,抗干扰能力强,为一较理想的程序控制器件。
文档编号H01H47/00GK2032361SQ8721633
公开日1989年2月8日 申请日期1987年12月7日 优先权日1987年12月7日
发明者陈光表 申请人:陈光表
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1