可编程开关,可调整电容和借助这样一种开关实现的谐振电路的制作方法

文档序号:6816818阅读:217来源:国知局
专利名称:可编程开关,可调整电容和借助这样一种开关实现的谐振电路的制作方法
技术领域
本发明涉及集成电路内电元件连接。
在集成电路或电子芯片里,某些元件如电容、电阻或所有其它参于电路工作的无源或有源元件有时应该准确校准。在铸造阶段不能获得这一精度,因此在制造芯片之后这些元件才被精细调整。

图1表示调整例如电容的传统方法。与原(主)容Cm并联提供有微小值的校正电容C1,C2,…,Ci,整体形成等于电容Cm,C1,C2…,Ci之和的等效电容。一旦电子芯片制成,则通过用激光束分成一段或多段将调整电容连接到主电容的导线P1,P2,…,Pi,对等效电容精细调整。
该方法的缺点是实施不灵巧,必要高价的机器和测试装置以及较多的人工工时。
本方法的另一缺点是由于加工原因,当芯片还集中出现在称为“晶片(Wafer)”的硅母模上时,实施导电线的切割。不过,在这阶段,某些元件由于有时考虑用于调整尚未与芯片连接。实际上,是由电磁感应馈电的不接触型片卡或电子标签包含LC型电路(电感电容电路),其谐振频率应当调谐在允许芯片工作的感应磁场的振荡频率。正因为电路LC的线圈L一般在制造的最后阶段焊接到芯片上,因此在晶片上的电容调整不允许抵销线圈L制造公差以及获得理想的LC值。此外,未考虑在芯片加电压时出现的各种寄生电容。
在现有技术中,日本专利文摘JP6084384描述一时钟电路,其时基由并联电容决定,该电容可以由非易失性存储器单元控制的开关来切换。同样,美国专利US 4814 640描述一可编程元件,它包含由可编程存储器单元控制的开关切换的多种并联元件。
本发明的想法在不接触的电子芯片的谐振电路LC里引入一可编程电容,以便在芯片投入服务时由电容的编程调谐LC电路。
因此,本发明的目的是提供有能力在交流电压下工作的可编程电子元件,尤其是可编程电容能集成于谐振电路内。
本发明的另一目的是提供一可编程开关装置,它能控制交流电压,尤其在交流电压高于集成电路工作的正常电压时。
通过包含谐振电路的集成电路来达到这些目的,该谐振电路通过电磁感应接收构成集成电路能源的交流电压,在集成电路里谐振电路包含借助包括一个开关的可编程开关装置进行控制的。至少一个电容,一存储器单元和由交流电压馈电的控制该开关的电路以及按照存储器单元的程序或擦除状态通或断该开关的装置。
根据本发明的一实施例,集成电路包含用于快速整流交流电压的小滤波电容装置,以便产生存储器单元的读出电压。
根据本发明的一实施例,集成电路包含可编程开关装置自动编程的装置,以便接收最高交流电压。
本发明也涉及用于控制交流电压的可编程开关,它至少包含一个非易失性存储器单元,至少一个用于控制交流电压的开关装置,在该开关中控制装置包含根据存储器单元的编程状态用于至少产生交流信号的第一半波的装置。
根据一实施例控制装置的输出通过电容的第一接线端对开关装置馈电。
电容器的第二接线端有利地安排用于接收交流信号的另一半波。
根据一实施例开关装置包含一晶体管MOS。
根据一实施例存储器单元是可编程的并且是电可擦除的。
根据一实施例存储器单元包含一悬浮栅晶体管。
本发明也涉及可编程电元件,它至少包含借助本发明的可编程开关装置可进行控制的电元件。
本发明特别涉及可编程电容,它至少包含借助本发明的可编程开关可进行控制的电容。
本发明也涉及LC型谐振电路,它至少包含借助本发明的可编程开关可进行控制的一个线圈和一个电容。
本发明的这些特征和优点以及其它特征和优点将在以下有关本发明的可编程的开关说明,以及实施本发明可编程电容和谐振电路的开关装置的应用中结合附图更详细地加以说明,其中-先描述的图1表示传统的可调整的电容,-图2概括地表示可编程的开关装置-图3表示实现图2开关装置的一实施例,
-图4表示实现图2开关装置的另一实施例,-图5表示本发明的LC谐振电路,它包含以方框图形式表示的可编程开关装置,-图6是根据本发明的可编程开关装置的电路图,-图7更详细表示图6的开关装置的元件,-图8是允许编程或启动使本发明开关装置的电路图,-图9表示本发明电子芯片的谐振电路。
图2概略表示可编程开关装置1。基本上开关装置1在其输入端E和输出端S之间包含一开关2,开关的开闭状态由非易失性存储器可编程单元3决定。读出电压Vrd或电流Ird加到单元3上,单元3输送一电压Vce或“单元电压”用于控制开关2。按惯例如果存储单元是自然导通路,则它是所谓的“可编程的”,如果存储单元是自然非导通,则它是所谓的“可擦除的”。因此根据单元的状态,单元的电压为零或非零,开关关闭或打开。
图3表示可编程开关装置5的一实施例,其中存储器单元3采取悬浮栅晶体管6的形式,而开关2采取MOS晶体管7的形式。晶体管6的栅极反馈到与地连接的源极S上。漏极D接收读出电压Vrd(或读出电流Ird)并被连接到晶体管7的栅极G上。晶体管7的漏极D和源极S形成开关装置5的输入端E和输出端S。通过在晶体管6的漏极D和栅极G之间加12到20伏量级的高压Vpp,晶体管6能以传统方式编程或通过在其漏极D和栅极G之间加高压Vpp擦除。当晶体管6处于编程态,则电荷捕获于悬浮栅极,其阈电压是负的,例如为约-4V。这时晶体管6自然导通,如果加上读出电压Vrd其漏极D接地。单元电压Vce(这里指晶体管6的漏极D的电压)为零,而开关晶体管7阻塞(开关打开)。反之,当晶体管6处于擦除状态,则阈电压为正,例如+6V的量级。晶体管6自然阻塞,其漏极D不导通。单元电压Vce等于读出电压Vrd,开关晶体管7导通路(开关关闭)。
用所有其它类型存储器单元,上述可编程开关装置能精巧地实现。例如在图4中,存储器单元8使用MOS晶体管9,其栅极由电容C偏置,在其中能捕获电荷。也可使用借助紫外光的电可擦除可编程的存储单元。
把这种可编程开关装置用于由感应馈电的电子芯片的LC谐振电路的频率调整是本发明的一个方面。
因此,图5表示一可编程电容20,它包含多个电容器C1,C2,…Ci通过多个可编程开关11-1,11-2,…11-I在两公共接线柱AC1,AC2之间并联。根据所研究的调整范围能提供用虚线表示的主电容Cm。电容20与线圈L组合以形成电子芯片的LC谐振电路。该谐振电路允许芯片通过电磁感应接收用作电能的交流电压Vac,如果需要的话附带地用作发射和接收数据的载体。对于本发明,一旦线圈连接,芯片加上电压,即能执行LC电路的调谐,以便考虑芯片的寄生线圈L和电容值上的误差。此外,通过集成在芯片内的电子部件12,调谐能够自动地实现,该部件读出接线柱AC1和AC2上的交流电压Vac并且对开关装置11-1到11-i自动编程直到得到最高交流电压Vac为止,而线圈L围绕在交流磁场FLD内。一旦芯片从晶片分离,线圈焊到芯片上而且整个装配在支座上或盒内,这时本发明将有益地提供调谐谐振电路LC。
如果开关装置11在其输入端E和输出端S上接收到交流电压Vac,其峰值超过读出电压Vrd则在这种应用里可能出现问题。在这种情况下开关晶体管7(图3)的栅电极压VG在电压的半波期间实际上应当低于导通的阈值VT,晶体管7截止。例如在非接触的芯片卡或电子标签情况下,通过图5的谐振电路LC接收一些数字数据,在接线端AC1,AC2之间出现的感应电压Vac峰对峰能达到18伏。反之,存储器单元的读出电压Vrd仅当从集成电路电源电压产生时,有3到4伏。
根据本发明通过在开关-晶体管7和单元6之间放置控制晶体管7的控制装置来减少这种缺陷,后者在输入端接收单元电压Vce作为输入并且产生超过单元电压Vce的晶体管7的控制电压。这些控制装置例如可以采取像电荷泵那样的升压器电路的形式。可是电荷泵一般显示足够长的起动时间并且不适合本发明的应用,例如当读出电压Vrd出现时,谐振电路必须快运行。
图6表示有关不出现这缺点的图5开关装置11-1到11-i的本发明的一实施例。开关装置11包括描述过的悬浮栅晶体管6和开关-晶体管7。晶体管7的源极S通过电容器Ci连接到接线柱AC1并且接收交流电压Vac的半波VC10漏电极D连接到接线柱AC2并且接收另一半波VC2。悬浮栅晶体管6的漏极D连接在以后将描述的电压匹配器级31的输入端IN上。级31的输入端IN接收等于单元Vce电压的输入电压Vin,当晶体管6处于擦除状态时该单元电压本身等于读出电压Vrd级31的输出端OUT通过如二极管那样工作的MOS晶体管32发送供电电压Vout到晶体管的栅极G上。最终,晶体管7的栅极G连接到升压电容33上,有关升压电容的作用在以下描述。电容33的自由端连接到晶体管7的漏极D,以便接收半波Vc2。
在图7详细表示的匹配级31包含两平行分支34,37,其一端接收半波Vc1,而其另一端接地。分支34包含串联的晶体管PMOS35和晶体管NMOS36,而分支37包含晶体管PMOS38和晶体管NMOS39。晶体管35的栅极G连接到晶体管38,39的漏极D上,而晶体管38的栅极G连接到晶体管35的漏极D上。电压Vout在晶体管38,39的漏电极D取出,晶体管另外通过在其栅极G接收交流电压半波Vc2的晶体管NMOS接地。最终输入电压Vin加在晶体管36的栅极G上,而与Vin电压反向的电压Vnin加在晶体管39的栅极G上。电压Vnin在其源极S接地的晶体管NMOS的漏极D上取出,而该晶体管由读出电压Vrd偏置并电压Vin驱动。因此当电压Vin处于1(即等于读出电压Vrd)则电压Vnin处于0(即接地)或相反。
当Vin处于1(晶体管6处于可擦除状态),晶体管36和38导通,输出电压Vout在这半波期间重复输出该半波Vc1,而在半波Vc2期间通过导通的晶体管40置0。当电压Vin为0(晶体管6处于编程状态),晶体管导通并且输出维持为0,因此开关-晶体管被阻塞(这相当于以前的方式的导电通路被切断)。当电压Vin为1,由充电到值[Vc1max-Vt]的升压电容33保证开关一晶体管7关闭,这里Vc1ax是半波VC1的峰值而Vt是二极管一晶体管32的阈值电压,该两极管的作用是禁止电容器33放电。
在半波Vc1期间晶体管7的栅极电压VG达到电平N1,它等于N1=(Vc1max-Vt)而在半波Vc2期间,达到电平N2,它等于N2=N1+Vc2因为升压电容在其另一接线端接收半波Vc2。
因此,开关-晶体管7总是导通并且以双向方式工作,不论交流电压Vac振幅多大,栅极电压VG与峰值电压Vclmax正比地变化。为了得到更理想的情况,开关11的工作归结在下表内。
当然,通过用电压Vin激励晶体管39的栅极G以及用电压Vnin激励晶体管36之一个的栅极G,则开关11的工作能反向。在这种情况下当Vin为1(晶体管6处于可擦状态),开关装置打开(不导通),当Vin为0(晶体管6处于编程状态),开关关闭(导通)。

电容33是所谓“升压电容”或(“升压”电容),因为它把半波Vc2加在其自由端上,以便使栅极电压VG达到N2电平,这将使晶体管7在半波Vc2期间导通,正如刚才看到的那样。
可是根据一种方案,电容33能作为一简单求积器用而无升压功能。在这种情况下,电容器33的自由端接地,而晶体管7只在半波Vc1期间导通。这时可提供让半波Vc2通过的第二开关-晶体管7,该第二开关-晶体管7由在第二适配器级31的输出端out上提供半波Vc2驱动的。这样一种两开关-晶体管7和两适配器31的推挽结构能被应用,只要刚才描述的用具有单向导通的开关7的电路例如用双极晶体管进行设计。
最后,正如图6所示,当信号Vin为0时,提供晶体管42用于维持晶体管7的电压VG为0。该晶体管42接在晶体管7和地之间,例如由已描述过的电压Vnin驱动。
图8表示在包含已述的悬浮栅晶体管6的存储器单元50的集成电路里的连接例子。它分成用于单元50的编程和擦除的4个开关61,62,63,64的第一组60和用于单元读出的两开关71,72的一组70。在编程时,悬浮栅晶体管6在其漏极D上接收由晶体管61引入的高电压,其栅极G通过晶体管62接地,晶体管63,64不导通。在擦除时,悬浮栅晶体管6的栅极G和源极S通过其栅极G接收读出电压Vrd的晶体管71,72接地。同时读出电压Vrd加到晶体管6的漏极D上,在该漏极上存在单元电压Vce,根据晶体管的状态,该电压等于0或Vrd。当然在编程或擦除周期,读出电压Vrd是禁止的。此外,实际上本发明多个开关装置的存储器单元能排成行并且通过用于应用编程或擦除的高电压Vpp的多路转换器电路是可以存取的。
图9表示由电磁感应供电的非接触电子芯片的谐振电路LC。该LC电路与图5描绘的一样,编程电容20包含本发明开关装置11-1到11-i。芯片由通过二极管整流器桥pd输送的电压Vcc供电,该桥在输入端接收感应的交流电压Vac。用大值滤波电容Cst安置在整流器桥的输出端以便在不佳的能量接收情况下构成有能力稳定电压Vcc的电荷贮存器。
现在假设电路LC通过开关11-1到11-i的恰当的编程,例如借助图5的电子部件12已经调谐并且假设芯片在断电之后突然放到交流磁场FLD内。
这时存在的问题是开关11-1到11-i应当是工作的,以便使电路LC调制磁场的振荡频率上。然而开关11-1到11-i只在对其加上读出电压瞬时才是工作的,供电电压Vcc由于电容Cst的充电要求的时间只缓慢地出现。因此如果电压Vcc用作开关装置11-1到11-i的读出电压Vst,则芯片加电压时间可能很长。对最坏情况如果在开关起动前,LC电呼严重失谐,以及感应电压Vac不足以使电容Cst充电,则可能不出现供电电压Vcc。
为了暂时克服这缺点,本发明提议提供一辅助整流电路以提供开关装置的读出电压Vrd。该辅助整流电路包含一低值滤波电容,以使从感应电压Vac的第一次振荡出现后,甚至这些振荡具有很小的能量以及LC电路严重失谐,也很快出现读出电压Vrd。图9表示的辅助电路特别简单的一种实施例在于借助一两极管Drd和一低值电容Crd2实现一感应电压Vac半波整流器。最好二极管Drd通过允许限制送到开关装置11-1到11-i的存储器单元的读出电流Ird的电容Crd1连接到线圈接线端AC1,AC2的一端或另一端。
本专业技术人员将一目了然地发现本发明可以有许多可替换的实施例和完善的方案。尤其是如果要求高水平的可靠性时本发明的每一可编程开关装置包含多个单元串联、并联或串并联。在本发明的开关装置里如前所述也能发现以互补充的或相同方式工作的多个开关。最后,本发明交流可编程开关装置也可以有各种其它应用,如可编程电阻,可编程RC电路…的设计。
权利要求
1.用于控制交流电信号(Vac)的可编程开关装置(11),它包含至少一非易失性存储器单元(6),用于控制交流信号(Vac)的至少一开关装置(7)和用于控制该开关装置(7)的装置(31,32,33,42),其特征为所述控制装置包含根据存储器单元(6)编程状态产生至少包含交流信号(Vac)第一半波(Vc)的装置(31,32)。
2.根据权利要求1所述的编程开关装置,其中用于至少提供交信号(Vac)的第一半波(Vc1)的装置(31,32)的输出通过电容(33)的第一接线柱加到开关装置(7)。
3.根据权利要求2所述的编程开关装置,其中电容器(33)的第二接线端安排用于接收交流信号(Vac)的另一半波。
4.根据上述权利要求之一所述的编程开关装置,其中开关装置包含一MOS晶体管(7)。
5.根据上述权利要求之一所述的编程开关装置,其中存储器单元(6)是电可擦除和可编程的。
6.根据上述权利要求之一所述的编程开关装置,其中存储器单元包含一悬浮栅晶体管(6)。
7.根据权利要求1到6之一所述的可编程电气元件(20)至少包含通过开关装置(11-1到11-i)控制的电气元件。
8.根据权利要求1到6之一所述的可编程电容(20),至少包含借助可编程开关装置(11-1到11-i)控制的一电容(C1-Ci)。
9.根据权利要求1到6之一所述LC型谐振电路,至少包含借助可编程开关装置(11-1到11-i)控制的一线圈(L)和一电容(C1-Ci)。
10.集成电路,包含一谐振电路(L,20),用于通过电磁感应接收构成能源的交流电压(Vac),其特征为谐振电路包含至少一借助可编程开关装置(11)控制的电容(C1-Ci),该开关装置包含一开关(7),一存储器单元(6)和用于控制由交流电压(Vac)供电的电路(31,32,33,42),并且安排用于按照存储器单元(6)的编程或擦除状态开或关开关(7)。
11.根据权利要求10所述的集成电路,它包含交流电压(Vac)的小滤波电容(Crd)快速整流装置(Crd,Drd)以便产生存储器单元(6)的读出电压(Vrd)。
12.根据权利要求10和11所述的集成电路,它包含装置(12,60,70),用于对可编程开关装置(11)自动编程,以便接收最高交流电压(Vac)。
全文摘要
本发明涉及一集成电路,该集成电路包含依靠电磁感应接收交流电压(V
文档编号H01L21/70GK1227015SQ9719695
公开日1999年8月25日 申请日期1997年7月10日 优先权日1996年7月31日
发明者J·科瓦尔斯基, M·马丁 申请人:内部技术公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1