一种自适应多段升压、带自动限流保护功能的Boost升压芯片的制作方法

文档序号:16999201发布日期:2019-03-02 01:37阅读:518来源:国知局
一种自适应多段升压、带自动限流保护功能的Boost升压芯片的制作方法
本发明涉及模拟集成电路领域,尤其涉及一种自适应多段升压、带自动限流保护功能的boost升压芯片。
背景技术
:近年来,便携式设备应用越来越广泛,这些设备大部分采用锂电池供电,单节锂电池最高电压在4.2v,大部分的便携设备为了满足系统供电的需求,内部都会用到一个dcdc升压芯片来抬升系统供电电压。现有方案多是dcdc升压芯片输出一个固定的电压,这个电压值的要求是:能满足系统内驱动电路输出要求的最大信号幅度。然而在大部分工作条件下,系统驱动电路的输出信号幅度是很小的,dcdc升压芯片输出电压值一直在高电压的情况会导致系统效率很低,不符合绿色节能环保的趋势,而且便携式设备的续航时间也会降低。因此,本领域的技术人员致力于开发一种自适应多段升压、带自动限流保护功能的boost升压芯片,克服当前便携式设备上,使用dcdc升压芯片为驱动电路供电方式的低效率问题。通过检测输入信号包络的幅度,实时动态调整升压值,选择内部设定的多段电压值中最适合的电压输出,提高了系统工作效率;此外,在dcdc升压芯片输出电压值动态切换过程中,增加了内置自动限流保护功能,当检测到系统要求输出比当前值要高的电压值时,自动限流过程介入,克服了输出电压切换时产生大浪涌电流的风险。技术实现要素:有鉴于现有技术的上述缺陷,本发明所要解决的技术问题是克服当前便携式设备上,使用dcdc升压芯片为驱动电路供电方式的低效率问题。为实现上述目的,本发明提供了一种自适应多段升压、带自动限流保护功能的boost升压芯片,包括信号输入检测电路、信号幅值比较电路、升压判断时序控制电路、限流时序控制电路、升压档位选择电路和升压主体电路。进一步地,所述信号输入检测电路包括运算放大器、电阻r1、r2;所述电阻r1一端接输入信号,另一端接所述运算放大器负端;所述电阻r2一端接所述运算放大器负端,另一端接所述运算放大器输出端;所述运算放大器的正端输入接共模电平vcom,负端接所述电阻r1和所述电阻r2的连接点。进一步地,所述信号幅值比较电路包括运算放大器、电阻r3、r4、r5和三个比较器;所述运算放大器的正端输入接所述共模电平vcom,负端与输出端相连,一个基准电流流过依次首尾串联的所述电阻r3、r4、r5后,流入所述运算放大器的输出端,产生三个输出参考电压vref1、vref2和vref3;所述比较器的正端输入都接所述信号输入检测电路输出电压vdet,负端分别接所述输出参考电压vref1、vref2和vref3,产生三个输出信号cout_1、cout_2和cout_3。进一步地,所述升压判断时序控制电路包括三个信号上升沿检测电路、三个信号下降沿100ms延时检测电路、三个rs触发器和一个信号编码器;所述信号上升沿检测电路和信号下降沿100ms延时检测电路输入分别接所述信号幅值比较电路的输出信号cout_1、cout_2和cout_3;所述三个信号上升沿检测电路的输出端分别接三个rs触发器的r端,所述三个信号下降沿100ms延时检测电路的输出端分别接三个rs触发器的s端,所述三个rs触发器的输出接所述信号编码器的输入,所述信号编码器的输出信号为2bit控制码vsel<1:0>。进一步地,所述限流时序控制电路包括2bit数字检测电路和延时电路,所述2bit数字检测电路的输入信号为所述升压判断时序控制电路的输出信号,所述2bit数字检测电路的输出信号与所述延时电路的输入相连。进一步地,所述升压档位选择电路包括电阻r6、r7、r8、r9和4选1电压选择输出部件,一个基准电流流过首尾相连的所述电阻r6、r7、r8、r9,最后流到地,分压产生4个参考电平v4、v3、v2、v1,所述4选1电压选择输出部件输入控制信号接所述升压判断时序控制电路的输出,输入基准信号接4个所述参考电平v4、v3、v2、v1。进一步地,所述升压主体电路包括一个误差放大器、两个电压比较器、一个双输入或非门、一个pwm产生电路、两个pwm信号驱动器、一个低端开关管、一个高端整流管、电阻r10、r11、risense、电感和低端管电流限制模块;所述低端管电流限制模块的输入接所述限流时序控制电路的输出,通过所述2bit控制信号ilim_ctl<1:0>控制基准电流大小,产生限流控制信号climit;所述误差放大器的正端输入接升压档位选择电路的输出信号vboot_ref信号;所述电压比较器其中的一个的负输入端接所述误差放大器的输出误差比较结果,正输入端接所述电阻risense的正端;另一个电压比较器的负输入端接所述低端管电流限制模块的限流控制信号climit,正输入端接所述电阻risense的正端;所述双输入或非门的输入分别接所述两个电压比较器的输出;所述pwm产生电路的输入接所述双输入或非门的输出与系统时钟,输出为频率固定、占空比自动调节的pwm方波;所述两个pwm信号驱动器的输入分别接所述pwm产生电路的输出,输出分别用于驱动所述低端开关管和所述高端整流管的栅极;所述低端开关管的源端通过所述电阻risense接地,漏端通过所述电感接电源vcc;所述高端整流管的源端与所述低端开关管的漏端连接在一起,通过所述电感接电源vcc,漏端为系统输出电压vout,所述risense电阻串接所述低端开关管源端与地之间;所述电阻r10、r11串联在所述系统输出电压vout与地之间,电阻中间抽头信号fb为所述电压反馈信号,输入到所述误差放大器的负端。进一步地,所述电阻r1设计为可调。进一步地,所述boost升压芯片的动态调整多段升压包含但不仅限于4段升压,可以通过增加电路做到需要的任意段数。进一步地,所述boost升压芯片的自动限流保护功能包含但不限于3段限流值,可以通过增加电路做到需要的任意段数。本发明提出了一种自动检测输入信号幅度、动态调整多段升压、带自动限流保护的dcdc升压芯片,根据输入信号动态调整多段升压的技术,极大地改善了目前采用dcdc升压芯片为信号放大器供电方案中的低效率问题。根据实验结果,在相同条件下可以至少延长20~30%的工作时间;本发明提出的自动限流保护功能,解决了动态调整升压过程中,输出电压切换瞬间可能导致的浪涌和高emi问题。附图说明图1是本发明的一个较佳实施例的dcdc升压芯片和外部信号放大器及其负载电路框图;图2是本发明的一个较佳实施例的信号输入检测电路框图;图3是本发明的一个较佳实施例的信号幅值比较电路框图;图4是本发明的一个较佳实施例的升压判断时序控制电路框图;图5是本发明的一个较佳实施例的限流时序控制电路框图;图6是本发明的一个较佳实施例的升压档位选择电路框图;图7是本发明的一个较佳实施例的升压主体电路框图;其中,01-实时监测放大器输入信号包络、动态调整多段升压、带自动限流功能的dcdc升压芯片电路,02-外部信号放大器及其负载电路,11-信号输入检测电路,101-可调电阻r1,102-电阻r2,103-运算放大器,12-信号幅值比较电路,201-运算放大器,202-比较电平产生模块,203-电压比较器、204-电压比较器、205-电压比较器、31-升压判断时序控制电路,301-信号上升沿检测电路,303-信号上升沿检测电路,305-信号上升沿检测电路,302-信号下降沿100ms延时检测电路,304-信号下降沿100ms延时检测电路,306-信号下降沿100ms延时检测电路,307-rs触发器,308-rs触发器,309-rs触发器,310-信号编码器,41-限时时序控制电路,401-2bit数字检测电路,402-延时电路,15-升压档位选择电路,501-一个基准电流流过4个首尾相连的电阻串,502-4选1电压选择输出部件,16-升压主体电路,601-误差放大器,602-电压比较器,603-电压比较器,604-双输入或非门,605-pwm产生电路,606-pwm信号驱动器,607-pwm信号驱动器,608-低端开关管,609-高端整流管,610-电阻r10,611-电阻r11,612-低端管电流限制模块。具体实施方式以下参考说明书附图介绍本发明的多个优选实施例,使其技术内容更加清楚和便于理解。本发明可以通过许多不同形式的实施例来得以体现,本发明的保护范围并非仅限于文中提到的实施例。在附图中,结构相同的部件以相同数字标号表示,各处结构或功能相似的组件以相似数字标号表示。附图所示的每一组件的尺寸和厚度是任意示出的,本发明并没有限定每个组件的尺寸和厚度。为了使图示更清晰,附图中有些地方适当夸大了部件的厚度。图1所示01是一种实时监测放大器输入信号包络、动态调整多段升压、带自动限流功能的dcdc升压芯片框图。图1所示02模块是外部信号放大器及其负载。图1所示的01模块检测输入到所示的02模块中信号放大器的输入信号幅度,动态调整输出理想的电压信号vout,然后给02模块中的信号放大器供电。整个芯片架构包含6个小模块。11为信号输入检测电路,如图2所示。本电路的作用为检测输入到02模块中信号放大器的输入信号幅度。图中101部件r1为可调阻值的输入电阻,102部件r2为固定阻值的反馈电阻。图中103部件为运算放大器。电阻r1一头接输入信号,另外一头接103运算放大器负端。电阻r2一头接运算放大器负端,另一头接103运算放大器输出端vdet。运算放大器103正端输入接vcom共模电平,负端接电阻r1,r2的连接点。信号输入检测电路11为了能匹配不同02模块中信号放大器的增益,输入电阻r1阻值设计为可调。输出相对输入的电压增益vdet/vin=-r2/r1,输出信号共模电平为vcom。12为信号幅值检测电路,如图3所示。本电路作用为:信号输入检测电路11的输出信号vdet与本模块内部预设的三个比较电平:vref3、vref2、vref1作比较,得到三个比较结果:cout_3、cout_2、cout1。图中201部件为一个运算放大器,正端接vcom,该电压与信号输入检测电路11中103部件所接vcom电压一致。201运算放大器负端与输出端相连,该运算放大器作为电压缓冲器使用,输出电压为vcom。图中202部件为比较电平产生模块,如图3所示,一个基准电流流过三个依次首尾串联的电阻:r3,r4,r5,最后流入201运算放大器的输出端。202比较电平产生部件生成vref1,vref2,vref3三个参考电压,电压大小关系为:vref1<vref2<vref3。图中203,204,205部件均为电压比较器,三个电压比较器的正端输入都接信号输入检测电路11输出电压vdet。电压比较器203负端电压接部件202输出参考电压vref3,比较输出信号cout_3;电压比较器204负端接部件202输出参考电压vref2,比较输出信号cout_2;电压比较器205负端接部件202输出参考电压vref1,比较输出信号cout_1。cout_3,cout_2,cout_1组合只有四种输出状态:000,001,011,111。13为升压判断时序控制电路,如图4所示。其中301,303,305部件为信号上升沿检测电路,输入分别接信号幅值检测电路12的输出cout_3,cout_2,cout_1,当主时钟检测到输入信号从低变高后,输出一个高电平脉冲。其中302,304,306部件为信号下降沿100ms延时检测电路,输入信号分别接信号幅值检测电路12的输出cout_3,cout_2,cout_1。当主时钟检测到输入信号由高变低后,302,304,306模块内部的时钟复位并开始计数,如果输入信号在100ms以内保持低电平,输出一个高电平脉冲;如果输入信号在100ms内检测到输入信号由低变高,内部的时钟复位,计数器停止计数。其中307,308,309部件为rs触发器,s端为设置端(set),r端为复位端(reset),q端为输出端。当rs触发器s端为高r端为低时输出q为高,当r端为高时输出q为低,当s端与r端都为低时输出q保持当前状态。307部件s端接301输出,r端接302输出,q端输出信号q3;308部件s端接303输出,r端接304输出,q端输出信号q2;309部件s端接305输出,r端接306输出,q端输出信号q1。其中310部件为信号编码器,输入信号分别接307,308,309部件的输出q3,q2,q1,输出信号为2bit控制码vsel<1:0>,输入q3,q2,q1与输出vsel<1:0>的真值表如下表1。表1q3q2q1vsel<1:0>00000001010111011111该模块电路通过检测信号幅值检测电路12输出的三个信号:cout_3、cout_2、cout1的上升下降沿来判断当前系统应当输出的正确电压值。当系统检测到应当输出比当前值要高的电压时,系统立即响应。当系统检测到应当输出比当前值要低的电压时,系统开始用时钟clk计数,如果在100ms之内系统一直请求输出比当前值要低的电压,那么当100ms计时结束之后输出比当前值低一个档位的电压。如果在100ms计数周期内系统请求输出电压保持当前值,或者请求输出电压高于当前值,计数器清零,输出电压维持或者立即输出比当前值高的电压。该模块最后输出2bit的控制码:vsel<1:0>来控制输出电压。14为限流时序控制电路,如图5所示。如图5所示401部件为2bit数字检测电路,当2bit数字vsel<1:0>值增加时,输出变为高电平。如图5所示402部件为延时脉冲产生电路,输入接401部件的输出,当接收到401部件输出由低变高时,输出信号ilim_ctl<1:0>变为00。同时402部件内部计数器复位并开始计数,当计数到2ms时ilim_ctl<0>变为0,当计数到4ms时ilim_ctl<1>为0。本模块用于控制输出电压从低档位切换到高档位时boost芯片输入电流的大小,防止出现大的浪涌电流。该模块输出2bit控制信号:ilim_ctl<1:0>。15为升压基准电压产生电路,如图6所示。如图6中501部件,一个基准电流流过4个首尾相连的电阻串,最后流到地,电阻分压产生4个参考电平:v4、v3、v2、v1,其中v4>v3>v2>v1。如图6中502部件为4选1电压选择输出部件,部件输入控制信号vsel<1:0>接13模块的输出,部件输入基准信号接501部件输出信号v4、v3、v2、v1,部件输出信号vboot_ref。当输入控制信号vsel<1:0>为00时,vboot_ref选择v1输出;当vsel<1:0>为01时,vboot_ref选择v2输出;当vsel<1:0>为10时,vboot_ref选择v3输出;当vsel<1:0>为11时,vboot_ref选择v4输出。16为升压主体电路,如图7所示。如图7所示,601部件是一个误差放大器,正端输入接15模块输出信号vboot_ref信号,负端接输出电压反馈信号fb,输出误差比较结果。602,603部件是电压比较器,602比较器负输入端接601部件的输出误差比较结果,正输入端接risense的正端。603比较器的负输入端接612部件的输出climit,正输入端接risense的正端。604部件为一个双输入的或非门,输入分别接602部件和603部件的输出。605部件为一个pwm产生电路,输入接604部件双输入或非门的输出与系统时钟,输出为频率固定、占空比自动调节的pwm方波。606,607部件分别是pwm信号驱动器,输入分别接605部件的输出,输出分别用于驱动608部件(低端开关管)和609部件(高端整流管)的栅极。608部件是低端开关管,栅极接606部件输出,源极通过一个电流检测电阻risense接地,漏极通过电感接电源vcc。609部件是高端整流管,栅极接607部件输出,源极与608低端开关管的漏极连接在一起,通过电感接电源vcc,漏极为系统输出电压vout。risense电阻串接在608部件低端开关管源端与地之间,用于检测流过608低端管的电流值。610部件,611部件分别为电阻r10,r11,两个电阻串联在vout与地之间,电阻中间抽头信号fb为电压反馈信号,输入到601部件的负端输入端。612部件为低端管电流限制模块。部件输入接限流时序控制电路14的输出信号ilim_ctl<1:0>。2bit控制信号ilim_ctl<1:0>控制基准电流大小,基准电流通过电阻rilim流到地,产生限流控制信号climit,climit输入到603部件电压比较器的负端输入。当控制信号ilim_ctl<1:0>=00时,基准电流为最大值i0;当控制信号ilim_ctl<1:0>=10时,基准电流为0.75*i0;当控制信号ilim_ctl<1:0>=11时,基准电流为0.5*i0。当低端开关管608部件打开时,流入低端开关管608的电流被检流电阻risense检测并转为电压信号,当这个电压大于climit所设定的电压时低端开关管的栅极将变为低,同时高端整流管609的栅极将变为高,这样就限制了输出电压转换过程中低端开关管608流过的最大电流,限制了浪涌。本发明适用于所有需要放大器对输入信号放大、驱动负载并由升压电路为放大器供电的场合。本发明涉及的动态调整多段升压包含但不仅限于4段升压,可以通过增加电路做到需要的任意段数。本发明涉及自动限流保护功能包含但不限于3段限流值,可以通过增加电路做到需要的任意段数。以上详细描述了本发明的较佳具体实施例。应当理解,本领域的普通技术无需创造性劳动就可以根据本发明的构思作出诸多修改和变化。因此,凡本
技术领域
中技术人员依本发明的构思在现有技术的基础上通过逻辑分析、推理或者有限的实验可以得到的技术方案,皆应在由权利要求书所确定的保护范围内。当前第1页12
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1