Dc/dc转换器的制造方法

文档序号:9202292阅读:322来源:国知局
Dc/dc转换器的制造方法
【技术领域】
[0001]本发明涉及转换直流电压的DC/DC转换器,涉及具有计时电路的DC/DC转换器。
【背景技术】
[0002]对现有的DC/DC转换器进行说明。图8是示出现有的DC/DC转换器的电路图。
[0003]现有的DC/DC转换器具有:比较器504、RS-FF电路113、驱动电路110、参考电压生成电路503、计时电路501、作为输出晶体管的NMOS晶体管108、NM0S晶体管109、电容器107、线圈106、电阻103、104、502、接地端子100、输出端子102以及电源端子101。
[0004]比较器504的反相输入端子被输入对输出端子102的输出电压Vout进行分压而得到的分压电压,同相输入端子被输入参考电压,该参考电压附加了电源电压、依赖于输出电压Vout的脉动电压、按照规定的斜率变化的倾斜电压,比较器504输出与比较结果对应的信号。在分压电压比参考电压高时,向RS-FF电路113的置位端子S输出低电平信号,在分压电压比参考电压低时,向RS-FF电路113的置位端子S输出高电平信号。从计时电路501输出的信号被提供给RS-FF电路113的复位端子R,根据比较器504的输出信号与计时电路501的输出信号,从RS-FF电路113的Q端子将输出信号输出。驱动电路110接受RS-FF电路113的信号而控制NMOS晶体管108、109的导通/截止,从输出端子102产生输出电压Vout (例如参照专利文献I)。
[0005]专利文献1:日本特开2011-182533号公报
[0006]但是,存在如下课题:现有的DC/DC转换器在电源电压启动时或因负载短路而导致输出电压变为OV时,计时电路不进行动作,DC/DC转换器不启动。

【发明内容】

[0007]本发明是鉴于上述课题而完成的,提供一种DC/DC转换器,即使在电源电压启动时或因负载短路而导致输出电压变为OV时,也能够使电路进行动作并进行稳定的控制。
[0008]为了解决现有的课题,本发明的DC/DC转换器采用以下这样的结构。
[0009]一种具有导通计时电路的DC/DC转换器,所述导通计时电路具有:脉动生成电路,其根据控制信号生成并输出脉动成分;平均化电路,其输出将脉动生成电路的输出平均化而得到的信号;计时电路,其根据平均化电路的信号与控制信号生成并输出导通时间信号;以及启动电路,其使脉动生成电路的输出端子的电压上升到规定的电压。
[0010]发明效果
[0011]本发明的DC/DC转换器在电源电压启动时或因负载短路而导致输出电压变为OV时,能够通过启动电路而使脉动生成电路的输出电压上升,由此,使电路进行动作并进行稳定的控制。
【附图说明】
[0012]图1是示出本实施方式的DC/DC转换器的结构的电路图。
[0013]图2是示出本实施方式的DC/DC转换器的导通计时电路的结构的电路图。
[0014]图3是示出本实施方式的DC/DC转换器的比较器的结构的电路图。
[0015]图4是示出本实施方式的DC/DC转换器的动作的时序图。
[0016]图5是示出本实施方式的DC/DC转换器的导通计时电路的结构的另一例的电路图。
[0017]图6是示出本实施方式的DC/DC转换器的导通计时电路的结构的另一例的电路图。
[0018]图7是示出本实施方式的DC/DC转换器的另一结构的电路图。
[0019]图8是示出现有的DC/DC转换器的结构的电路图。
[0020]标号说明
[0021]100:接地端子;101:电源端子;102:输出端子;105:基准电压电路;106:线圈;110:驱动电路;111:导通计时电路;112、216:比较器;113:RS-FF电路;114:伪脉动电路;208:开关电路;201、202、263、312、313、314、315:恒流电路;230:脉动生成电路;240:平均化电路;250:计时电路;260、600、700:启动电路;701:恒压电路。
【具体实施方式】
[0022]以下,参照附图对本发明的实施方式进行说明。
[0023]图1是本实施方式的DC/DC转换器的电路图。
[0024]本实施方式DC/DC转换器具有:比较器112、RS — FF电路113、伪脉动电路114、驱动电路110、基准电压电路105、导通计时电路111、NMOS晶体管108、109、电容器107、线圈106、构成分压电路的电阻103和104、接地端子100、输出端子102以及电源端子101。
[0025]图2是示出导通计时电路111的结构的电路图。导通计时电路111具有:脉动生成电路230、平均化电路240、计时电路250、启动电路260、输入端子121以及输出端子124、125。脉动生成电路230由恒流电路201、开关电路208、电容器209和电阻210构成。平均化电路240由电阻211和电容器212构成。计时电路250由恒流电路202、反相器213、NMOS晶体管214、电容器215和比较器216构成。启动电路260由恒流电路263和NMOS晶体管261,262 构成。
[0026]图3示出比较器112的电路图。比较器112具有:恒流电路312、313、314、315、反相器316、317、PMOS晶体管306、307、308、309、310、311、第一同相输入端子301、第一反相输入端子302、第二同相输入端子303、第二反相输入端子304以及输出端子305。
[0027]接着,对本实施方式的DC/DC转换器的连接进行说明。
[0028]比较器112的第一反相输入端子与伪脉动电路114的输出端子122连接,第一同相输入端子与伪脉动电路114的输出端子123连接,第二反相输入端子连接于电阻103和电阻104的连接点,第二同相输入端子与基准电压电路105的正极连接,输出端子与RS -FF电路113的置位端子S连接。电阻103的另一个端子与输出端子102连接,电阻104的另一个端子与接地端子100连接。基准电压电路105的负极与接地端子100连接。RS -FF电路113的复位端子R与导通计时电路111的输出端子124连接,输出端子与驱动电路110和导通计时电路111的输入端子121连接。NMOS晶体管108的栅极与驱动电路110的第一输出端子连接,漏极与电源端子101连接,源极与线圈106的一个端子和NMOS晶体管109的漏极连接。NMOS晶体管109的栅极与驱动电路110的第二输出端子连接,源极与接地端子100连接。电容器107的一个端子与输出端子102和线圈106的另一个端子连接,另一个端子与接地端子100连接。
[0029]对导通计时电路111的连接进行说明。恒流电路201的一个端子与电源端子101连接,另一个端子与开关电路208的一个端子连接。电容器209的一个端子与开关电路208的另一个端子、电阻210的一个端子、电阻211的一个端子(节点A)连接,另一个端子与接地端子100连接。电阻210的另一个端子与接地端子100连接,电阻211的另一个端子与输出端子125和电容器212的一个端子连接。电容器212的另一个端子与接地端子100连接。输入端子121与反相器213的输入端子和控制开关电路208的接通断开的端子连接。反相器213的输出端子与NMOS晶体管214的栅极连接。NMOS晶体管214的漏极与电容器215的一个端子和恒流电路202的一个端子连接,源极与接地端子100连接。电容器215的
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1