用于射频标签的接收器单元的制作方法

文档序号:10687664阅读:398来源:国知局
用于射频标签的接收器单元的制作方法
【专利摘要】本发明涉及一种接收器单元,所述接收器单元包括连接天线的第一和第二输入端(PAD+,PAD?)、通信站和电源站(105),所述通信站适于解调和/或调制在所述通信站的进入信号,所述电源站(105)包括用于向电路(200)的其余部分供电的AC/DC电压转换器(106)。
【专利说明】
用于射频标签的接收器单元
技术领域
[0001 ]本发明涉及一种接收器单元,其包括第一和第二输入端、通信站(communication stage)和电源站(power stage),天线连接至所述第一和第二输入端,所述通信站适于解调 和/或调制在所述通信站的进入信号,所述电源站包括用于向剩余电路供电的电压转换器。
【背景技术】
[0002] 已知的射频标签,也被称为提供有通信电路的电子标记或通信信标。这种类型的 通信电路包括连接至调制/解调站的天线,所述调制/解调站用于处理进入信号或出来的信 号。这样的射频标签也提供有电源系统,即,使用在接收到信号时接收的能量以向整个射频 标签供应电能的站。
[0003] 该类型站一般包括将接收的交流信号转换成连续功率信号的AC/DC转换器。该类 型的AC/DC转换器采取例如格雷茨型(Graetz type)的二极管桥的形式。
[0004] 然而,取决于输入信号的类型,有必要具有能够不仅在低功率工作而且在高功率 工作的AC/DC转换器。
[0005] 进一步地,AC/DC转换器的问题在于,他们可能有寄生电容。事实上,每个天线以最 佳方式与调谐电容工作。因此寻求控制与天线相关联的调谐电容的值,并因此减少寄生电 容的值,从而他们不会显著扰乱所期望的天线特性。因此,由于AC/DC转换器是寄生电容的 最大贡献者,选择最小化寄生电容贡献的组件是重要的。
[0006] 此外,射频标签面临着AC/DC转换器由于AC/DC转换器中过高电压而被摧毁的风 险,这会导致对组件的损坏。已知的解决方案是消减超出预定电压值的信号。然而,消减输 入信号的缺点在于,它会使信号失真,从而导致信息损失。

【发明内容】

[0007] 因此,本发明的目的是通过提供一种射频标签接收器单元而克服现有技术的缺 点,所述射频标签接收器单元改善效率并容忍输入信号中大的电压变化,同时避免电压浪 涌和号失真。
[0008] 为此,本发明提出提供一种接收器单元,所述接收器单元包括连接天线的第一和 第二输入端、通信站和电源站,所述通信站适于解调和/或调制在所述通信站的进入信号, 所述电源站包括用于为单元提供电源的电压转换器,其特征在于所述电源站进一步包括适 于限制所述电压转换器的输出电压的调节电路,所述调节电路包括适于确定第二电流值的 调节器电路,所述第二电流值是除所述第一电流值外提供的电流值,如果所述第二电流值 超过预定阈值,所述调节器电路提供控制信号,所述控制信号被发送到限制器电路,所述限 制器电路被配置为限制所述AC/DC转换器电路的输入电压。
[0009] 在第一有利实施例中,所述电压转换器是交流/连续类型。
[0010] 在第二有利实施例中,所述电压转换器在输入端包括由第一和第二N型MOS晶体管 组成的接地发电机,所述第一和第二N型MOS晶体管相互连接从而它们的源极被互相连接以 形成所述电压转换器的接地,所述第一晶体管的漏极被连接至所述第一输入端和所述第二 晶体管的栅极,而所述第二晶体管的漏极被连接至所述第二输入端和所述第一晶体管的栅 极,所述电压转换器还包括形成电压修改器部件的多个相同的结构,以及其特征在于所述 转换器输出包括两个N型MOS晶体管,其中,所述晶体管的源极被相互连接以形成输出线,所 述晶体管之一的漏极被连接至从第一端延伸的所述电压修改器部件的最后结构,另一晶体 管的漏极被连接至从第二端延伸的所述电压修改器部件的最后结构,每个晶体管的栅极被 连接至它的源极。
[0011]在第三有利实施例中,所述电压修改器部件被配置以便从所述第一和第二输入端 的每个中,延伸出彼此连接的相同结构系列,每个系列的第一结构被连接至所述第一和第 二输入端中的一个和随后的结构,两个结构之间的连接点被连接至所述第一或第二输入端 的一个中,使得每个结构被连接至所述第一端和所述第二端。
[0012]在第四有利实施例中,所述限制器电路包括至少一个晶体管,所述至少一个晶体 管经由其漏极被连接至所述第一输入端,并经由其源极被连接至所述二输入端,所述控制 信号被发送到其栅极,以便使所述至少一个晶体管或多或少导通。
[0013] 在第五有利实施例中,所述限制器电路包括多个并联安装的晶体管。
[0014] 在第六有利实施例中,所述调节单元还包括用于向所述调节器电路提供偏振电流 和参考电压的带隙电压发生器。
[0015] 在另一有利实施例中,所述通信站适于提供表示通信动作的信号,其被直接连接 至所述限制器电路,以防止这种通信动作期间的调节。
[0016] 本发明还涉及一种包括控制单元的射频标签,所述控制单元包括用于执行至少一 个功能的计算单元和存储器,以及被配置为接收或发送信号并向所述控制单元供应电源的 至少一个接收器单元,其特征在于所述接收器单元是根据本发明的接收器单元。
[0017] 在第一有利实施例中,所述接收器单元被配置为根据使用第一频率的第一协议操 作。
[0018]在第二有利实施例中,所述第一协议是长距离协议。
[0019] 在第三有利实施例中,所述射频标签还包括第二接收器单元,所述第二接收器单 元被配置为根据使用第二频率的第二协议操作,所述第二接收器单元包括通信站和用于向 一个单元提供电流的电源站,所述控制单元接收电流,所述电流的值是来自所述第一接收 器单元和来自第二接收器单元的电流的总和。
[0020] 在另一优选实施例中,所述第一接收器单元还包括用于提供表示电流的信号的电 流镜像电路,该电流是所述第一和第二接收器单元的电流的总和的象征(image ),所述第二 接收器单元还包括用于提供表示电流的信号的电流镜像电路,该电流是所述第二接收器单 元提供的电流的象征,以及其特征在于,所述第一接收器单元还包括减法器电路,用于从所 述第二接收器单元提供的电流的象征的电流减去所述第一和第二接收器单元电流的总和 的象征的电流,并且用于向所述限制器电路提供仅表示来自所述第一接收器单元的电流的 信号。
【附图说明】
[0021] 根据本发明的装置的目的、优点和特征,将在下文对仅通过非限制性实例给出并 且如附图所示的本发明至少一个实施例的详细描述中表现得更清楚,其中:
[0022]图Ia和Ib是根据本发明第一实施例的射频标签和接收器单元的示意图。
[0023]图2是根据本发明的接收器单元的AC/DC转换器的示意图。
[0024] 图3是根据本发明的接收器单元的分路电压调节器的示意图。
[0025] 图4是根据本发明的接收器单元的限制器电路的示意图。
[0026] 图5示出了根据本发明的接收器单元的变型的示意图。
[0027] 图6和7示出了根据本发明的第二实施例的射频标签的示意图。
[0028] 图8是根据本发明的射频标签调节系统的时间行为的示意图。
【具体实施方式】
[0029] 图Ia示出射频标签的接收器单元1,以及更具体的,根据第一实施例的接收器单元 1〇〇,所述射频标签也被称为通信信标或电子标记。如图Ib中所示,这种射频标签的该类型 的接收器单元100在输入端被经由两个输入端(PAD+,PAD_)连接至天线101,所述两个输入 端(PAD+,PAD_)即正极输入和负极输入。该天线101可以是偶极子或线圈或能够执行天线功 能的任何元件。射频标签1还包括控制单元200,控制单元200例如包括用于执行至少一个功 能的计算单元和存储器。此处,接收器单元100用于使用长距离UHF协议操作。跨两个输入端 PAD+,PAD-,多个站被连接至彼此,每个站经由其端之一被连接至正极端,经由其另一端被 连接至负极端。首先,存在调整站102,调整站102包括并联安装的并且能够被致动以便被添 加或不添加的大量电容,从而调节与天线、谐振频率和品质因子的适应。
[0030] 第二站103包括保护站。该ESD保护站防止静电放电。该保护站103-般提供有二极 管和/或半导体闸流管。第三站包括通信站104。该通信站包括调制器部分104a和/或解调器 部分104b,所述调制器部分104a用于经由天线发送信号,所述解调器部分104b用于处理经 由天线接收的信号。
[0031] 第四站包括电源站105,即,通过使用来自进入信号的功率,能够为射频标签的其 余部分供应电能的站。
[0032] 该第四站包括用于将输入电压转换成不同输出电压的电压转换器106。在本例中, 其是AC/DC转换。该电路提供了来自交流电压的整流电压Uuhf和电流Iuhf。
[0033] 在优选实例中,电压转换器106是使用Cockcroft-Walton结构的AC/DC转换器,所 述Cockcroft-Walton结构是改进的和对称的,如图2所示。该AC/DC转换器106包括两个输入 端El,E2,他们被连接至射频标签的两个输入端PAD+,PAD-。接地发电机1060被配置在输入 端,在两个输入端El、E2之间,该接地发电机包括两个N型MOS晶体管1060a和1060b。两个晶 体管1060a和1060b的源极被连接至彼此以形成接地电压VSS而每个晶体管1060a、1060b的 栅极被连接至另一晶体管的漏极,每个漏极被连接至端E1、E2中的一个。
[0034] 该结构然后包括升压部分1061。相同结构1062被从每个输入端El、E2串联。从每个 端El、E2延伸的这些结构1062被配置,以便从端El延伸的第一结构1062和第一结构从端E2 延伸的第一结构形成电压修改器站,等等。AC/DC电压转换器106因此包括N电压修改器站。 [0035]每个结构1062包括N型MOS晶体管1063,N型MOS晶体管1063的栅极被连接至所述晶 体管的漏极。晶体管1063的源极也被连接至下一结构106 2的晶体管106 3的漏极以及也被连 接至并联安装的电容1064,后者用于在升压期间供应额外电源,并且也被连接至输入端EU E2 之一。
[0036]电容1064到输入端El、E2的连接是交替的,使得如果一个结构1062的电容1064被 连接至端El,然后下一结构1062的电容1064被连接至端E2,等等。
[0037]该配置还被设置,以便第一结构1062的电容1064将被连接至端E2,其中晶体管 1063的漏极被连接至端El,而第一结构1062的电容1064将被连接至端El,其中晶体管1063 的漏极被连接至端E2。
[0038]在每条线的最后结构1062中,晶体管1063的源极被连接至收集器部分1065。该收 集器包括两个N型MOS晶体管1066,晶体管1066的源极被相互连接,以形成VPOS输出1067。晶 体管1066之一的漏极被连接至线El的最后结构的晶体管1066的源极,另一个的漏极被连接 至线E2的最后结构的晶体管的源极。此外,每个晶体管1066的栅极被连接至其源极。
[0039] 该配置使得有可能获得具有低寄生电容的AC/DC转换器106,低寄生电容是本发明 寻求的特性。
[0040] 在该AC/DC转换器106的输出端,第四站105有利地包括调节电路107。该调节电路 107是用来当电压被升压时防止破坏AC/DC转换器106的晶体管。
[0041 ] 事实上,AC/DC转换器电路106也是升压电路。然而,当电压变得太高时,这些部件 很容易损坏。
[0042]调节电路107首先包括调节器电路作为分路电压调节器108,分路电压调节器108 经由其输入的一个被连接至AC/DC转换器的输出并且经由其输出接地。
[0043] 如图3所示,该类型的分路电压调节器108包括连接至三个P型MOS晶体管PVLTl、 PVLT2和PVLT3的漏极的第一输入。晶体管PVLT1的栅极被连接至后者的源极以及被连接至 晶体管PVLT2的栅极。晶体管PLVT2的源极被连接至晶体管PLVT3的栅极。四个电阻器R系列 也被连接至第一输入,这些电阻器R被相互串联连接在一起,并因而被连接在第一输入和地 面之间。
[0044] 该分路电压调节器108进一步包括第一N型MOS晶体管NVLTl,晶体管NVLTl的栅极 是用于连接参考电压VBG的第二输入。该晶体管NVLT1的漏极被连接至晶体管PLVT1的源极, 而晶体管NLVT1的源极被连接至一对N型MOS晶体管NLVT2和NLVT3。更具体地,晶体管NLVT1 的源极被连接至晶体管NLVT2的源极,后者的漏极被连接至晶体管PLVT2的源极,其栅极被 连接至电阻器系列的第一和第二电阻器R之间的连接点。此外,电容C1、C2、C3和C4被配置为 并联连接在晶体管PLVT3的栅极和晶体管NLVT2的栅极之间以及在晶体管NLVT2的栅极和接 地之间。
[0045]晶体管NLVT1的源极也被连接至晶体管NLVT3的漏极,后者的源极也被连接至接 地,以及其栅极也被连接至第四晶体管NLVT4的栅极。该晶体管NLVT4经由其漏极和栅极被 连接至电流极化源Il并且经由其源极至接地。
[0046]最后,分路电压调节器包括第五晶体管NLVT5,第五晶体管NLVT5的栅极和漏极被 连接至晶体管PLVT3的源极,并且第五晶体管NLVT5的源极被连接至接地。该分路电压调节 器108可以与带隙参考电压发生器109相关联,带隙参考电压发生器109提供参考电压VBG并 且被连接至分路电压调节器108的晶体管NLVTl的栅极。
[0047]这种分路电压调节器108被用来测量除了控制单元200消耗的电流外所供应的电 流Ishunt。事实上,调节的原则依赖于这样的事实,由AC/DC转换器106供应的电流部分地被射 频标签电路吸收,即,控制部分200,剩余部分,即,电流Ishunt被导向分路电压调节器108。 [0048] 来自分路调节器的调节电流主要流入PLVT3中。MOS晶体管PLVT4采用该分路电流 Ishunt的象征,以便调整AC/DC转换器保护电路的特征。
[0049] 因此,AC/DC转换器106的输出电流和输入电压之间有相关性,以便AC/DC转换器 106有最大输入电压,在该处,电压升压不会造成损害或破坏。因此,该最大电流值被用作调 节工具。在一个例子中,该最大电流值将被设定在100μΑ,控制单元200消耗的电流在ΙΟμΑ的 等级。分路电压调节器108被用来供应调节信号S_reg,调节信号5_^ 8是AC/DC转换器108的 输出电压的函数。
[0050] 具有电流值的该调节信号S_reg被发送到如图4所示的消减或限制器电路110。该 限制器站110被并行连接在PAD+、PAD-之间,就在AC/DC转换器108之前。该限制器站110包括 被连接在端El和E2之间的至少一个限制器晶体管TL,端El和E2被连接至输入端PAD+、PAD-。 [0051 ] 从每个输入端PAD+、PAD-,延伸有与开关结构1101串联的电阻器Rl,该开关结构 1101包括四个N型MOS晶体管1102,四个N型MOS晶体管1102被连接,以便第一晶体管经由它 的漏极被连接至电阻器Rl以及经由它的源极被连接至第二晶体管1102,等等。
[0052]此外,每个开关结构1101包括等于晶体管数量的多个开关1103,开关1103被经由 它们的端的一个彼此连接,每个经由另一端被连接至晶体管1102的漏极和栅极。如果例如 跨输入PAD+、PAD-出现电压浪涌时,这些开关结构1101被用来创建快速通路,以控制晶体管 TL的栅极。这种快速通路提供了一种二次ESD保护。
[0053]每个结构1101的这些最后晶体管1102被相互连接。在该连接点,创建到限制器晶 体管TL的栅极,以及到输入模块1104的连接,除了两个电流源1106a外,后者包括并联安装 的电容1105。第一电流源1106被配置为供应分路电压调节器输出信号S_reg的电流,即,分 路电流I shunt的象征I ishunt。N型MOS晶体管1107的漏极被连接至该电流源的输出,其栅极被连 接至其漏极。晶体管1107也经由其源极被连接至第二电流源1106b,第二电流源1106b的值 是由带隙参考电压发生器109提供的参考值Iref。
[0054] 该限制器站110用于通过作用于限制器晶体管TL的栅极而限制第四站的AC/DC转 换器106中的进入电压。
[0055] 只要从分路电压调节器108发送的信号S_reg所发送的电流Ilshunt低于或等于参考 电流Iref,则什么都不发生,晶体管TL也不被致动。
[0056] 相反,如果所发送的电流Iishunt变得大于参考电流Iref,则两个电流源1106之间不 再平衡,额外电流被发送到限制器晶体管106的栅极。到限制器晶体管TL的栅极的这种电流 流动使其关闭,从而限制晶体管TL变得更少导通,造成AC/DC转换器106的电压下降。因此, AC/DC转换器106提供的电流减少,使得分路电压调节器108发送的控制信号5^叩的电流 Ilshunt减少并在限制器晶体管TL上更大或更小程度地作用。
[0057] 限制器站110的一个优点在于,它是线性的,即,它不消减或失真输入信号,它只是 改变所述信号的比例。
[0058]该限制器站110的另一优点是,它通过将这些输入端PAD+、PAD-处的电压保持在与 所述射频标签的适当操作兼容的电压范围内,对输入端PAD+、PAD-处的电压具有调节作用, 而提供有保护二极管的第二站103或保护站则不。例如,仅使用保护二极管,有5个站的AC/ DC转换器的输入端处的电压可以达到2伏,2伏通过约等于4的倍增比例在转换器晶体管端 处将产生8伏的电压,因此有破坏通常操作在2伏的晶体管的风险。
[0059]对于控制单元200从几十毫伏到几十伏的输入电压,该限制器站110允许的功率范 围从一 20dBm 到+25dBm。
[0060] 所提出的调节使用转移函数来操作。该转移函数为以下函数:
[0061]
[0062]其中,^是应归于限制器110和电容1105的部件的时间常数,
[0063] 其中,^是应归于调节电路和缓冲电容CbufT的部件的时间常数,
[0064] 其中,eg是天线中的感应电压幅值,与接收的能量有关并且通过所接收的信号场 而可用,而Vant是由限制器电路110控制的在输入端PAD+、PAD-处的有效电压幅度,以保持 AC/DC转换器106中的合理电压。
[0065] 因为TrCCTc,其中τ。》1.748和1^ = 5118,转移函数变为:
[0066]
[0067] 该转移函数使得可能获得稳定的一阶函数,如图8中所示,其中,开始时振荡(A)的 大振幅及时平稳,以获得稳定的状态(B)。
[0068] 在变型中,限制器晶体管TL包括多个并联连接的晶体管。
[0069] 在图5中所示的另一变型中,第三站或通信站104用于调节。当接收到信号时,该变 型考虑与解调有关的电压变化。事实上,有可能会发生,当信号被处理时,造成值下降的电 压变化被分路电压调节器检测到并被认为是电压损失。然后分路电压调节器108可以打开 限制器晶体管TL,让更多电压流到AC/DC转换器。然而,该电压下降只是暂时的,可能会导致 AC/DC转换器中的电压浪涌并损坏它。
[0070] 因此,来自第三站104的表示通信动作的信号Sc被连接至限制器电路110,以防止 在这种通信动作期间的调节。
[0071] 本变型有利地考虑电压变化,使得在通过天线接收到信号时,调节被分路,以防止 其被触发,特别是在调制信号中电压下降的事件中。
[0072] 在图7所示的第二实施例中,可以想象到射频标签是一种双频射频标签。这种射频 标签因此包括两个接收器单元1〇〇、1〇〇',第一单元Γ根据第一协议(Pl)在第一频率(Fl)进 行操作,第二单元1〇〇'被连接至天线101'并根据第二协议(P2)第二频率(F2)操作,如图6所 示。例如,第一接收器单元100在UHF工作,即,长距离协议,而第二接收器单元100'在HF工 作,即,短距离协议。
[0073] 在该情况下,UHF接收器单元为射频标签控制单元供应电流Iuhf C3HF接收器单元也 供应电流Ihf,使得控制单元200被连接至UHF接收器单元和HF接收器单元二者,从而由控制 单元200接收的电流是电流Iuhf和Ifh的总和,即,电流Ihf + Iuhf。
[0074]因此,有必要调节来自第二接收器单元100'的电流,以便考虑调节以防止失真。 [0075]调节回路107还包括电流镜像电路112,其用于提供表示电流Il的信号S11,信号S11 是该电流的象征,该电流的值是电流I uhf和I hf的总和。
[0076]第二接收器单元100'还包括电流镜像电路113,用于提供表示电流12的信号S12,信 号Sk是电流Ihf的象征。
[0077] 表示电流Il的信号S11,其是电流Iuhf+Ihf的象征,和表示电流12的信号S 12,然后 被发送到减法器114,减法器114被连接至限制器电路110。电流Il和12被连接至减法器114, 从而后者计算Il和12之间的差,即,以下操作:Iuhf+Ihf-Ihf。
[0078] 其结果是信号S_reg,表示用于限制器电路110中的调节的电流Iuhf。
[0079]很清楚,可以对上述本发明的各个实施例做出对本领域技术人员显而易见的各种 变型和/或改进和/或组合,而不背离由所附权利要求定义的本发明的范围。
[0080]当然,第一接收器单元100和第二接收器单元100'可以具有相同或不同的结构。同 样地,第二接收器单元1〇〇'能够被配置为包括类似所描述的用于第一接收器单元100的调 节回路。
【主权项】
1. 一种用于射频标签的接收器单元,包括连接天线的第一和第二输入端(PAD+,PAD-)、 通信站和电源站(105),所述通信站适于解调和/或调制在所述通信站的进入信号,所述电 源站(105)包括用于为单元(200)提供电源的电压转换器(106), 其特征在于所述电源站进一步包括适于限制所述电压转换器的输出电压的调节电路 (107),所述调节电路(107)包括适于确定第二电流值的调节器电路(108),所述第二电流值 是除所述第一电流值外提供的电流值(I shunt),如果所述第二电流值超过预定阈值(lref), 所述调节器电路(108)提供控制信号(S_reg),所述控制信号被发送到限制器电路(110),所 述限制器电路(110)被配置为限制所述转换器电路的输入电压。2. 根据权利要求1所述的射频标签接收器单元,其特征在于,所述电压转换器是交流/ 连续类型。3. 根据权利要求2所述的射频标签接收器单元,其特征在于,所述电压转换器(106)在 包括输入端的接地发电机(1060),所述接地发电机(1060)包括第一和第二N型MOS晶体管 (1060a,1060b),所述第一和第二N型MOS晶体管(1060a,1060b)相互连接,以使得其源极被 互相连接以形成所述电压转换器的接地,所述第一晶体管的漏极被连接至所述第一输入端 (PAD+)和所述第二晶体管的栅极,而所述第二晶体管的漏极被连接至所述第二输入端 (PAD-)和所述第一晶体管的栅极,所述电压转换器进一步包括形成电压修改器部件(1061) 的多个相同结构(1062),以及其特征在于所述转换器输出包括两个N型MOS晶体管(1066), 其中,所述晶体管的源极被相互连接以形成输出线,所述晶体管之一的漏极被连接至从所 述第一端延伸的所述电压修改器部件的最后结构,另一晶体管的漏极被连接至从所述第二 端延伸的所述电压修改器部件的最后结构,每个晶体管的栅极被连接至它的源极。4. 根据权利要求3所述的射频标签接收器单元,其特征在于,所述电压修改器部件 (1061) 被配置,以便从所述第一和第二输入端(E1,E2)的每个,延伸彼此连接的相同结构 (1062) 系列,每个系列的第一结构被连接至所述第一和第二输入端(El,E2)中的一个和随 后的结构,两个结构之间的连接点被连接至所述第一或第二输入端(E1,E2)的一个中,使得 每个结构被连接至所述第一端和所述第二端。5. 根据权利要求1所述的接收器单元,其特征在于,所述限制器电路(110)包括至少一 个晶体管(TL),所述至少一个晶体管(TL)经由其漏极被连接至所述第一输入端(E1),并经 由其源极被连接至所述二输入端(E2),所述控制信号(S_reg)被发送到其栅极,以便使所述 至少一个晶体管或多或少地导通。6. 根据权利要求5所述的接收器单元,其特征在于,所述限制器电路(110)包括多个并 联安装的晶体管。7. 根据权利要求1所述的接收器单元,其特征在于,所述调节单元(107)还包括用于向 分路电压调节器提供参考电压(VBG)和偏振电流的带隙电压发生器(109)。8. 根据权利要求1所述的接收器单元,其特征在于,所述通信站(104)适于提供表示通 信动作的信号(Sc),所述通信动作被直接连接至所述限制器电路(110),以防止这种通信动 作期间的调节。9. 一种包括控制单元(200)的射频标签(1),所述控制单元(200)包括用于执行至少一 个功能的计算单元和存储器,以及被配置为接收或发送信号并向所述控制单元供应电源的 至少一个接收器单元,其特征在于所述接收器单元是根据权利要求1所述的接收器单元 (100)。10. 根据权利要求9所述的射频标签,其特征在于,所述接收器单元(100)被配置为根据 使用第一频率(F1)的第一协议(P1)操作。11. 根据权利要求10所述的射频标签,其特征在于,所述第一协议(P1)是长距离协议。12. 根据权利要求9所述的射频标签,其特征在于,所述标签还包括第二接收器单元 (100'),所述第二接收器单元(100')被配置为根据使用第二频率(F2)的第二协议(P2)操 作,所述第二接收器单元被配置为为单元(200)供应电流(Ihf ),所述控制单元接收电流 (Ihf+uhf),所述电流(Ihf+uhf)的值是来自所述第一接收器单元(100)和来自所述第二接 收器单元(1〇〇')的电流(Iuhf,Ihf)的总和。13. 根据权利要求10所述的射频标签,其特征在于,所述标签还包括第二接收器单元 (100'),所述第二接收器单元(100')被配置为根据使用第二频率(F2)的第二协议(P2)操 作,所述第二接收器单元被配置为为单元(200)供应电流(Ihf ),所述控制单元接收电流 (Ihf+uhf ),所述电流(Ihf+uhf)的值是来自所述第一接收器单元(100)和来自所述第二接 收器单元(1〇〇')的电流(Iuhf,Ihf)的总和。14. 根据权利要求11所述的射频标签,其特征在于,所述标签还包括第二接收器单元 (100'),所述第二接收器单元(100')被配置为根据使用第二频率(F2)的第二协议(P2)操 作,所述第二接收器单元被配置为为单元(200)供应电流(Ihf ),所述控制单元接收电流 (Ihf+uhf ),所述电流(Ihf+uhf)的值是来自所述第一接收器单元(100)和来自所述第二接 收器单元(1〇〇')的电流(Iuhf,Ihf)的总和。15. 根据权利要求12所述的射频标签,其特征在于,所述第一接收器单元还包括用于提 供表示电流(II)的信号(Sn)的电流镜像电路(112),所述电流(II)是所述第一和第二接收 器单元电流的总和的象征,所述第二接收器单元(100')还包括用于提供表示电流(12)的信 号(S I2)的电流镜像电路(113),所述电流(12)是所述第二接收器单元(100')提供的电流 (Ihf)的象征,以及其特征在于,所述第一接收器单元还包括减法器电路(114),所述减法器 电路(114)用于从所述第二接收器单元提供的电流的象征的所述电流(II)减去是所述第一 和第二接收器单元电流的总和的象征的所述电流(12),并且用于向所述限制器电路(110) 提供仅表示来自所述第一接收器单元的所述电流(Iuhf)的信号。16. 根据权利要求13所述的射频标签,其特征在于,所述第一接收器单元还包括用于提 供表示电流(II)的信号(Sn)的电流镜像电路(112),所述电流(II)是所述第一和第二接收 器单元电流的总和的象征,所述第二接收器单元(100')还包括用于提供表示电流(12)的信 号(S I2)的电流镜像电路(113),所述电流(12)是所述第二接收器单元(100')提供的电流 (Ihf)的象征,以及其特征在于,所述第一接收器单元还包括减法器电路(114),所述减法器 电路(114)用于从所述第二接收器单元提供的电流的象征的所述电流(II)减去是所述第一 和第二接收器单元电流的总和的象征的所述电流(12),并且用于向所述限制器电路(110) 提供仅表示来自所述第一接收器单元的所述电流(Iuhf)的信号。17. 根据权利要求14所述的射频标签,所述第一接收器单元还包括用于提供表示电流 (II)的信号(Sn)的电流镜像电路(112),所述电流(II)是所述第一和第二接收器单元电流 的总和的象征,所述第二接收器单元(100')还包括用于提供表示电流(12)的信号(S I2)的电 流镜像电路(113),所述电流(12)是所述第二接收器单元(100')提供的电流(Ihf)的象征, 以及其特征在于,所述第一接收器单元还包括减法器电路(114),所述减法器电路(114)用 于从所述第二接收器单元提供的电流的象征的所述电流(II)减去是所述第一和第二接收 器单元电流的总和的象征的所述电流(12),并且用于向所述限制器电路(110)提供仅表示 来自所述第一接收器单元的所述电流(Iuhf)的信号。
【文档编号】G06K19/077GK106056195SQ201610223853
【公开日】2016年10月26日
【申请日】2016年4月12日 公开号201610223853.0, CN 106056195 A, CN 106056195A, CN 201610223853, CN-A-106056195, CN106056195 A, CN106056195A, CN201610223853, CN201610223853.0
【发明人】C·拉莫特, T·库洛, G·斯托亚诺维克
【申请人】Em微电子-马林有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1