上电检测电路的制作方法

文档序号:7520242阅读:293来源:国知局
专利名称:上电检测电路的制作方法
技术领域
本实用新型涉及电路控制领域,更具体地说,涉及一种帮助芯片输出脚发出上电检测的电路。
背景技术
现今很多芯片在上电瞬间,输出脚没有进行上电复位,如芯片对应的led灯输出脚没有上电检测,会给用户使用上的不变。市场上的交换机,在设备复位的同时,均会使网口对应的LED灯闪烁一下后熄灭, 以指示机器完成复位,可以正常工作了。但是有些交换芯片,在上电复位的同时,芯片不会主动复位LED灯输出脚,导致上电后只有电源灯亮,各网口对应的LED灯不会闪烁一下,这样就会给用户带来是否是交换机损坏的误解。现有采用GPIO (通用输入/输出General Purpose Input Output)做相应的功能引脚,但对于GPIO数量较少的CPU无法进行上述操作,即使可以采用上述办法操作,也增加了软件的工作量。另外,对于傻瓜型交换机而言,网络控制芯片一般不具有GPIO接口。

实用新型内容本实用新型要解决的技术问题在于,针对现有技术的上述芯片不会主动复位输出脚导致用户无法判断装置是否损坏的缺陷,提供一种会在芯片上电后,提供一个复位脉冲, 进而利用该脉冲进行相关的动作(如使LED灯闪烁一次)的上电检测电路。本实用新型解决其技术问题所采用的技术方案是构造一种上电检测电路,其中包括逻辑运算模块以及上电检测装置,所述逻辑运算模块包括输入复位信号的第一输入端、输入芯片的输出信号的第二输入端以及输出端,所述输出端与所述上电检测装置连接。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述逻辑运算模块为与门、异或门或同或门。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述复位信号通过非门输入到所述第一输入端,所述逻辑运算模块为与门、异或门或同或门。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述芯片的输出信号通过非门输入到所述第二输入端,所述逻辑运算模块为与门、异或门或同或门。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述逻辑运算模块为或门、异或门或同或门。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述复位信号通过非门输入到所述第一输入端,所述逻辑运算模块为或门、异或门或同或门。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述芯片的输出信号通过非门输入到所述第二输入端,所述逻辑运算模块为或门、异或门或同或门。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述复位信号通过非门输入到所述第一输入端,所述输入芯片的输出信号通过非门输入到所述第二输入端,所述逻辑运算模块为与门、异或门或同或门。在本实用新型所述的上电检测电路中,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述复位信号通过非门输入到所述第一输入端,所述输入芯片的输出信号通过非门输入到所述第二输入端,所述逻辑运算模块为或门、异或门或同或门。在本实用新型所述的上电检测电路中,所述上电检测装置为指示灯或蜂鸣器。实施本实用新型的上电检测电路,具有以下有益效果在芯片上电后,提供一个复位脉冲,进而利用该脉冲进行相关的动作(如使LED灯闪烁或蜂鸣器发出声响)。通过非门、第一输入端、第二输入端以及逻辑运算模块的组合可以实现各种情况下的上电提示,并且可以实现不同的提示方式(如常亮闪烁、长灭闪烁、声音提示等)。

下面将结合附图及实施例对本实用新型作进一步说明,附图中图1是本实用新型的上电检测电路的第一优选实施例的结构示意图;图2是本实用新型的上电检测电路的第二优选实施例的结构示意图;图3是本实用新型的上电检测电路的第三优选实施例的结构示意图;图4是本实用新型的上电检测电路的第四优选实施例的结构示意图;图5是本实用新型的上电检测电路的第一优选实施例的详细电路图;图6是本实用新型的上电检测电路的第二优选实施例的详细电路图;图7是本实用新型的上电检测电路的第四优选实施例的详细电路图。
具体实施方式
下面结合图示,对本实用新型的优选实施例作详细介绍。在图1所示的本实用新型的上电检测电路的第一优选实施例的结构示意图,所述上电检测电路包括逻辑运算模块1以及上电检测装置2,逻辑运算模块1包括第一输入端、 第二输入端以及输出端,第一输入端用于输入复位信号,第二输入端用于输入芯片的输出信号,输出端与上电检测装置2连接。本实用新型的上电检测电路在芯片上电后,复位电路同时提供一个复位脉冲信号,该复位脉冲信号通过逻辑运算模块1改变短时间芯片的正常输出电平从而造成上电检测装置2的相关动作(如LED灯闪烁一次或蜂鸣器发出声音提示),提示用户使用的与芯片相关的装置可正常工作,如无法发出相关的动作,即芯片没有完成复位操作,与芯片相关的装置可能已经损坏或需要再次进行复位操作。在图1所示的本实用新型的上电检测电路的第一优选实施例的结构示意图,第一输入端为低有效信号输入端或高有效信号输入端,第二输入端为低有效信号输入端,逻辑运算模块1为与门、异或门或同或门。如图5所示当第一输入端为低有效信号输入端时, 第二输入端也为低有效信号输入端,当芯片通电后,复位电路会发出一个200ms左右的低脉冲信号(使用不同的复位电路,复位脉冲时间也不同),而后信号拉高,同时芯片的输出信号端口由于没有信号输出芯片通电后一直处于高电平状态,这时经过与门或同或门的话会产生一个200ms的低脉冲信号,然后回到正常的高电平信号;经过异或门的话产生一个 200ms的高脉冲信号,然后回到正常的低电平信号,通过该低脉冲信号或高脉冲信号可以实现指示灯或蜂鸣器的状态变化(如LED灯闪烁或蜂鸣器发出声音提示),从而提醒用户与芯片相关的装置是否正常。当第一输入端为高有效信号输入端时,当芯片通电后,复位电路会发出一个的高脉冲信号,而后信号拉低,同时芯片的输出信号端口由于没有信号输出芯片通电后一直处于高电平状态,这时经过与门或同或门的话会产生一个高脉冲信号,然后回到正常的低电平信号;经过异或门的话产生一个低脉冲信号,然后回到正常的高电平信号, 通过该低脉冲信号或高脉冲信号可以实现指示灯或蜂鸣器的状态变化,从而提醒用户与芯片相关的装置是否正常。如果使用在交换机上,可有效的提示用户,交换机通电后是否工作正常,避免由于网络控制芯片本身的缺陷导致的通电瞬间网口对应的LED灯无法闪烁给用户带来误解。作为本实用新型的上电检测电路的优选实施例,第一输入端为低有效信号输入端或高有效信号输入端,第二输入端为高有效信号输入端,逻辑运算模块1为或门、异或门或同或门。如图5所示当第一输入端为低有效信号输入端时,第二输入端为高有效信号输入端,原理和上述相同,这时经过或门或异或门的话会产生一个低脉冲信号,然后回到正常的高电平信号;经过同或门的话会产生一个高脉冲信号,然后回到正常的低电平信号。当第一输入端为高有效信号输入端时,经过或门或异或门的话会产生一个高脉冲信号,然后回到正常的低电平信号;经过同或门的话会产生一个低脉冲信号,然后回到正常的高电平信号。 这样无论第二输入端为低有效信号输入端还是高有效信号输入端,通过逻辑运算模块1的处理都能通过低脉冲信号或高脉冲信号的变化实现指示灯或蜂鸣器的状态变化,从而提醒用户与芯片相关的装置是否正常。在图2所示的本实用新型的上电检测电路的第二优选实施例的结构示意图,第一输入端为低有效信号输入端或高有效信号输入端,第二输入端为低有效信号输入端,复位信号通过非门3输入到第一输入端,所述逻辑运算模块1为与门、异或门或同或门。如图6 所示,通过非门3可以改变第一输入端的输入信号的电平高低,这样当复位信号的电平值发生改变时,只需要通过非门3对复位信号进行处理后输入到第一输入端即可以实现复位信号电平值改变前的功能。作为本实用新型的上电检测电路的优选实施例,第一输入端为低有效信号输入端或高有效信号输入端,第二输入端为高有效信号输入端,所述复位信号通过非门3输入到第一输入端,逻辑运算模块1为或门、异或门或同或门。如图6所示,通过非门3可以改变第一输入端的输入信号的电平高低,效果同上所述。在图3所示的本实用新型的上电检测电路的第三优选实施例的结构示意图,第一输入端为低有效信号输入端或高有效信号输入端,第二输入端为高有效信号输入端,芯片的输出信号通过非门3输入到所述第二输入端,逻辑运算模块1为与门、异或门或同或门。当第二输入端为低有效信号输入端,芯片的输出信号通过非门3输入到所述第二输入端, 逻辑运算模块1为或门、异或门或同或门。通过非门3可以改变第二输入端的输入信号的电平高低,这样当芯片的输出信号的电平值发生改变时,只需要通过非门3对芯片的输出信号进行处理后输入到第二输入端即可以实现芯片的输出信号电平值改变前的功能。在图4所示的本实用新型的上电检测电路的第四优选实施例的结构示意图,第一输入端为低有效信号输入端或高有效信号输入端,第二输入端为高有效信号输入端,复位信号通过非门3输入到第一输入端,输入芯片的输出信号通过非门3输入到第二输入端,逻辑运算模块1为与门、异或门或同或门。第一输入端为低有效信号输入端或高有效信号输入端,第二输入端为低有效信号输入端,复位信号通过非门3输入到第一输入端,输入芯片的输出信号通过非门3输入到第二输入端,逻辑运算模块1为或门、异或门或同或门。如图 7所示,在第一输入端前和第二输入端前加上非门3可以同时改变第一输入端和第二输入端的输入信号的电平高低,这样通过非门3的使用可以不改变逻辑运算模块1适应各种的芯片、复位电路以及上电检测装置2,从而有效的提醒用户与芯片有关的装置是否正常。作为本实用新型的上电检测电路的优选实施例,上电检测装置2为指示灯或蜂鸣器,通过指示灯和蜂鸣器的使用可以采用多种方式提示用户与芯片有关的装置的复位上电情况,如使LED灯闪烁或蜂鸣器发出声响,并可通过其他定时装置使得提示更加明显。以上所述仅为本实用新型的实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。
权利要求1.一种上电检测电路,其特征在于,包括逻辑运算模块(1)以及上电检测装置O),所述逻辑运算模块(1)包括输入复位信号的第一输入端、输入芯片的输出信号的第二输入端以及输出端,所述输出端与所述上电检测装置( 连接。
2.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述逻辑运算模块(1) 为与门、异或门或同或门。
3.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述复位信号通过非门(3)输入到所述第一输入端,所述逻辑运算模块(1)为与门、异或门或同或门。
4.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述芯片的输出信号通过非门( 输入到所述第二输入端,所述逻辑运算模块(1)为与门、异或门或同或门。
5.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述逻辑运算模块(1) 为或门、异或门或同或门。
6.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述复位信号通过非门(3)输入到所述第一输入端,所述逻辑运算模块(1)为或门、异或门或同或门。
7.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述芯片的输出信号通过非门( 输入到所述第二输入端,所述逻辑运算模块(1)为或门、异或门或同或门。
8.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为高有效信号输入端,所述复位信号通过非门(3)输入到所述第一输入端,所述输入芯片的输出信号通过非门( 输入到所述第二输入端,所述逻辑运算模块(1)为与门、异或门或同或门。
9.根据权利要求1所述的上电检测电路,其特征在于,所述第一输入端为低有效信号输入端或高有效信号输入端,所述第二输入端为低有效信号输入端,所述复位信号通过非门(3)输入到所述第一输入端,所述输入芯片的输出信号通过非门( 输入到所述第二输入端,所述逻辑运算模块(1)为或门、异或门或同或门。
10.根据权利要求1所述的上电检测电路,其特征在于,所述上电检测装置(2)为指示灯或蜂鸣器。
专利摘要本实用新型涉及一种上电检测电路,其中包括逻辑运算模块以及上电检测装置,所述逻辑运算模块包括输入复位信号的第一输入端、输入芯片的输出信号的第二输入端以及输出端,所述输出端与所述上电检测装置连接。本实用新型的上电检测电路在芯片上电后,提供一个复位脉冲,进而利用该脉冲进行相关的动作,如使LED灯闪烁或蜂鸣器发出声响,使得用户可以方便的判断装置是否损坏。
文档编号H03K17/22GK201956989SQ20102069592
公开日2011年8月31日 申请日期2010年12月31日 优先权日2010年12月31日
发明者兰俊 申请人:康佳集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1