音频放大电路的制作方法

文档序号:7509053阅读:378来源:国知局
专利名称:音频放大电路的制作方法
技术领域
本发明涉及电子电路技术领域,特别涉及一种音频放大电路。
背景技术
如今,在便携式系统中通常采用锂电池进行供电,由于锂电池电压的限制(通常最高为4. 2V),使得系统中的音频放大电路电源轨最高只有4. 2V,若采用差分输出的方式,则输出峰值Vp最高 可以达到4V左右,在不出现明显截顶失真情况下,若系统的负载&为
8Q时,音频放大电路的输出功率P = ¥ = ^ = 1W。为了获得更好的音质、更大的音
KL 1 KL
量,需要提高音频放大电路的供电电源轨。传统的方式通常采用电荷泵或者电感的DC-DC (直流-直流)升压转换器,将锂电池电压升高,将电压提升后的电源提供给音频放大电路供电,提升音频放大电路的输出功率。图I示出了现有技术中音频放大电路的一种实施方式。在这种实施方式中,采用两颗芯片实现D类放大器在低压供电下的大功率输出。具体地,参考图1,所述音频放大电路包括升压转换电路10和D类放大器20。首先通过升压转换电路10将电池电压VBAT升高到PVDD,然后用PVDD给D类放大器20供电,所述D类放大器20用于驱动扬声器30。通过这样的方式提高了 D类放大器20的电源轨,实现了音频功率放大电路的大功率输出。在这种方式中,升压转换电路10和D类放大器20分别形成于两颗芯片上,从而使得成本较高、占用PCB (印制电路板)的空间大,不利于电路的集成。在现有技术中还也可以将升压转换电路10与D类放大器20集成在同一颗芯片中,图2即示出了现有技术中音频放大电路的另一种实施方式。如图2所示,此时D类放大器和升压转换电路集成于同一个芯片中。具体地,参考图2,升压转换电路10包括第一控制电路11、时钟发生器12、基准电路13和DC-DC升压转换器14。所述时钟发生器12用于产生升压转换电路10所需要的时钟脉冲信号;所述基准电路13用于产生升压转换电路10所需要的基准电压和基准电流;所述DC-DC升压转换器14在所述第一控制电路11的控制下,根据所述时钟脉冲信号和基准电压(或基准电流)将电池电压VBAT升高到PVDD,并利用升压后的电压PVDD对D类放大器20进行供电。所述D类放大器20包括第二控制电路21、三角波发生器22、PWM(Pulse-ffidthModulation,脉宽调制)转换电路23和功率输出级24。所述三角波发生器22用于产生三角波信号;所述PWM转换电路23根据接收到的所述三角波信号产生PWM信号;所述第二控制电路21用于控制所述三角波发生器22、PWM转换电路23以及功率输出级24 ;所述功率输出级24用于驱动扬声器30。 在这种方式中,由于电压轨不同,升压转换电路10和D类放大器20需要分别有控制电路、基准电路、三角波发生器或者时钟发生器等外围电路。这样,不同控制电路的独立控制就可能带来启动杂音等问题。
这是因为,D类放大器20采用高压PVDD供电,必须在高压PVDD稳定后,再启动D类放大器20,不然会带来启动杂音等问题,但是采用不同的控制电路时,系统并不知道高压PVDD的建立时间,因此可能会导致高压PVDD还没有建立,D类放大器20就已经启动了,从而产生启动杂音的问题。同样地,在采用其他类型(如A类放大器、B类放大器等)音频功率放大器时,也会由于控制电路的独立存在而产生启动杂音问题。因此,如何消除启动杂音以提高电路的性能就成为本领域技术人员亟待解决的问题之一。

发明内容
本发明解决的问题是提供一种音频放大电路,以有效地消除启动杂音,从而提高电路的性能。为解决上述问题,本发明提供一种音频放大电路,包括音频功率放大器、升压转换电路和控制电路;所述控制电路用于产生第一控制信号和第二控制信号;所述升压转换电路连接所述控制电路和音频功率放大器,用于在所述第一控制信号的控制下将电源电压转换为高电压,所述高电压用于给所述音频功率放大器进行供电;所述音频功率放大器连接所述控制电路,用于在所述第二控制信号的控制下将音频输入信号进行放大处理,并输出音频输出信号;其中,所述升压转换电路在所述高电压建立之后发送建立成功的信号给所述控制电路;所述控制电路在接收到所述建立成功的信号之后发送第二控制信号至所述音频功率放大器。可选地,所述音频放大电路还包括基准电路,用于给所述升压转换电路和音频功率放大器提供參考电压或參考电流。可选地,所述音频功率放大器为D类放大器,所述音频放大电路还包括參考波发生电路,所述參考波发生电路连接升压转换电路和D类放大器,用于将产生的时钟信号发送至所述升压转换电路,并且将产生的三角波信号发送至D类放大器;所述时钟信号的频率与三角波信号的频率或者倍频相同。可选地,所述D类放大器包括脉宽调制转换电路、电压转换器和功率输出电路;所述脉宽调制转换电路包括积分器和比较器,所述积分器在电源电压下对接收到的音频输入信号进行积分;所述比较器连接积分器和參考波发生电路,用于在电源电压下将所述积分器的输出信号与所述參考波发生电路产生的三角波进行比较以产生脉宽调制
信号;所述电压转换器,连接所述比较器和升压转换电路,用于在所述升压转换电路提供的高电压下将接收到的脉宽调制信号由电源电压域转换为高电压域;所述功率输出电路,连接所述电压转换器和升压转换电路,用于在所述升压转换电路提供的高电压下对所述电压转换器输出的位于高电压域的脉宽调制信号进行处理以输出音频输出信号。
可选地,所述D类放大器还 包括反馈电路,所述反馈电路的一端连接功率输出电路的输出端,另一端连接积分器的输入端。可选地,所述反馈电路包括反馈电阻。可选地,所述积分器采用轨至轨输入级。可选地,所述电压转换器包括第一NMOS管、第二NMOS管、第一PMOS管、第二PMOS管、第一反相器和第二反相器;其中,所述第一 NMOS管的源极接地,漏极连接第一 PMOS管的漏极,栅极连接第一反相器的输出端;所述第一反相器的输入端作为所述电压转换器的输入端;所述第二 NMOS管的源极接地,栅极连接第二反相器的输出端,漏极连接第二 PMOS管的漏极,并作为所述电压转换器的输出端;所述第二反相器的输入端连接所述第一反相器的输出端;所述第一 PMOS管的源极连接升压转换电路的输出端,栅极连接第二 NMOS管的漏极;所述第二 PMOS管的源极连接升压转换电路的输出端,栅极连接第一 NMOS管的漏极;所述第一反相器和第二反相器的电源端均连接电源电压。可选地,所述第一反相器和第二反相器分别为CMOS反相器。可选地,所述升压转换电路包括升压转换器和电压检测电路;所述升压转换器用于在所述第一控制信号的控制下将电源电压转换为高电压;所述电压检测电路连接所述升压转换器和控制电路,用于检测升压转换器转换后的电压值,并在所述升压转换器转换后的电压值达到预定值时,发送建立成功的信号给所述控制电路。与现有技术相比,本发明至少具有以下优点I)本发明的音频放大电路中,音频功率放大器和升压转换电路采用统一的控制电路,并且只有在升压转换电路输出的高压稳定之后,所述控制电路才会启动音频功率放大器,从而有效地消除了启动杂音。2)可选方案中,由于音频功率放大器和升压转换电路采用统一的外围电路,所述外围电路包括控制电路、基准电路等,所以不仅简化了电路的规模,而且还减小了芯片的面积。3)可选方案中,所述音频放大电路采用统一的参考波发生电路,因此,可以保证所述升压转换电路所需的时钟信号的频率与放大器所需的三角波信号的频率相同,从而使得D类放大器不会受到升压转换电路的干扰,不会产生差频信号,进一步地消除了杂音。4)可选方案中,所述音频放大电路只有其功率输出级和电压转换器采用高压轨供电,其余器件均工作在低压下,因此,仅有较少的器件需要采用高压工艺形成,从而可以有效地降低成本,并且减小了芯片的面积。


图I是现有技术中首频放大电路的一种实施例的不意图;图2是现有技术中首频放大电路的另一种实施例的不意图;图3是本发明音频放大电路的一种实施例的示意图4是图3中时钟/[目号频率和ニ角波/[目号频率的一种意图;图5是图3中D类放大器的示意图;图6是图5中电压转换器的一种实现方式的示意图;
图7是图5中积分器的轨至轨输入级的ー种示意图。
具体实施例方式正如背景技术中所述,在现有技术中为了提高音频放大电路的功率输出,通常可以通过升压转换电路将电源电压升高的方式来实现。在一种实施方式中,所述升压转换电路和D类放大器分别位于两颗芯片上,从而使得其成本较高、占用PCB板的空间大,不利于电路的集成。在另ー种实施方式中,虽然将所述升压转换电路和D类放大器集成于同一颗芯片上,但是由于升压转换电路和D类放大器的电压轨不同,因此,需要分别形成各自的控制电路、时钟发生器、基准电路等外围电路,而不同的控制电路可能导致启动杂音等问题。同样地,在采用其他类型的音频功率放大器时,也会由于各自独立的控制电路而产生启动杂音的问题。本发明的音频放大电路,采用统ー的控制电路来控制音频功率放大器和升压转换电路的工作,只有当升压转换电路建立高电压并发送建立成功的信号之后,所述控制电路才发送第二控制信号以启动所述音频功率放大器。通过这种方式有效地消除了现有技术中由于独立的控制电路而弓I起的启动杂音现象。为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施方式
做详细的说明。在以下描述中阐述了具体细节以便于充分理解本发明。但是本发明能够以多种不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本发明内涵的情况下做类似推广。因此本发明不受下面公开的具体实施方式
的限制。图3示出了本发明音频放大电路的一种实施例的示意图。參考图3,所述音频放大电路包括控制电路100、升压转换电路200和D类放大器300。所述控制电路100用于产生第一控制信号和第二控制信号。所述升压转换电路200连接所述控制电路100和D类放大器300,用于在所述第一控制信号的控制下将电源电压VBAT转换为高电压PVDD,并在所述高电压PVDD建立之后发送建立成功的信号给所述控制电路100 ;所述高电压PVDD用于给所述D类放大器300进行供电。所述高电压PVDD的电压轨高于所述电源电压VBAT的电压轨。作为ー个具体例子,所述电源电压VBAT可以是锂电池电压,例如4V。当然,此仅为举例说明,本发明对此不做限制。所述D类放大器300连接所述控制电路100,用于在所述第二控制信号的控制下将音频输入信号进行放大处理,并输出音频输出信号。其中,所述控制电路100在接收到升压转换电路200发送的建立成功的信号之后发送第二控制信号至所述D类放大器300。在本实施例中,所述升压转换电路200和D类放大器300统ー在控制电路100的控制下进行工作。所述控制电路100首先将第一控制信号发送给所述升压转换电路200,从而使得所述升压转换电路200根据第一控制信号进行电压转换,即将电源电压VBAT转换为高电压PVDD。当高电压PVDD成功建立之后,例如当高电压PVDD达到预定的电压值后认为所述高电压PVDD成功建立,所述升压转换电路200将发送成功建立的信号给控制电路100。控制电路100在接收到该成功建立的信号之后,将发送第二控制信号给D类放大器300。所述D类放大器300在第二控制信号的控制下启动并进行工作。在控制电路100的控制下,所述D类放大器300的启动总是晚于高电压PVDD的建立,从而有效地避免了现有技术中的启动杂音问题。当然,需要说明的是,在其他实施例中,还可以采用其他类型的音频功率放大器,例如A类放大器、B类放大器、AB类放大器等等,其不应局限于本实施例中的D类放大器。与图3所示的音频放大电路相类似,在其他实施例中采用其他类型的音频功率放大器时, 所述音频功率放大器的启动同样会晚于高电压PVDD的建立,从而避免产生启动杂音。继续参考图3,所述音频放大电路还包括参考波发生电路400。所述参考波发生电路400连接升压转换电路200和D类放大器300,用于将产生的时钟信号发送至所述升压转换电路200,并且将产生的三角波信号发送至D类放大器300。具体地,在本实施例中,所述时钟信号的频率与三角波信号的频率相同,或者所述时钟信号的频率与三角波信号的倍频相同。为了方便说明,假定三角波的频率为fPWM,时钟信号的频率为fM。在图2所示的现有技术中,D类放大器20需要的三角波和升压转换电路10的时钟信号独立产生,如果与fPWM相近,或者faK与的fpwi倍频相近,例如fpiM = 300KHZ, fCLK=30IKHZ或者601KHZ,当D类放大器20的信号通路中受到DC-DC升压转换器14的干扰,也会产生IKHZ的差频信号,从而产生杂音。而在本实施例中,由参考波发生电路400统一产生时钟信号和三角波信号,因此可以保证fM与fPWM相同,或者fM与的fPWM倍频相同,从而不会产生差频信号,也就有效地避免了 D类放大器因受到升压转换电路的干扰而产生架音。图4即示出了本实施例中所述时钟信号与三角波信号的频率的一种示意图。参考图4,所述时钟信号的频率与三角波信号的频率fPWM相同。当然,在其他实施例中,也可以使得所述时钟信号的频率与三角波信号的倍频一致,其不应限制本发明的保护范围。可以采用现有技术中的参考波发生电路来产生所述时钟信号和三角波信号,在此不再赘述。在本实施例中,所述升压转换电路200可以包括升压转换器和电压检测电路。所述升压转换器用于在所述第一控制信号的控制下将电源电压VBAT转换为高电压PVDD ;所述电压检测电路连接所述升压转换器和控制电路100,用于检测升压转换器转换后的电压值,并在所述升压转换器转换后的电压值达到预定值(例如6V)时,发送建立成功的信号给所述控制电路100。当然,所述预定值可以根据实际需要进行其他数值的预先设置,其不应限制本发明的保护范围。所述升压转换器可以采用现有技术中任意一种DC-DC升压转换器;所述电压检测电路也可以采用现有的任意一种电路结构,其不应限制本发明的保护范围。需要说明的是,在本实施例中,所述音频放大电路还包括基准电路(图中未示出),所述基准电路用于给所述升压转换电路200和D类放大器300提供参考电压或参考电流。所述基准电路可以采用现有技术中的带隙基准电路,其为本领域技术人员所熟知,故在此不再赘述。
图5示出了图3中D类放大器的示意图。參考图5,所述D类放大器300包括PWM转换电路301、电压转换器302和功率输出电路303。所述PWM转换电路301包括积分器3011和比较器3012,所述积分器3011在电源电压VBAT下对接收到的音频输入信号进行积分;所述比较器3012连接积分器3011和參考波发生电路400,用于在电源电压VBAT下将所述积分器3011的输出信号与所述參考波发生电路400产生的三角波进行比较以产生PWM信号。在本实施例中,所述积分器3011包括由输入电阻Rin和电容Cl组成的外围电路。所述积分器3011的结构与工作原理与现有技术中的相类似,故在此不再赘述。另外,所述积分器3011接收的音频输入信号为差分信号。所述电压转换器302,连接所述比较器3012和升压转换电路200,用于在所述升压转换电路200提供的高电压PVDD下将接收到的PWM信号由电源电压域(VBAT电压域)转换为高电压域(PVDD电压域)。换句话说,所述升压转换电路200用于将接收到的PWM信号的幅值放大,或者说所述升压转换电路200用于提高接收到的PWM信号对应的电压值。作为ー个具体的例子,假定所述比较器3012产生的PWM信号的逻辑电平“ I”对应的电压值为3V ;那么经过所述电压转换器302之后,PffM信号的逻辑电平“ I”对应的电压值变为6V。这样,所述升压转换电路200在不改变接收到的PWM信号的频率的基础上,实现了对PWM信号的幅值的放大作用。所述功率输出电路303,连接所述电压转换器302和升压转换电路200,用于在所述升压转换电路200提供的高电压PVDD下对放大后的PWM信号进行处理以输出音频输出信号。所述功率输出电路303用于驱动扬声器500。图6示出了图5中电压转换器的一种实现方式的示意图。參考图5,所述电压转换器302包括第一 NMOS管NI、第二 NMOS管N2、第一 PMOS管P1、第二 PMOS管P2、第一反相器INVl和第二反相器INV2。所述第一 NMOS管NI的源极接地,漏极连接第一 PMOS管Pl的漏极,栅极连接第一反相器INVl的输出端。所述第一反相器INVl的输入端作为所述电压转换器302的输入端(IN),用于接收比较器3012输出PWM信号。所述第二反相器INV2的输入端连接所述第一反相器INVl的输出端,输出端连接所述第二 NMOS管N2的栅极。其中,所述第一反相器INVl和第二反相器INV2的电源端均连接电源电压VBAT。所述第二 NMOS管N2的源极接地,漏极连接第二 PMOS管P2的漏极,并作为所述电压转换器302的输出端(OUT)。所述第一 PMOS管Pl'的源极连接升压转换电路200的输出端,栅极连接第二 NMOS管N2的漏极;所述第二 PMOS管P2的源极连接升压转换电路200的输出端,栅极连接第一NMOS管NI的漏极。具体地,在本实施例中,所述第一反相器INVl和第二反相器INV2分别为CMOS反相器。所述CMOS反相器为本领域技术人员所熟知,故在此不再赘述。下面结合图6对本实例中的电压转换器的工作原理做详细说明。
由于所述电压转换器302接收的为比较器3012输出的PWM信号,因此,当PWM信号为逻辑低电平0时,经过第一反相器INVl后变为逻辑高电平1,再经过第二反相器INV2后变为逻辑低电平O。此时,第一 NMOS管NI导通,所述第二 NMOS管N2截止,从而使得所述第一 NMOS管NI的漏极电压为0V,即所述第二 PMOS管P2的栅极电压为0V,所述第二 PMOS管P2导通,其漏极上的电压为高电压PVDD,也就是说,此时所述电压转换器302输出的电压为高电压PVDD。当PWM信号为逻辑高电平I时,经过第一反相器INVl后变为逻辑低电平0,再经过第二反相器INV2后变为逻辑高电平I。此时,第一 NMOS管NI截止,所述第二 NMOS管N2导通,在所述第二NMOS管N2的下拉作用下,其漏极上的电压为0V,也就是说,此时所述电压转换器302输出的电压为0V。由上述分析可知,在本实施例中,所述电压转换器302实现了逻辑信号(即本实施例中所述比较器3012输出的PWM信号)在不同电压轨(电源电压VBAT与高电压电平PVDD)之间的切换。 并且在本实施例中,所述D类放大器300只有部分器件,如电压转换器302和功率输出电路303工作在高电压PVDD下;而其他的器件,如PWM转换电路301中的积分器3011和比较器3012等均工作在电源电压VBAT下,从而减小了工作在高压环境下的器件的数量,也就减少了需要采用高压工艺形成的器件的数量,不仅可以降低成本,而且还能有效地节省芯片面积。继续参考图5,为了提高D类放大器300的信嗓比(Signal to Noise Ratio, SNR)以及得到较低的总谐波失真,所述D类放大器300还包括反馈电路,所述反馈电路的一端连接功率输出电路303的输出端,另一端连接积分器3011的输入端。具体地,在本实施例中,所述反馈电路包括图5中所示的反馈电阻RF。音频输入信号和反馈电阻RF反馈的反馈信号被输入到积分器3011中,通过积分器3011对其进行求和,再将求和后的信号与参考波发生电路400输出的三角波信号进行比较,从而产生PWM信号。另外,需要说明的是,在本实施例中,为了提高积分器3011的输入共模范围,所述积分器3011采用轨至轨(rail to rail)输入级(图中未示出)。参考图5,所述D类放大器300的功率输出电路的电压轨被提高到高电压PVDD,那么导致PWM转换电路301中的积分器3011的输入共模点发生了变化。具体地,所述积分器
Rf VBAT Rm PVDD3011的输入共模点於OM= p x—其中,Rf为反馈电阻的电阻
值,Rin为输入电阻的电阻值,VBAT为电源电压,PVDD为高电压。当电源电压VBAT较低,且高电压PVDD较高时,输入共模点Vcom较高,从而可能超出单P管差分对积分器的输入共模范围。例如,当反馈电阻Rf等于输入电阻Rin,电源电压VBAT为3. 3V,高电压PVDD为6. 3V时,输入共模点Vcom为2. 4V。若采用单P管差分对输入级时,P管的源极与电源电 压VBAT之间通常连接一电流源,而该电流源的压降一般在0. 3V 0. 5V左右。另外,P管的栅极与源极之间的电压差Ves通常在-IV左右,因此,为了使P管工作在饱和区,P管的栅极与电源电压VBAT之间的电压差应该在-I. 3V -1. 5V的范围内。
然而,在上述的举例中,所述积分器3011的输入共模点Vcom为2. 4V,电源电压VBAT为3. 3V,从而使得P管的栅极与电源电压VBAT之间的电压差在-O. 9V(即2. 4V-3. 3V=-O. 9V),这样采用单P管差分对输入级时,P管无法工作在饱和区,从而降低了电路的性倉^:。换句话说,在采用单P管差分对输入级时,为了使P管工作在饱和区,积分器3011的输入共模Vcom应该在I. 8V(即3. 3V_1. 5V)至2V(即3. 3V_1. 3V)的范围内,而在上述举例中,所述积分器3011的输入共模点Vcom为2. 4V,超出了单P管差分对积分器的输入共模范围。为了提高积分器3011的输入共模范围,本实施例采用了 rail to rail (轨至轨) 输入级。图7示出了 rail to rail输入级的一种实施例的示意图,如图7所示,所述railto rail输入级采用NMOS管和PMOS管并联的互补差分输入对结构,其中晶体管Ml、晶体管M2为NMOS差分输入对,晶体管M3和晶体管M4为PMOS差分输入对。具体地,如图7所示,晶体管Ml的栅极作为rail to rail输入级一个输入端,用于接收输入信号Vin+ ;晶体管M2的栅极作为rail to rail输入级的另ー个输入端,用于接收输入信号Vin-,所述输入信号Vin+与输入信号Vin-是ー对差分输入信号。所述rail to rail输入级总的共模输入范围为VSS < Vcom < VDD,其中,VDD正电源电压;vss为负电源电压。这样就实现了输入级的全摆幅。在本实施例中,可以采用电源电压VBAT提供所述rail to rail输入级的正电源电压VDD ;将负电压电压VSS设置为接地,即0V。但是其不应限制本发明的保护范围,在其他实施例中,既可以根据实际需要通过对电源电压VBAT进行负向转换得到所述负电源电压VSS,也可以通过其他的外部电源电路来提供所述正电源电压VDD和负电源电压VSS。所述rail to rail输入级的结构与工作原理与现有技术相类似,其为本技术领域人员所熟知,故在此不再赘述。本实施例中通过采用rail to rail输入级提高了积分器3011的输入共模范围,从而有效地提闻了电路的性能。本发明虽然已以较佳实施例公开如上,但其并不是用来限定本发明,任何本领域技术人员在不脱离本发明的精神和范围内,都可以利用上述掲示的方法和技术内容对本发明技术方案做出可能的变动和修改,因此,凡是未脱离本发明技术方案的内容,依据本发明的技术实质对以上实施例所作的任何简单修改、等同变化及修饰,均属于本发明技术方案的保护范围。
权利要求
1.一种音频放大电路,其特征在于,包括音频功率放大器、升压转换电路和控制电路; 所述控制电路用于产生第一控制信号和第二控制信号; 所述升压转换电路连接所述控制电路和音频功率放大器,用于在所述第一控制信号的控制下将电源电压转换为高电压,所述高电压用于给所述音频功率放大器进行供电; 所述音频功率放大器连接所述控制电路,用于在所述第二控制信号的控制下将音频输入信号进行放大处理,并输出音频输出信号; 其中,所述升压转换电路在所述高电压建立之后发送建立成功的信号给所述控制电路;所述控制电路在接收到所述建立成功的信号之后发送第二控制信号至所述音频功率放大器。
2.如权利要求I所述的音频放大电路,其特征在于,所述音频放大电路还包括基准电路,用于给所述升压转换电路和音频功率放大器提供参考电压或参考电流。
3.如权利要求I所述的音频放大电路,其特征在于,所述音频功率放大器为D类放大器,所述音频放大电路还包括参考波发生电路,所述参考波发生电路连接升压转换电路和D类放大器,用于将产生的时钟信号发送至所述升压转换电路,并且将产生的三角波信号发送至D类放大器;所述时钟信号的频率与三角波信号的频率或者倍频相同。
4.如权利要求3所述的音频放大电路,其特征在于,所述D类放大器包括脉宽调制转换电路、电压转换器和功率输出电路; 所述脉宽调制转换电路包括积分器和比较器,所述积分器在电源电压下对接收到的音频输入信号进行积分;所述比较器连接积分器和参考波发生电路,用于在电源电压下将所述积分器的输出信号与所述参考波发生电路产生的三角波进行比较以产生脉宽调制信号; 所述电压转换器,连接所述比较器和升压转换电路,用于在所述升压转换电路提供的高电压下将接收到的脉宽调制信号由电源电压域转换为高电压域; 所述功率输出电路,连接所述电压转换器和升压转换电路,用于在所述升压转换电路提供的高电压下对所述电压转换器输出的位于高电压域的脉宽调制信号进行处理以输出音频输出信号。
5.如权利要求4所述的音频放大电路,其特征在于,所述D类放大器还包括反馈电路,所述反馈电路的一端连接功率输出电路的输出端,另一端连接积分器的输入端。
6.如权利要求5所述的音频放大电路,其特征在于,所述反馈电路包括反馈电阻。
7.如权利要求4所述的音频放大电路,其特征在于,所述积分器采用轨至轨输入级。
8.如权利要求4所述的音频放大电路,其特征在于,所述电压转换器包括第一NMOS管、第二 NMOS管、第一 PMOS管、第二 PMOS管、第一反相器和第二反相器;其中, 所述第一 NMOS管的源极接地,漏极连接第一 PMOS管的漏极,栅极连接第一反相器的输出端; 所述第一反相器的输入端作为所述电压转换器的输入端; 所述第二 NMOS管的源极接地,栅极连接第二反相器的输出端,漏极连接第二 PMOS管的漏极,并作为所述电压转换器的输出端; 所述第二反相器的输入端连接所述第一反相器的输出端;所述第一 PMOS管的源极连接升压转换电路的输出端,栅极连接第二 NMOS管的漏极; 所述第二 PMOS管的源极连接升压转换电路的输出端,栅极连接第一 NMOS管的漏极;所述第一反相器和第二反相器的电源端均连接电源电压。
9.如权利要求8所述的音频放大电路,其特征在于,所述第一反相器和第二反相器分别为CMOS反相器。
10.如权利要求I所述的音频放大电路,其特征在于,所述升压转换电路包括升压转换器和电压检测电路;所述升压转换器用于在所述第一控制信号的控制下将电源电压转换为高电压;所述电压检测电路连接所述升压转换器和控制电路,用于检测升压转换器转换后的电压值,并在所述升压转换器转换后的电压值达到预定值时,发送建立成功的信号给所述控制电路。
全文摘要
一种音频放大电路。所述音频放大电路包括音频功率放大器、升压转换电路和控制电路;所述控制电路用于产生第一控制信号和第二控制信号;所述升压转换电路连接所述控制电路和音频功率放大器,用于在所述第一控制信号的控制下将电源电压转换为高电压,所述高电压用于给所述音频功率放大器进行供电;所述音频功率放大器连接所述控制电路,用于在所述第二控制信号的控制下将音频输入信号进行放大处理,并输出音频输出信号;所述升压转换电路在所述高电压建立之后发送建立成功的信号给所述控制电路;所述控制电路在接收到所述建立成功的信号之后发送第二控制信号至所述音频功率放大器。本发明的音频放大电路有效地消除了独立控制电路引起的启动杂音。
文档编号H03F1/26GK102638229SQ20121011483
公开日2012年8月15日 申请日期2012年4月18日 优先权日2012年4月18日
发明者万幸, 张振浩, 李俊杰, 杜黎明, 管少钧, 郭辉 申请人:上海艾为电子技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1