变时钟dds任意波形信号源控制输出频率的方法及实现装置制造方法

文档序号:7543079阅读:564来源:国知局
变时钟dds任意波形信号源控制输出频率的方法及实现装置制造方法
【专利摘要】本发明公开了一种变时钟DDS任意波形信号源控制输出频率的方法及实现装置,根据原始波形周期采样点数和输出频率来设置信号源的工作时钟,根据信号源的工作时钟来对原始波形数据进行插值处理,调整原始数据长度;针对传统DDWS技术在频率分辨率上的不足,采用拉格朗日插值算法调整每个周期的采样点数,既可产生复杂多变的波形又可以满足分辨率的要求。可以广泛的应用在汽车防抱死、发动机控制和变频器等领域。
【专利说明】变时钟DDS任意波形信号源控制输出频率的方法及实现装
【技术领域】
[0001]本发明涉及DDS信号源领域,具体涉及一种有效控制任意波形发生器输出波形频率的方法和装置领域。
【背景技术】
[0002]任意波形发生器(Arbitrary Waveforill Generator, AffG)是近年以来快速发展的一种通用信号源。任意波形发生器不仅能产生正弦、方波、三角、锯齿波等常见信号,还可以通过编辑手段生成任意的波形采样数据,方便的合成任意波形激励信号,同时具有输出频率稳定度和分辨率高,频率切换速度快,并且切换时输出波形相位连续等优点。在高风险高费用的实验测试中,可以模拟某种难以复现的信号,例如在飞机的可行性和稳定性测试中,模拟试机时螺旋桨的运行情况;在通信接收机测试中,仿真接收到的信道衰减信号等,可以广泛的应用在汽车防抱死、发动机控制和变频器等领域,具有广阔的市场前景。
[0003]在文献《高速任意波形合成关键技术研究》(电子科技大学学位论文)中提到直接数字合成技术是任意波形合成的核心,可分为直接数字波形合成(Direct DigitalWaveform Synthesis, DDWS)和直接数字频率合成(Direct Digital FrequencySynthesis, DDFS)两种。
[0004]DDffS的实现原理如附图3,包括地址发生器、波形查找表、DAC(数字-模拟转换器)和可变时钟发生器组成。根据波形数据采样频率、所需信号的时域特征、波形长度等参数,由信号的数学表达式计算出各信号点幅度值,经过量化后按采样顺序预先存储在波形查找表中,波形查找表可以用ram来实现,用来存储采样数据。可变时钟发生器按照用户设置的采样频率输出相应的时钟信号。每一个时钟信号的上升沿,地址发生器的输出地址加1,地址发生器的输出地址对波形查找表寻址,逐点读出波形数据,经数模转换后生成相应的输出信号,通过控制时钟信号来控制输出波形的频率。
[0005]DDFS系统主要由固定时钟发生器、相位累加器、波形查找表、数模转换器和低通滤波器等组成,如附图4所示。在采样时钟的控制下,相位累加器以频率控制字进行累加,输出相位地址对波形查找表进行寻址,输出相应的幅度信息,完成波形相位到幅度的转换。输出的波形幅度信息通过DAC (数字-模拟转换器)得到相应的模拟信号输出,低通滤波器滤波后输出,通过控制频率控制字来控制步长来控制输出波形的频率。
[0006]DDFS中工作时钟固定即采样频率固定,在产生同一波形的不同频率输出时,不需要改变波形查找表中的波形数据,只改变频率控制字即可。所合成信号的频率分辨率由采样时钟频率和相位累加器的位数共同决定,要想获得较高的频率分辨率,DDFS的相位累加器位数往往较大,就要求波形查找表的容量要求很大,实际应用中很难是实现。对于某些固定的频率输出,只利用了波形查找表中一部分的数据,存在大量的数据冗余。而在要求任意波形合成的采样率随采集系统的采样率变化而变化,便于进行信号的复现时,采用DDFS难以实现这些波形信号的模拟。[0007]DDffS在采样时钟的控制下逐点输出波形数据,其波形产生的灵活性源自其高速波形查找表中存储的波形。DDWS可以在仪器能够生成的任何时钟频率上,从高速波形存储器中读取采样点,不管时钟是工作在低频还是高频,波形的形状不会有任何改变,尽可能的保证信号的细节不遗漏,实现高保真的波形信号。输出信号的频率由采样时钟频率与波形数据点数目共同决定。为了实现某一频率的函数波形,需要仔细计算时钟频率、数据点的数目以及波形数据信息。每一次信号频率的改变,往往要重新更新波形存储器中的波形数据信息和采样时钟的频率,这需要在已知波形函数的情况下进行重采样或者直接对所要模拟的波形直接进重采样,因此,采用DDWS技术在实现波形频率的分辨率上有一定的局限性,对于常规函数波形的产生也比DDFS技术的应用更为复杂。

【发明内容】

[0008]本发明的目的在于提供一种变时钟DDS任意波形发生器及其精确控制输出波形频率的方法和装置,针对传统DDWS技术在频率分辨率上的不足,采用拉格朗日插值算法调整每个周期的采样点,既可产生复杂多变的波形又可以满足分辨率的要求。
[0009]为实现上述的发明目的,实现本发明目的的技术解决方案为:
[0010]变时钟DDS任意波形信号源控制输出波形频率方法,流程如图2所示:
[0011]第一步,根据原始波形每个周期采样数据点数M和输出波形频率f;ut来设置信号源的工作时钟f:配置一个计数值为N的计数器,该计数器的工作时钟频率为&,每经过N个时钟周期输出系统工作时钟的一个时钟周期,
[0012]N0=f0/ (f0Ut* M)
[0013]N0>=2时,四舍五入Ntl得到的值即为N,信号源以频率为VN的时钟为工作时钟,
[0014]N0<2时,N=l,信号源以频率为&的时钟为工作时钟;
[0015]第二步,判断合成波形是否满足频率要求,
[0016]将M个采样数据在&/N的时钟下进行数模转换,实际输出波形的频率为f;utl
[0017]foutl=f0/ (_
[0018]若输出波形的频率误差I f^-f-1 Zfout满足频率精度要求,将M个采样数据写入波形查找表,再经模数转换输出;
[0019]若输出波形的频率误差不满足频率精度要求,对M个采样数据进行插值处理,得到M0个采样数据,
[0020]M0^M1=V (f0Ut*N)
[0021]对M1的四舍五入得到M0,
[0022]第三步,将M0个采样数据写入波形查找表中,再经数模转换输出。
[0023]所述对M个采样数据进行插值处理为M0个采样数据的方法为:
[0024]M个原始采样数据的对应的函数表达值为y = f (n),n = 1,2,...,M,对M个原始采样数据采用拉格朗日插值法实现Mtl个采样数据的均匀插值,即在[1,M]上的M个节点对
【权利要求】
1.一种变时钟DDS任意波形信号源控制输出波形频率方法,其特征在于: 第一步,根据原始波形每个周期采样数据点数M和输出波形频率f;ut来设置信号源的工作时钟f:配置一个计数值为N的计数器,该计数器的工作时钟频率为&,每经过N个时钟周期输出系统工作时钟的一个时钟周期,
N0=V (f0Ut*M) N0>=2时,四舍五入Ntl得到的值即为N,信号源以频率为&/N的时钟为工作时钟, N0<2时,N=I,信号源以频率为&的时钟为工作时钟; 第二步,判断合成波形是否满足频率要求, 将M个采样数据在L/N的时钟下进行数字-模拟模转换,实际输出波形的频率为fwtl
fouti=fo/ (臓) 若输出波形的频率误差I foutl-fout I Zfout满足频率精度要求,将M个采样数据写入波形查找表,再经数字-模拟模转换输出; 若输出波形的频率误差不满足频率精度要求,对M个采样数据进行插值处理,得到Mtl个采样数据,
M0^M1=V (f0Ut*N) 对札的四舍五入得到M。, 第三步,将M0个采样数据写入波形查找表中,再经数字-模拟转换输出。
2.根据权利要求1所述的变时钟DDS任意波形信号源控制输出波形频率方法,其特征在于:所述对M个采样数据进行插值处理为M0个采样数据的方法为: M个原始采样数据的对应的函数表达值为y = f (n),n = 1,2,...,M,对M个原始采样数据采用拉格朗日插值法实现Mtl个采样数据的均匀插值,即在[1,M]上的M个节点对X =
3.一种变时钟DDS任意波形信号源装置,其特征在于:该装置包括上位机、晶振、时钟单元、相位累加单元、波形查找表和DAC, 时钟单元、相位累加单元和波形查找表分别连接到上位机,晶振连接到时钟单元,晶振为时钟单元提供高速时钟信号作为时钟单元的工作时钟,时钟单元连接到相位累加单元、波形查找表和DAC,相位累加单元连接到波形查找表,波形查找表连接到DAC中; 上位机用于配置时钟单元和相位累加单元,上位机对原始波形采样数据进行插值运算处理后通过总线向波形查找表中写入采样数据; 时钟单元为相位累加单元、波形查找表和DAC提供时钟信号,相位累加单元产生地址输出到波形查找表,波形查找表中的米样数据输出到DAC中转换为模拟信号输出; 所述上位机根据M个原始波形数据和输出波形频率配置信号的工作时钟,根据信号源工作的时钟来对M个采样数据进行插值运算处理后写入波形查找表中,波形查找表在相位累加器产生地址信号时输出米样波形输出到DAC后数字-模拟模转换输出。
4.根据权利要求3所述的变时钟DDS任意波形信号源装置,其特征在于:所述时钟单元为一个计数器,上位机通过配置计数器的计数值来输出可变的时钟供相位累加单元、波形查找表和DAC使用。
5.根据权利要求3所述的变时钟DDS任意波形信号源装置,其特征在于:所述相位累加单元包括一个初始地址寄存器和频率控制寄存器,上位机通过计算机总线配置初始地址寄存器和频率控制寄存器,相位累加单元产生初始地址和采样率可变的地址信号。
【文档编号】H03K3/02GK103944537SQ201310632775
【公开日】2014年7月23日 申请日期:2013年11月29日 优先权日:2013年11月29日
【发明者】夏朋浩, 贾晓华, 张兴堂, 尹加豹, 朱勇, 张鹏, 吴亮, 王伟强, 王冶, 崔强强 申请人:中国船舶重工集团公司第七一六研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1