基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现的制作方法

文档序号:7526913阅读:147来源:国知局
基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现的制作方法
【专利摘要】本发明提供一种基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,链式分数阶积分电路模块,电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚P1和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚PO1、PO2。本发明采用链式结构,设计制作了PCB电路,0.7阶分数阶积分电路由六部分组成,因此要用2个基于链式分数阶积分模块电路进行串联组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。
【专利说明】基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路实现

【技术领域】
[0001]本发明涉及一种通用分数阶积分电路模块及其0.7阶混沌系统电路实现,特别涉及一个基于链式分数阶积分电路模块的0.7阶Zhang混沌系统及模拟电路实现。

【背景技术】
[0002]因为实现分数阶混沌系统的电路的电阻和电容都是非常规电阻和电容,一般采用电阻串联和电容并联的方法实现,目前,实现的主要方法是利用现有的电阻和电容在面包板上组合的方法,这种方法可靠性和稳定性比较低,并且存在容易出错,出错后不易查找等问题,本发明为克服这个问题,采用链式结构,设计制作了 PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.7阶分数阶积分电路由六部分组成,因此要用2个通用分数阶积分模块电路进行串联组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。


【发明内容】

[0003]本发明要解决的技术问题是提供一种基于链式分数阶积分电路模块的0.7阶Zhang混沌系统及模拟电路实现,本发明采用如下技术手段实现发明目的:
[0004]1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PU、PI2和输出引脚P接第一部分,第一部分接输出引脚Pl和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚P01、P02。
[0005]2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容CxU Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3, Ry4、Ry5串联组成,所述电容Cy由电容071、072、073、074,并联组成;所述电阻Rz由电位器Rzl和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成。
[0006]3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.7阶积分电路模块,其特征在于:所述0.7阶积分电路模块由链式分数阶积分电路I和链式分数阶积分电路II级联组成,所述链式分数阶积分电路I级联输入引脚PI1、PI2悬空,所述链式分数阶积分电路I输出引脚P1、P2、P3、P4悬空,所述链式分数阶积分电路I级联输出引脚POl接链式分数阶积分电路II的PU,链式分数阶积分电路I的P02接链式分数阶积分电路II的PI2,链式分数阶积分电路II的P、P1、P3、P4和P01、P02均悬空,所述链式分数阶积分电路I的电阻Rx = 21.9M,所述链式分数阶积分电路I的电位器Rxl = 10M,所述链式分数阶积分电路I的电阻Rx2 = 10M、Rx3 = 1.5M、Rx4 = 200K、Rx5 = 200K,所述链式分数阶积分电路I的电容Cx = 3.284uF,所述链式分数阶积分电路I的电容Cxl = 2.2uF、Cx2 = 1uF、Cx3 =47nF、Cx4 = 33nF ;所述链式分数阶积分电路I的电阻Ry = 2.6M,所述链式分数阶积分电路I的电位器Ryl = 1.5M,所述链式分数阶积分电路I的电阻Ry2 = 1M、Ry3 = 100K、Ry4 =0K、Ry5 = OK,所述链式分数阶积分电路I的电容Cy = 3.139uF,所述I的电容Cyl = 2uF、Cy2 = luF、Cy3 = 10nF> Cy4 = 33nF ;所述链式分数阶积分电路I的电阻Rz = 0.526M,所述链式分数阶积分电路I的电位器Rzl = 5.1K,所述链式分数阶积分电路I的电阻Rz2=500K、Rz3 = 20K、Rz4 = 1K、Rz5 = 0K,所述链式分数阶积分电路I的电容Cz = 1.7uF,所述链式分数阶积分电路I的电容Czl = luF、Cz2 = 470F、Cz3 = 220nF、Cz4 = 10nF ;所述链式分数阶积分电路I的电阻Rw = 0.113M,所述链式分数阶积分电路I的电位器Rwl=100K,所述链式分数阶积分电路I的电阻Rw2 = 10K、Rw3 = 2K、Rw4 = 1K、Rw5 = 0K,所述链式分数阶积分电路I的电容Cw = 0.886uF,所述链式分数阶积分电路I的电容Cwl =470nF、Cw2 = 330nF、Cw3 = 47nF、Cw4 = 33nF ;
[0007]所述链式分数阶积分电路II的电阻Rx = 0.0246M,所述链式分数阶积分电路II的电位器 Rxl = 0.51K,所述 II 的电阻 Rx2 = 20K、Rx3 = 2K、Rx4 = 2K、Rx5 = 0.1K,所述链式分数阶积分电路II的电容Cx = 0.454uF,所述链式分数阶积分电路II的电容Cxl=220nF、Cx2 = 220nF、Cx3 = 100nF、Cx4悬空;所述链式分数阶积分电路II的电阻Ry =
0.006M,所述链式分数阶积分电路II的电位器Ryl = 5.1K,所述链式分数阶积分电路II的电阻Ry2 = IK、Ry3 = OK、Ry4 = OK、Ry5 = 0K,所述链式分数阶积分电路II的电容Cy =0.207uF,所述链式分数阶积分电路II的电容Cyl = 100nF、Cy2 = 100nF、Cy3 = 1nF,Cy4悬空;所述链式分数阶积分电路II的电位器Rzl,所述链式分数阶积分电路II的电阻RZ2、Rz3、Rz4、Rz5均悬空;所述链式分数阶积分电路II的电容Czl、Cz2、Cz3、Cz4均悬空;所述链式分数阶积分电路II的电位器Rwl,所述链式分数阶积分电路II的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述链式分数阶积分电路II的电容Cwl、Cw2、Cw3、Cw4均悬空;
[0008]4、基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,其特征在于:
[0009](I) Zhang 混沌系统 i 为:
dx,
—=—αχ + ?ν - yz
dt ^
dv.
[0010].< — =.r + -vzI a = 10, /) = 28, c = 2
dt
dz ,
——=V -CZ
dt
[0011](2)0.7 阶 Zhang 混沌系统 ii 为:
d°x 7
-=-ax +by-yz
df 7 y
[0012]= X + xzii a = 10, h = 28.c = 2, a = 0,7
daz 2
-=V -cz
df
[0013](3)根据0.7阶Zhang混沌系统ii构造模拟电路,利用运算放大器Ul、运算放大器U2及电阻和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8_U9、0.7阶积分电路模块UlO-Ul I构成反相加法器和反相0.7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3乘法器U4和乘法器U5采用AD633JN ;
[0014]所述运算放大器UI连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8-U9,所述运算放大器U2连接乘法器U3、乘法器U4和0.7阶积分电路模块UlO-Ul I,所述乘法器U3连接运算放大器Ul,所述乘法器U4连接运算放大器Ul,所述乘法器U5连接运算放大器U2 ;
[0015]所述运算放大器Ul的第I引脚通过电阻R9与Ul的第6引脚相接,第2引脚通过电阻R7与第I引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式分数阶积分电路U8的P引脚,第7引脚接输出y,通过电阻R2与第13引脚相接,接链式分数阶积分电路U9的P2引脚,接乘法器U3的第I引脚,接乘法器U5的第I和第3引脚,第8引脚接输出X,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接,接乘法器U4的第I引脚,接链式分数阶积分电路U7的P2引脚,第9引脚接链式分数阶积分电路U6的P引脚,第13引脚通过电阻Rl与第14引脚相接,第14引脚通过电阻R5与第9引脚相接;
[0016]所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC, H 11引脚接VEE,第8引脚输出Z,通过电阻R13与第9引脚相接,接乘法器U3的第3引脚,接乘法器U4的第3引脚,接接链式分数阶积分电路Ull的P2引脚,第9引脚接链式分数阶积分电路UlO的P引脚,第13引脚通过电阻Rll接第14引脚,第14引脚通过电阻R12接第9引脚;
[0017]所述乘法器U3的第I引脚接Ul的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R3接Ul第9引脚,第8引脚接VCC ;
[0018]所述乘法器U4的第I引脚接Ul的第8脚,第3引脚接U2的第8脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R8接Ul第2引脚,第8引脚接VCC ;
[0019]所述乘法器U5的第I和第3引脚接Ul的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻RlO接U2第13引脚,第8引脚接VCC ;
[0020]所述0.7阶积分电路模块U6-U7中的U6的PI1、PI2、PU P2、P3、P4引脚悬空,P引脚接运算放大器Ul的第9引脚,U7的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器Ul的第8引脚,U6级联输出引脚POl接U7的PI1,U6的P02接U7的PI2 ;
[0021]所述0.7阶积分电路模块U8-U9中的U8的PI1、PI2、PU P2、P3、P4引脚悬空,P引脚接运算放大器Ul的第6引脚,U9的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器Ul的第7引脚,U8级联输出引脚POl接U9的PI1,U8的P02接U9的PI2 ;
[0022]所述0.7阶积分电路模块UlO-Ull中的UlO的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,Ull的P、PU P3、P4引脚悬空,P2引脚接接运算放大器U2的第8引脚,UlO级联输出引脚POl接Ull的PI1,UlO的P02接Ull的PI2。
[0023]本发明的有益果是:采用链式结构,设计制作了 PCB电路,电路由四部分组成,每部分又由四个电阻和一个电位器串联后,与四个电容并联组成的通用分数阶积分模块电路,0.7阶分数阶积分电路由六部分组成,因此要用2个通用分数阶积分模块电路进行串联组成,采用这种方法的实现0.7阶分数阶混沌系统电路,可靠性高,不易出错。

【专利附图】

【附图说明】
[0024]图1为本发明的链式分数阶积分电路模块内部结构示意图(a)、内部实际连接图(b)和0.7阶积分电路实际连接图(c)。
[0025]图2为本发明优选实施例的电路连接结构示意图。
[0026]图3和图4为本发明的电路实际连接图。

【具体实施方式】
[0027]下面结合附图和优选实施例对本发明作更进一步的详细描述,参见图1-图4。
[0028]1、一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PU、PI2和输出引脚P接第一部分,第一部分接输出引脚Pl和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚P01、P02。
[0029]2、根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容CxU Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3, Ry4、Ry5串联组成,所述电容Cy由电容071、072、073、074,并联组成;所述电阻Rz由电位器Rzl和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成。
[0030]3、根据权利要求1所述一种链式分数阶积分电路模块,所述0.7阶积分电路模块,其特征在于:所述0.7阶积分电路模块由链式分数阶积分电路I和链式分数阶积分电路II级联组成,所述链式分数阶积分电路I级联输入引脚PI1、PI2悬空,所述链式分数阶积分电路I输出引脚P1、P2、P3、P4悬空,所述链式分数阶积分电路I级联输出引脚POl接链式分数阶积分电路II的PU,链式分数阶积分电路I的P02接链式分数阶积分电路II的PI2,链式分数阶积分电路II的P、P1、P3、P4和P01、P02均悬空,所述链式分数阶积分电路I的电阻Rx = 21.9M,所述链式分数阶积分电路I的电位器Rxl = 10M,所述链式分数阶积分电路I的电阻Rx2 = 10M、Rx3 = 1.5M、Rx4 = 200K、Rx5 = 200K,所述链式分数阶积分电路I的电容Cx = 3.284uF,所述链式分数阶积分电路I的电容Cxl = 2.2uF、Cx2 = 1uF、Cx3 =47nF、Cx4 = 33nF ;所述链式分数阶积分电路I的电阻Ry = 2.6M,所述链式分数阶积分电路I的电位器Ryl = 1.5M,所述链式分数阶积分电路I的电阻Ry2 = 1M、Ry3 = 100K、Ry4 =0K、Ry5 = 0K,所述链式分数阶积分电路I的电容Cy = 3.139uF,所述I的电容Cyl = 2uF、Cy2 = luF、Cy3 = 10nF> Cy4 = 33nF ;所述链式分数阶积分电路I的电阻Rz = 0.526M,所述链式分数阶积分电路I的电位器Rzl = 5.1K,所述链式分数阶积分电路I的电阻Rz2=500K、Rz3 = 20K、Rz4 = 1K、Rz5 = 0K,所述链式分数阶积分电路I的电容Cz = 1.7uF,所述链式分数阶积分电路I的电容Czl = luF、Cz2 = 470F、Cz3 = 220nF、Cz4 = 10nF ;所述链式分数阶积分电路I的电阻Rw = 0.113M,所述链式分数阶积分电路I的电位器Rwl=100K,所述链式分数阶积分电路I的电阻Rw2 = 10K、Rw3 = 2K、Rw4 = 1K、Rw5 = 0K,所述链式分数阶积分电路I的电容Cw = 0.886uF,所述链式分数阶积分电路I的电容Cwl =470nF、Cw2 = 330nF、Cw3 = 47nF、Cw4 = 33nF ;
[0031]所述链式分数阶积分电路II的电阻Rx = 0.0246M,所述链式分数阶积分电路II的电位器 Rxl = 0.51K,所述 II 的电阻 Rx2 = 20K、Rx3 = 2K、Rx4 = 2K、Rx5 = 0.1K,所述链式分数阶积分电路II的电容Cx = 0.454uF,所述链式分数阶积分电路II的电容Cxl=220nF、Cx2 = 220nF、Cx3 = 100nF、Cx4悬空;所述链式分数阶积分电路II的电阻Ry =
0.006M,所述链式分数阶积分电路II的电位器Ryl = 5.1K,所述链式分数阶积分电路II的电阻Ry2 = IK、Ry3 = OK、Ry4 = OK、Ry5 = 0K,所述链式分数阶积分电路II的电容Cy =0.207uF,所述链式分数阶积分电路II的电容Cyl = 100nF、Cy2 = 100nF、Cy3 = 1nF,Cy4悬空;所述链式分数阶积分电路II的电位器Rzl,所述链式分数阶积分电路II的电阻RZ2、Rz3、Rz4、Rz5均悬空;所述链式分数阶积分电路II的电容Czl、Cz2、Cz3、Cz4均悬空;所述链式分数阶积分电路II的电位器Rwl,所述链式分数阶积分电路II的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述链式分数阶积分电路II的电容Cwl、Cw2、Cw3、Cw4均悬空;
[0032]4、基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,其特征在于:
[0033](I) Zhang 混沌系统 i 为:

【权利要求】
1.一种链式分数阶积分电路模块,其特征是在于:电阻Rx与电容Cx并联,形成第一部分,电阻Ry与电容Cy并联,形成第二部分,电阻Rz与电容Cz并联,形成第三部分,电阻Rw与电容Cw并联,形成第四部分,级联输入引脚PI1、PI2和输出引脚P接第一部分,第一部分接输出引脚Pl和第二部分,第二部分接输出引脚P2和第三部分,第三部分接输出引脚P3和第四部分,第四部分接输出引脚P4和级联输出引脚P01、P02。
2.根据权利要求1所述一种链式分数阶积分电路模块,其特征在于:所述电阻Rx由电位器Rxl和电阻Rx2、Rx3、Rx4、Rx5串联组成,所述电容Cx由电容Cx1、Cx2、Cx3、Cx4并联组成;所述电阻Ry由电位器Ryl和电阻Ry2、Ry3、Ry4、Ry5串联组成,所述电容Cy由电容Cyl、Cy2、Cy3、Cy4,并联组成;所述电阻Rz由电位器Rzl和电阻Rz2、Rz3、Rz4、Rz5串联组成,所述电容Cz由电容Czl、Cz2、Cz3、Cz4并联组成;所述电阻Rw由电位器Rwl和电阻Rw2、Rw3、Rw4、Rw5串联组成,所述电容Cw由电容Cwl、Cw2、Cw3、Cw4并联组成。
3.根据权利要求1所述一种链式分数阶积分电路模块,所述0.7阶积分电路模块,其特征在于:所述0.7阶积分电路模块由链式分数阶积分电路I和链式分数阶积分电路II级联组成,所述链式分数阶积分电路I级联输入引脚PU、PI2悬空,所述链式分数阶积分电路I输出引脚P1、P2、P3、P4悬空,所述链式分数阶积分电路I级联输出引脚POl接链式分数阶积分电路II的PU,链式分数阶积分电路I的P02接链式分数阶积分电路II的PI2,链式分数阶积分电路II的P、P1、P3、P4和P01、P02均悬空,所述链式分数阶积分电路I的电阻Rx = 21.9M,所述链式分数阶积分电路I的电位器Rxl = 10M,所述链式分数阶积分电路I的电阻Rx2 = 10M、Rx3 = 1.5M、Rx4 = 200K、Rx5 = 200K,所述链式分数阶积分电路I的电容Cx = 3.284uF,所述链式分数阶积分电路I的电容Cxl = 2.2uF、Cx2 = 1uF、Cx3 =47nF、Cx4 = 33nF ;所述链式分数阶积分电路I的电阻Ry = 2.6M,所述链式分数阶积分电路I的电位器Ryl = 1.5M,所述链式分数阶积分电路I的电阻Ry2 = 1M、Ry3 = 100K、Ry4 =0K、Ry5 = 0K,所述链式分数阶积分电路I的电容Cy = 3.139uF,所述I的电容Cyl = 2uF、Cy2 = luF、Cy3 = 100nF、Cy4 = 33nF ;所述链式分数阶积分电路I的电阻Rz = 0.526M,所述链式分数阶积分电路I的电位器Rzl = 5.1K,所述链式分数阶积分电路I的电阻Rz2 =500K、Rz3 = 20K、Rz4 = IK、Rz5 = 0K,所述链式分数阶积分电路I的电容Cz = 1.7uF,所述链式分数阶积分电路I的电容Czl = 1uF、Cz2 = 470F、Cz3 = 220nF、Cz4 = 10nF ;所述链式分数阶积分电路I的电阻Rw = 0.113M,所述链式分数阶积分电路I的电位器Rwl =100K,所述链式分数阶积分电路I的电阻Rw2 = 10K、Rw3 = 2K、Rw4 = IK、Rw5 = OK,所述链式分数阶积分电路I的电容Cw = 0.886uF,所述链式分数阶积分电路I的电容Cwl =470nF、Cw2 = 330nF、Cw3 = 47nF、Cw4 = 33nF ; 所述链式分数阶积分电路II的电阻Rx = 0.0246M,所述链式分数阶积分电路II的电位器 Rxl = 0.51K,所述 II 的电阻 Rx2 = 20K、Rx3 = 2K、Rx4 = 2K、Rx5 = 0.1K,所述链式分数阶积分电路II的电容Cx = 0.454uF,所述链式分数阶积分电路II的电容Cxl = 220nF、Cx2 = 220nF、Cx3 = 100nF、Cx4悬空;所述链式分数阶积分电路II的电阻Ry = 0.006M,所述链式分数阶积分电路II的电位器Ryl = 5.1K,所述链式分数阶积分电路II的电阻Ry2 =IK、Ry3 = OK、Ry4 = OK、Ry5 = 0K,所述链式分数阶积分电路II的电容Cy = 0.207uF,所述链式分数阶积分电路II的电容Cyl = 100nF、Cy2 = 10nF,Cy3 = 10nF、Cy4悬空;所述链式分数阶积分电路II的电位器RzI,所述链式分数阶积分电路II的电阻Rz2、Rz3、Rz4、Rz5均悬空;所述链式分数阶积分电路II的电容CZ1、CZ2、CZ3、CZ4均悬空;所述链式分数阶积分电路II的电位器Rwl,所述链式分数阶积分电路II的电阻Rw2、Rw3、Rw4、Rw5均悬空;所述链式分数阶积分电路II的电容Cwl、Cw2、Cw3、Cw4均悬空。
4.基于链式分数阶积分电路模块的0.7阶Zhang混沌系统电路,其特征在于: (1)Zhang混沛系统i为:
(2)0.7阶Zhang混沌系统ii为:
(3)根据0.7阶Zhang混沌系统ii构造模拟电路,利用运算放大器U1、运算放大器U2及电阻和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8_U9、0.7阶积分电路模块UlO-Ull构成反相加法器和反相0.7阶积分器,利用乘法器U3、乘法器U4和乘法器U5实现乘法运算,所述运算放大器Ul和运算放大器U2采用LF347N,所述乘法器U3乘法器U4和乘法器U5采用AD633JN ; 所述运算放大器Ul连接运算放大器U2、乘法器U3、乘法器U4、乘法器U5和0.7阶积分电路模块U6-U7、0.7阶积分电路模块U8-U9,所述运算放大器U2连接乘法器U3、乘法器U4和0.7阶积分电路模块UlO-Ul I,所述乘法器U3连接运算放大器Ul,所述乘法器U4连接运算放大器Ul,所述乘法器U5连接运算放大器U2 ; 所述运算放大器Ul的第I引脚通过电阻R9与Ul的第6引脚相接,第2引脚通过电阻R7与第I引脚相接,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第6引脚接链式分数阶积分电路U8的P引脚,第7引脚接输出y,通过电阻R2与第13引脚相接,接链式分数阶积分电路U9的P2引脚,接乘法器U3的第I引脚,接乘法器U5的第I和第3引脚,第8引脚接输出X,通过电阻R4与第9引脚相接,通过电阻R6与第2引脚相接,接乘法器U4的第I引脚,接链式分数阶积分电路U7的P2引脚,第9引脚接链式分数阶积分电路U6的P引脚,第13引脚通过电阻Rl与第14引脚相接,第14引脚通过电阻R5与第9引脚相接; 所述运算放大器U2的第1、2、6、7引脚悬空,第3、5、10、12引脚接地,第4引脚接VCC,第11引脚接VEE,第8引脚输出z,通过电阻R13与第9引脚相接,接乘法器U3的第3引脚,接乘法器U4的第3引脚,接接链式分数阶积分电路Ull的P2引脚,第9引脚接链式分数阶积分电路UlO的P引脚,第13引脚通过电阻Rll接第14引脚,第14引脚通过电阻R12接第9引脚; 所述乘法器U3的第I引脚接Ul的第7脚,第3引脚接U2的第8引脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻R3接Ul第9引脚,第8引脚接VCC ; 所述乘法器U4的第I引脚接Ul的第8脚,第3引脚接U2的第8脚,第2、4、6引脚均接地,第5引脚接VEE,H 7引脚通过电阻R8接Ul第2引脚,第8引脚接VCC ; 所述乘法器U5的第I和第3引脚接Ul的第7脚,第2、4、6引脚均接地,第5引脚接VEE,第7引脚通过电阻RlO接U2第13引脚,第8引脚接VCC ; 所述0.7阶积分电路模块U6-U7中的U6的PI1、PI2、PU P2、P3、P4引脚悬空,P引脚接运算放大器Ul的第9引脚,U7的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器Ul的第8引脚,U6级联输出引脚POl接U7的PI1,U6的P02接U7的PI2 ; 所述0.7阶积分电路模块U8-U9中的U8的PI1、PI2、PU P2、P3、P4引脚悬空,P引脚接运算放大器Ul的第6引脚,U9的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器Ul的第7引脚,U8级联输出引脚POl接U9的PI1,U8的P02接U9的PI2 ; 所述0.7阶积分电路模块UlO-Ull中的UlO的PI1、PI2、P1、P2、P3、P4引脚悬空,P引脚接运算放大器U2的第9引脚,Ull的P、P1、P3、P4引脚悬空,P2引脚接接运算放大器U2的第8引脚,UlO级联输出引脚POl接Ull的PI1,UlO的P02接Ull的PI2。
【文档编号】H03K19/00GK104184577SQ201410483069
【公开日】2014年12月3日 申请日期:2014年9月19日 优先权日:2014年9月19日
【发明者】胡春华 申请人:胡春华
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1