一种超低相噪点频源的链路结构的制作方法

文档序号:15069140发布日期:2018-07-31 23:16阅读:来源:国知局
技术总结
本实用新型公开了一种超低相噪点频源的链路结构,在锁相环路中,鉴相器(FPD)的参考信号通过小数分频器(Fractional Divider)产生,CRO射频信号反馈入鉴相器的回路中插入一个作用类似于“谐波混频器”(Harmonic Mixer)的锁相结构。有效结合直接频率合成与数字频率合成方式的优点,提出一种混合频率合成方式。解决了用户对所需频率不是参考频率的整数倍的超低相位噪声的频率源的需求。

技术研发人员:朱红辉;王耀召
受保护的技术使用者:江苏华讯电子技术有限公司
技术研发日:2018.02.07
技术公布日:2018.07.31

当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1