用于控制led的控制电路和用于减少来自led的闪烁的控制电路的制作方法_3

文档序号:9044723阅读:来源:国知局
开关电路20和开关电路22组成,并具有输入/输出节点24、输入26以及输出30。开关电路20包括具有连接到分压器网络34的反向输入的比较器32、耦合用于接收参考电压Vkefi的非反向输入以及连接到晶体管36的输出。分压器网络34包括电阻器37和电阻器38,其中电阻器38具有耦合用于接收工作电位源(例如Vss)的端子,以及连接到比较器32的反向输入的端子。电阻器37具有通常连接到比较器32的反向输入和电阻器38以形成节点42的端子,以及连接到输入/输出节点24或者替代地用作输入/输出节点24的端子。作为例子,晶体管36为场效应晶体管,具有连接到比较器32的输出的栅极、连接到输入/输出节点24的漏极以及耦合用于接收工作电位源Vss的源极,Vss可以是例如地电位。应当注意,根据另一实施例,晶体管36的漏极可以连接到电阻器37的一端以形成输入/输出节点24。
[0039]开关电路22包括比较器40、脉冲发生器45、逻辑门44、锁存器46以及比较器48。比较器40具有连接到节点42的非反向输入、耦合用于接收参考电压V.的反向输入以及通常连接到脉冲发生器45的输入和逻辑门44的输入的输出,其中逻辑门可以是例如两输入的与门。从而,开关电路22的输入连接到开关电路20的输入。逻辑门44的输出连接到输出30或者替代地用作输出30。脉冲发生器45的输出连接到例如锁存器46的设定输入
(S)。锁存器46的输出连接到逻辑门44的另一输入。比较器48具有用作控制电路10的输入26的非反向输入、耦合用于接收参考电压乂_3的反向输入以及连接到锁存器46的复位输入(R)的输出。作为例子,参考电压Vkef3为带隙参考电压。
[0040]输入电路12包括调光器50,调光器50具有耦合用于接收交流(AC)信号的输入和连接到整流器52的输入的输出,其中整流器52具有连接到输入/输出节点24的输出。作为例子,整流器52由以桥结构连接的多个二极管组成,并且调光器50是TRIAC调光器。
[0041]光发生器14包括具有端子62、64、66和68的变压器60,变压器60连接到具有端子72和74的光源70。作为例子,光源70由一个或多个发光二极管(LEDKO1,……,70?组成,其中“η”表示整数。根据光源70包括单个LED 7(^的实施例,端子72可以为LED TO1的阳极,而端子74可以为LED 7(^的阴极。根据光源70包括多个LED的实施例,端子72为LED TO1的阳极,而端子74可以为LED 70?的阴极。图1另外示出了二极管80,其具有连接到端子66的阳极,连接到LED YO1的阳极的阴极,而端子68连接到端子74。电容器106具有连接到光源70的端子72的端子和连接到光源70的端子74的端子。
[0042]开关电路16包括场效应晶体管82,场效应晶体管82具有连接到逻辑门44的输出的栅极、连接到变压器60的端子64的漏极以及耦合用于通过电阻器84接收工作电位源Vss的源极。工作电位Vss可以是例如地电位。晶体管82的源极和电阻器84的一个端子连接到开关电路22的输入26。晶体管82不限于是η沟道晶体管或场效应晶体管。
[0043]在工作中,整流器52在控制电路10的输入/输出节点24处输出全整流信号。为了完整性,图2是全整流AC电压信号86相对时间的图,该全整流AC电压信号86将在没有调光时出现在输入/输出节点24处。
[0044]图3是时序图88,该时序图示出根据本实用新型实施例的控制电路10的工作。在时刻h以前,TRIAC调光器50响应于流过其端子的电流I τ小于其保持电流而关断或切断。响应于TRIAC调光器50关断,节点42处的信号(即在比较器40的输出处的电压)处于逻辑低电压电平,在输出30处的电压(即在晶体管82的栅极处的电压)处于逻辑低电压电平,而虚拟负载电流大致处于O毫安(mA)。
[0045]在时刻&,响应于接收触发信号,TRIAC调光器50导通并在输入/输出节点24处产生整流的TRIAC信号Vkt (图3所示),这使得在节点42处形成电压V42,即响应于在输入/输出节点24处施加整流的电压信号Vkt,电压V42形成在节点42处。电压V 42可以被称作调节的整流电压,因为其电压电平由分压器34调节。电压V42用作比较器32的反向输入处和比较器40的非反向输入处的输入信号。响应于电压V42超过参考电压Vkef2,比较器40在节点41处产生具有逻辑高电压电平的电压信号VTDC(图3所示)。电压Vtdc处于逻辑高电压电平使脉冲发生器45产生由锁存器46锁存的脉冲序列。由于电压Vtdc可以使脉冲发生器45产生脉冲序列,电压Vtdc可被称作控制信号或脉冲控制信号。应当注意,脉冲控制信号VTD。激活(assert)脉冲发生器45以产生脉冲序列和禁用(de-assert)脉冲发生器45,其中禁用脉冲发生器45使得在脉冲发生器45的输出处输出逻辑低电压。与门44响应于在时刻gt冲序列出现在其输入之一处和逻辑高电压电平出现在其另一输入处而在输出30处产生电压V3Q。输出30处的脉冲序列通过图3中的参考标号92来表示,并用作到晶体管82的输入信号。响应于禁用脉冲发生器45,电压V3tl在时刻13成为逻辑低电压。
[0046]在时刻t3,整流的TRIAC信号Vkt下降到电压电平V SQT且输入节点42处的电压变得比参考电压Vkef2更小,即在比较器40的非反向输入处的电压变得比在其反向输入处的电压更小,并且逻辑低电压电平出现在比较器40的输出处,其中逻辑低电压电平使得逻辑门44的输出电压电平为逻辑低电压电平。响应于脉冲发生器45产生具有比整流的TRIAC脉冲Vkt更高的频率的触发脉冲,SR锁存器46在其Q输出处产生输出信号,其导通晶体管82使得来自全波整流器52的输出信号被施加到变压器60。
[0047]响应于输入节点26处的电压高于参考电压VKEF3,晶体管82关断。此外,关断晶体管82使得开关电路20和22以及分压器网络34在输入/输出节点24处对寄生电容放电,而不是开关工作对该电容放电。响应于电压Vkt在时刻%下降到虚拟负载阈值电压电平AV(图3所示),比较器32在其输出产生导通晶体管36的逻辑高电压电平,这产生虚拟负载电流W。
[0048]图4是根据本实用新型另一实施例的适于控制一个或多个发光二极管(LED)的控制电路100的电路示意图。图4中示出的是耦合到输入电路12、光发生器14以及开关电路16的控制电路100。控制电路100由开关电路20和开关电路22A组成,并具有输入/输出节点24、输入26以及输出30A。开关电路22A包括比较器40、脉冲发生器45A、锁存器46、比较器48以及可变参考电压发生器102。比较器40具有连接到节点42的非反向输入、耦合用于接收参考电压¥_2的反向输入以及连接到可变参考电压发生器102的输入的输出。脉冲发生器45A的输出连接到例如锁存器46的设定输入(S)。锁存器46的输出连接到输出30A。比较器48具有用作控制电路100的输入26的非反向输入、耦合用于接收参考电压VkeficJ^反向输入以及连接到锁存器46的复位输入(R)的输出。可变参考电压发生器102的输出连接到比较器48的反向输入。
[0049]图5是示出根据本实用新型实施例的控制电路100的工作的时序图104。在时刻tQ以前,TRIAC调光器50响应于流过其端子的电流I τ小于其保持电流而关断或切断。响应于TRIAC调光器50关断,节点42处的电压小于参考电压VKEF2,因此比较器40的输出处的电压处于逻辑低电压电平,使得锁存器46处于非锁存结构而在输出30A处的电压即在晶体管82的栅极处的电压处于逻辑低电压电平。因为晶体管82的栅极处的电压处于逻辑低电压电平,所以晶体管82截止和不导通,并且虚拟负载电流大致为O毫安(mA)。应当注意,脉冲发生器45A产生脉冲序列但不被锁存器46锁存,因为锁存器46处于非锁存结构。
[0
当前第3页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1