键控箝位电路的制作方法

文档序号:7558447阅读:263来源:国知局
专利名称:键控箝位电路的制作方法
技术领域
本发明涉及向图像信号施加箝位的键控箝位电路,特别涉及即使对包含等价脉冲和垂直同步信号的图像信号也可以进行正确箝位的键控箝位电路。
背景技术
模拟图像信号需要将水平同步信号的前端电平固定一致。作为使图像信号的水平同步信号的前端电平一致的电路,正在使用箝位电路。键控箝位电路是箝位电路之一。
键控箝位电路的同步端箝位(sync tip clamp),使箝位脉冲来到期间基准电平和水平同步信号的前端电平一致,使水平同步信号的前端的直流电平一致。箝位脉冲在水平同步信号的期间产生。在箝位脉冲期间,如果基准电平和水平同步信号的前端的直流电平有直流电平差,则将其检测出来并将该差电压向电容器充电。这样,使图像信号重叠到该电容器的电压上,由此,使图像信号中的水平同步信号的前端电平一致。
图2是表示这样的键控箝位电路的方框图。在图2的输入端子1中,施加图3所示的图像信号。图3(a)是包含垂直同步信号、水平同步信号、等价脉冲和亮度信号等的复合图像信号。从输入端子1输出的图像信号施加到由箝位电路2和电容器3箝位的同步分离电路4。同步分离电路4将图3(a)的复合图像信号以图中虚线的电平限幅。而且,同步分离电路4产生图3(b)的V(垂直)消隐脉冲。以图3(a)的虚线的电平限幅的同步信号施加到箝位脉冲发生电路5。箝位脉冲发生电路5将前述同步信号施加到箝位电路2。但是,箝位脉冲发生电路5不会将前述同步信号在全部期间传送施加到箝位电路2。箝位脉冲发生电路5在图3(b)的消隐脉冲期间,不将同步信号施加到箝位电路2。因此,箝位电路2在消隐脉冲期间以外进行箝位。由该动作,可从输出端子6得到被箝位的复合图像信号。
现在说明箝位电路2在消隐脉冲期间禁止箝位的理由。
图4(a)表示水平同步信号,图4(b)表示由图2的键控箝位电路从图4(a)的水平同步信号做成的箝位脉冲。在图4(b)的期间T1中,检测图4(a)的水平同步信号的电平。图4(c)表示等价脉冲。等价脉冲的脉冲宽度和周期是水平同步信号的一半。因此,在图4(b)的期间T1中,如果检测出图4(c)的等价脉冲的电平,就不能正确地检测出等价脉冲的前端电平。即,直至图4(c)的期间T2,才能检测出电平。
在此,箝位电路2在存在等价脉冲的消隐脉冲期间,不进行箝位。
但是,如果在消隐脉冲期间不进行箝位,则在消隐脉冲期间不存在亮度信号,所以与亮度信号存在的期间相比,平均直流电平变低。如果这样的信号通过不具有非常大值的直流抑制电容,就会产生称为V倾斜的图像信号的平均直流电平上升的现象。键控箝位虽然可以吸收该V倾斜,但如果在消隐脉冲期间终止箝位脉冲,则不能吸收V倾斜。
因此,希望即使在消隐脉冲期间,也对应等价脉冲和垂直同步信号产生箝位脉冲,可以进行键控箝位。

发明内容
本发明是鉴于上述问题提出的方案,本发明的键控箝位电路,键控箝位电路,其特征在于,包括箝位电路,根据箝位脉冲对包含等价脉冲和垂直同步信号的图像信号进行箝位;同步分离电路,从以该箝位电路箝位的所述图像信号分离同步信号;箝位脉冲发生电路,根据来自该同步分离电路的同步信号产生箝位脉冲,所述等价脉冲到来时,产生脉冲宽度比所述垂直同步信号到来时的脉冲宽度短的用于等价脉冲的箝位脉冲。另外,根据本发明的键控箝位电路,其特征在于,包括箝位电路,根据箝位脉冲对包含等价脉冲的图像信号进行箝位;同步分离电路,从以该箝位电路箝位的所述图像信号分离同步信号;和箝位脉冲发生电路,产生箝位脉冲,包括充电电路,根据来自该同步分离电路的同步信号,进行电容的充电;放电电路,进行所述电容的放电;比较器,进行所述电容的充电电压和基准电压的电平比较,设定所述充电电路和所述放电电路的充放电的比,使得在所述等价脉冲到来时,产生脉冲宽度比所述等价脉冲的脉冲宽度短的用于等价脉冲的箝位脉冲。
再有,根据本发明的键控箝位电路,其特征在于,包括箝位电路,根据箝位脉冲对包含等价脉冲和垂直同步信号的图像信号进行箝位;同步分离电路,从以该箝位电路箝位的所述图像信号分离同步信号;箝位脉冲发生电路,产生箝位脉冲,包括充电电路,根据来自该同步分离电路的同步信号,进行电容的充电;放电电路,进行所述电容的放电;比较器,进行所述电容的充电电压和基准电压的电平比较,设定所述充电电路和所述放电电路的充放电的比,使得在所述垂直同步信号到来时,产生脉冲宽度比所述等价脉冲到来时的脉冲宽度长的用于垂直同步信号的箝位脉冲。


图1是本发明的实施例的键控箝位电路的方框图。
图2是现有的键控箝位电路的方框图。
图3是符合图像信号的波形图。
图4是用于说明本发明的箝位电路的工作的波形图。
图5是用于说明本发明的箝位电路的工作的波形图。
图6是用于说明本发明的箝位电路的工作的波形图。
图7是用于说明本发明的箝位电路的工作的波形图。
图8是本发明的箝位电路52的具体电路图。
具体实施例方式
以下参照图1说明本发明的实施例。图1的50是施加包括垂直同步信号、水平同步信号、等价脉冲、亮度信号等的复合图像信号的输入端子,51是箝位用的电容器(a capacitor for clamping),52是与电容器51一起进行前述图像信号的箝位的箝位电路,53是从来自箝位电路52的被箝位的图像信号分离同步信号和垂直同步信号的同步分离电路。
54是箝位了的图像信号的输出端子,55是包括根据来自同步分离电路53的同步信号进行电容器56的充电的充电电路、进行前述电容器56的放电的放电电路和进行前述电容器56的充电电压和基准电压Vref的电平比较的比较器57的产生箝位脉冲的箝位脉冲发生电路。
向图1的输入端子50中施加图3(a)所示的图像信号。图3(a)是包括垂直同步信号、水平同步信号、等价脉冲、亮度信号等的复合图像信号。来自输入端子50的图像信号由箝位电路52和电容器51箝位并施加到同步分离电路53。
同步分离电路53进行同步分离,将同步信号和垂直同步信号施加到箝位脉冲发生电路55。箝位脉冲发生电路55产生与在等价脉冲到来时,箝位比水平同步信号的脉冲宽度短的等价脉冲相应的脉冲宽度的箝位脉冲。
而且,箝位脉冲发生电路55,在垂直同步信号到来时,产生仅为防止V倾斜所需要的脉冲宽度的箝位脉冲。如果将脉冲宽度长的箝位脉冲加到箝位电路52中,可在长时间的期间内使电容器51充电或放电。
如果这样的话,即使在仅根据等价脉冲的箝位脉冲不能防止V倾斜时,也可通过增加根据垂直同步信号的箝位脉冲,矫正图像信号的直流电平,防止V倾斜。
接着,详细说明箝位脉冲发生电路55的工作。同步分离电路53将图3的(a)所示的复合图像信号以图中虚线的电平分割。在图3的(a)的复合图像信号内,注意V消隐期间。在V消隐期间,存在H/2周期(H是水平同步信号的1周期)的等价脉冲和垂直同步信号(在称为切入脉冲的H/2周期的脉冲中,与垂直同步信号为一整体)。
图5的(a)表示扩大该图3的(a)的V消隐期间的脉冲并使之反转的波形。该图5中所示的(a)的同步信号作为来自图1的同步分离电路53的信号(a)施加到箝位脉冲发生电路55。而且,图5的(a)的同步信号中,仅分离垂直同步信号,成为图5的(b)的垂直同步信号。这样,该被分离的垂直同步信号作为来自图1的同步分离电路53的信号(b)施加到箝位脉冲发生电路55。在图5的(b)的脉冲为0时,箝位脉冲发生电路55的开关58关闭。
在图5的(a)的脉冲为0时,箝位脉冲发生电路55的开关59关闭,相反在1时打开。与比较器57的正输入端子(+)连接的开关60,在图5(a)的脉冲为0时,倒向y侧,相反在为1时,倒向x侧。
由此,如施加图5的(a)的等价脉冲,则开关59开,开关60倒向x侧。这样,由恒流源61和62的电流对电容器56充电。这时的电压增加如图5的(c)的实线所示。图5的(c)的虚线表示与比较器57的正输入端子(+)连接的基准电平。在该比较器57中的电平相对放大如图6所示。
图6的(a)是等价脉冲,图6的(b)是比较器57的负输入端子(-)电压,虚线是比较器57的正输入端子(+)电压,图6的(c)是比较器57的输出电平。直至等价脉冲的脉冲宽度的中央,比较器57的负输入端子电压比正输入端子电压低,所以比较器57的输出电平为1。
之后,如果由恒流源61和62的电流对电容器56进一步充电,则比较器57的输出电平为0。该图6的(c)的脉冲成为等价脉冲的箝位脉冲。与等价脉冲相比,脉冲宽度为一半。如果将该箝位脉冲施加到箝位电路52,则可以正确地箝位该等价脉冲的前端电平。
恒流源70作为放电电路工作。恒流源61和62作为充电电路工作。通过调整该恒流源70、恒流源61和62的电流值,可改变图5的(c)的脉冲的上升沿和下降沿的倾斜。而且,通过改变恒流源61和62的电流比,可改变垂直期间和这之外的图5的(c)的脉冲的上升沿曲线。通过改变上升沿和下降沿的倾斜,可以任意改变图5的(d)的脉冲的脉冲宽度。
因此,按照本发明在等价脉冲期间也可以进行键控箝位,降低V倾斜。
如图5的(a)所示,等价脉冲的脉冲宽度比水平和垂直的同步信号窄。由此,由于直流校正能力低之前的亮度信号的电平,引起V倾斜。在此,按照本发明除了等价脉冲期间以外在垂直同步信号期间也可以进行键控箝位。这时,利用垂直同步信号的脉冲宽度长的情况,也加长键控脉冲的宽度,增加进行直流校正的时间。
在此,在图1中,利用开关58和恒流源61加长垂直同步信号的箝位脉冲的宽度。在图5的(b)的脉冲是1时,箝位脉冲发生电路55的开关58断开,如果开关58断开,恒流源61的电流不流动,所以在垂直同步信号期间的充电减少变为仅为6箝位电路2的电流。恒流源61的电流和6箝位电路2的电流比以25∶1的程度为宜。
其样子如图7所示。图7的(a)是垂直同步信号,图7的(b)是比较器57的负输入端子(-)电压,虚线是比较器57的正输入端子(+)电压,图7的(c)是比较器57的输出电平。通过比较图7的(a)和(b)可知,垂直同步信号的脉冲宽度的一半左右的脉冲可以施加到箝位电路52。这样,可以正确地箝位垂直同步信号的前端电平。
因此,按照图1的方框图,即使在图像信号的V消隐期间也可以进行箝位,可得到没有V倾斜的在同步信号的前端正确地箝位的信号。
接着,图8是箝位电路52的具体电路例,简要说明其工作。箝位电路52在箝位脉冲到来期间使基准电平和水平同步信号的前端电平一致,使水平同步信号的前端的直流电平一致。在输入端子1中可得到复合图像信号,端子20中可得到箝位脉冲,输出端子21中可得到被箝位的复合图像信号。
按照图8的电路,连接到比较器22的基准电源23的值Vref和水平同步信号的前端的直流电平相等。恒流源24的电流值设定为2I,恒流源25的电流值设定为I。来自输入端子1的复合图像信号,由箝位用的电容器2再生到某一直流电位,接着通过缓冲器26导出到输出端子21。
输出端子21的复合图像信号与比较器22的基准电源23的值Vref进行电平比较。现在,在水平同步信号的前端的直流电平比Vref小时,比较器22的输出信号变为H电平,另一方面,箝位期间变为H电平的箝位脉冲从端子20到来。开关27,28由H电平闭合。因为与门29的输出变为H电平,开关27,28一起闭合。
这样,电流I从恒流源24流入输入端子1,电容器2充电。如果电容器2以图示的极性充电,则缓冲器26的输出直流电平上升。如果该上升持续,使水平同步信号的前端的直流电平变得比Vref大时,比较器22的输出信号变为L电平。这样,在下一个箝位脉冲,与门29的输出变为L电平,所以开关27断开,开关28闭合。
这样,电流I从电容器2流到地线,电容器2放电。这样,缓冲器26的输出直流电平此次降低。重复该动作,在箝位脉冲期间,输出端子21的水平同步信号的前端的直流电平固定在Vref。其结果在水平同步信号以外的期间的图像信号也重叠到被校正的直流上,在输出端子21中产生。因此,按照图8的电路,可以进行键控箝位。
按照本发明,可在复合图像信号中进行键控箝位。按照本发明在图像信号的V消隐期间也可以进行箝位。而且,按照本发明,可得到没有V倾斜的在同步信号的前端正确地箝位的信号。
权利要求
1.一种键控箝位电路,其特征在于,包括箝位电路,根据箝位脉冲对包含等价脉冲和垂直同步信号的图像信号进行箝位;同步分离电路,从以该箝位电路箝位的所述图像信号分离同步信号;箝位脉冲发生电路,根据来自该同步分离电路的同步信号产生箝位脉冲,所述等价脉冲到来时,产生脉冲宽度比所述垂直同步信号到来时的脉冲宽度短的用于等价脉冲的箝位脉冲。
2.一种键控箝位电路,其特征在于,包括箝位电路,根据箝位脉冲对包含等价脉冲的图像信号进行箝位;同步分离电路,从以该箝位电路箝位的所述图像信号分离同步信号;和箝位脉冲发生电路,产生箝位脉冲,包括充电电路,根据来自该同步分离电路的同步信号,进行电容的充电;放电电路,进行所述电容的放电;比较器,进行所述电容的充电电压和基准电压的电平比较,设定所述充电电路和所述放电电路的充放电的比,使得在所述等价脉冲到来时,产生脉冲宽度比所述等价脉冲的脉冲宽度短的用于等价脉冲的箝位脉冲。
3.一种键控箝位电路,其特征在于,包括箝位电路,根据箝位脉冲对包含等价脉冲和垂直同步信号的图像信号进行箝位;同步分离电路,从以该箝位电路箝位的所述图像信号分离同步信号;箝位脉冲发生电路,产生箝位脉冲,包括充电电路,根据来自该同步分离电路的同步信号,进行电容的充电;放电电路,进行所述电容的放电;比较器,进行所述电容的充电电压和基准电压的电平比较,设定所述充电电路和所述放电电路的充放电的比,使得在所述垂直同步信号到来时,产生脉冲宽度比所述等价脉冲到来时的脉冲宽度长的用于垂直同步信号的箝位脉冲。
4.如权利要求3所述的键控箝位电路,其特征在于所述同步分离电路同步分离垂直同步信号,根据该垂直同步信号所述箝位脉冲发生电路改变所述充电电路和所述放电电路的充放电的比。
5.如权利要求4所述的键控箝位电路,其特征在于所述箝位脉冲发生电路包括根据所述垂直同步信号导通截止的恒流源。
6.如权利要求4所述的键控箝位电路,其特征在于所述箝位脉冲发生电路包括根据所述垂直同步信号开关的开关,根据该开关的开关导通截止的恒流源。
7.如权利要求3所述的键控箝位电路,其特征在于所述比较器的所述基准电压的值根据来自所述同步分离电路的同步信号切换。
全文摘要
本发明提供一种键控箝位电路,即使在消隐脉冲期间,也可以根据等价脉冲和垂直同步信号做成箝位脉冲,进行键控箝位。该键控箝位电路包括箝位电路(52),根据箝位脉冲对包含等价脉冲和垂直同步信号的图像信号进行箝位;同步分离电路(53),从以该箝位电路(52)箝位的所述图像信号分离同步信号;箝位脉冲发生电路(55),根据来自该同步分离电路(53)的同步信号产生箝位脉冲,在所述等价脉冲到来时,产生脉冲宽度比所述垂直同步信号到来时的脉冲宽度短的用于等价脉冲的箝位脉冲。
文档编号H04N5/18GK1509067SQ20031011872
公开日2004年6月30日 申请日期2003年12月2日 优先权日2002年12月17日
发明者滝本隆正, 本隆正 申请人:三洋电机株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1