通道服务器的制作方法

文档序号:7569502阅读:221来源:国知局
专利名称:通道服务器的制作方法
技术领域
本实用新型提供一种通道服务器,属于微机自动化通讯技术领域。
背景技术
随着信息时代的到来,计算机、网络、通信等技术广泛应用于电力系统领域,变电站的自动化水平大大提高,随之而来的是变电站的设备大量增加,并且这些设备大多是由多个厂家生产的,而每个设备的信息都要传送到调度中心,由于每个变电站的通道是有限的,一般情况下,每个变电站仅有一个通道,并且这个通道是为RTU准备的。虽然RTU具有转发功能,但也存在着多种限制,并且不同厂家的设备还存在配合和接口问题。因此,变电站的通信问题,提到了日程上来。
实用新型内容本实用新型的目的是提供一种能克服上述问题、能解决单通道多设备通讯问题的通道服务器。其技术内容为一种通道服务器,其特征在于包括中央处理模块、串口通道模块和多个通讯参数设置模块,其中中央处理模块包括中央处理器D1、地址锁存器D2和地址译码器D3,中央处理器D1的P0口经数据线分别接串口通道模块和多个通讯参数设置模块的数据端,地址锁存器D2的输出端18脚、19脚接串口通道模块,地址译码器D3的输出端分别接串口通道模块和多个通讯参数设置模块的片选端,串口通道模块的发送、接收端接外界通信电缆。
所述的通道服务器,串口通道模块包括两个串行扩展芯片D4~5、两个或非门D6~7、光耦隔离器D81~D86、电平转换电路D9~10、扩展定时器D11和分频器D12,其中串行扩展芯片D4~5采用8251芯片,其数据线D0~7接中央处理器D1的P0口,其发送准备就绪信号端15脚、接收准备就绪信号端14脚对应经或非门D6~7接中央处理器D1的外部中断端12脚、13脚,两个串行扩展芯片的复位端21脚接中央处理器D1的复位端9脚,其时钟端20脚和扩展定时器D11的时钟端9脚、15脚、18脚接分频器D12的输出端5脚,分频器D12的输入端1脚接中央处理器D1的时钟端18脚,且两个串行扩展芯片D4~5的发送时钟端15脚、接收时钟端14脚对应接扩展定时器D11的时钟输出端10脚、13脚,两个串行扩展芯片D4~5的地址线12脚接地址锁存器D2的输出端19脚,扩展定时器D11的地址线19脚、20脚对应接地址锁存器D2的输出端19脚、18脚,串行扩展芯片D4的发送端19脚接光耦隔离器D83的输入端3脚,其接收端3脚接光耦隔离器D84的输出端6脚,串行扩展芯片D5的发送端19脚接光耦隔离器D85的输入端3脚,其接收端3脚接光耦隔离器D86的输出端6脚,光耦隔离器D81的输入端3脚接中央处理器D1的输出端11脚,光耦隔离器D82的输出端6脚接中央处理器D1的输出端10脚,光耦隔离器D81的输出端6脚与光耦隔离器D82的输入端3脚对应接电平转换电路D9的输入端10脚、输出端9脚,光耦隔离器D83的输出端6脚与光耦隔离器D84的输入端3脚对应接电平转换电路D10的输入端10脚、输出端9脚,光耦隔离器D85的输出端6脚与光耦隔离器D86的输入端3脚对应接电平转换电路D10的输入端11脚、输出端12脚,电平转换电路D9~10的对外输出、输入端经插座COM1~3接外界通信设备、通信电缆。
所述的通道服务器,每个通讯参数设置模块包括拨码开关S、电阻排RP、锁存器U和与门J,其中拨码开关S一端接地,另一端接锁存器U输入端、经电阻排RP接+5V,锁存器U的输出端接数据驱动总线,其使能端E接与门J的输出端,与门J的一输入端RD接中央处理器D1的读信号端17脚,另一输入端CS接地址译码器D3的输出端。
所述的通道服务器,地址译码器D3的输入端1、2、3脚对应接中央处理器D1的地址总线A8~10,其输出端15~10脚接通讯参数设置模块中与门J的输入端、扩展定时器D11的片选端21脚和串行扩展芯片D4~5的片选端11脚。
其工作原理为两个(或多个)设备的通讯口接至串口通道模块的输入端,由中央处理模块将接收的数据进行编码,并将编码后的数据由串口通道模块的输出端经通讯电缆接至远端服务器的输入口,远端服务器的两个(或多个)输出口通过解码又恢复为始端的设备通讯口状态,从而完成了单通道多设备的通讯问题。它只需将两套通道服务器接在单通道的两端,就可将单通道变为“准”多通道,实现多设备的通讯问题,该方式不需对原有的软硬件设备作任何变动。


图1是本实用新型的工作原理框图;
图2是图1所示实施例中中央处理模块、地址锁存器及地址译码器的电路图;图3是图1所示实施例中串口通道模块的电路图;图4是图1所示实施例中多个通讯参数设置模块的电路图具体实施方式
中央处理器D1的时钟端18、19脚接晶振电路,串行扩展芯片D4~5采用8251芯片,其数据线D0~7接中央处理器D1的P0口,其发送准备就绪信号端15脚、接收准备就绪信号端14脚对应经或非门D6~7接中央处理器D1的外部中断端12脚、13脚,两个串行扩展芯片D4~5的复位端21脚接中央处理其D1的复位端9脚,其时钟端20脚和扩展定时器D11的时钟端9脚、15脚、18脚接分频器D12的输出端5脚,分频器D12的输入端1脚接中央处理器D1的时钟端18脚,且两个串行扩展芯片D4~5的发送时钟端15脚、接收时钟端14脚对应接扩展定时器D11的时钟输出端10脚、13脚,两个串行扩展芯片D4~5的地址线12脚接地址锁存器D2的输出端19脚,扩展定时器D11的地址线19脚、20脚对应接地址锁存器D2的输出端19脚、18脚,串行扩展芯片D4的发送端19脚接光耦隔离器D83的输入端3脚,其接收端3脚接光耦隔离器D84的输出端6脚,串行扩展芯片D5的发送端19脚接光耦隔离器D85的输入端3脚,其接收端3脚接光耦隔离器D86的输出端6脚,光耦隔离器D81的输入端3脚接中央处理器D1的输出端11脚,光耦隔离器D82的输出端6脚接中央处理器D1的输出端10脚,光耦隔离器D81的输出端6脚与光耦隔离器D82的输入端3脚对应接电平转换电路D9的输入端10脚、输出端9脚,光耦隔离器D83的输出端6脚与光耦隔离器D84的输入端3脚对应接电平转换电路D10的输入端10脚、输出端9脚,光耦隔离器D85的输出端6脚与光耦隔离器D86的输入端3脚对应接电平转换电路D10的输入端11脚、输出端12脚,电平转换电路D9~10的对外输出、输入端经插座COM1~3接外界通信设备、通信电缆。拨码开关S1~3的一端接地,另一端对应接锁存器U1~3输入端、对应经电阻排RP1~3接+5V,锁存器U1~3的输出端接数据驱动总线,其使能端E接与门J1~3的输出端,与门J1~3的一输入端RD接中央处理器D1的读信号端17脚,另一输入端CS1~3接地址译码器D3的输出端15~13脚,地址译码器D3的输入端1、2、3脚对应接中央处理器D1的地址总线21~23,其输出端12~10脚对应接扩展定时器D11的片选端21脚和串行扩展芯片D4~5的片选端11脚。
权利要求1.一种通道服务器,其特征在于包括中央处理模块、串口通道模块和多个通讯参数设置模块,其中中央处理模块包括中央处理器D1、地址锁存器D2和地址译码器D3,中央处理器D1的P0口经数据线分别接串口通道模块和多个通讯参数设置模块的数据端,地址锁存器D2的输出端18脚、19脚接串口通道模块,地址译码器D3的输出端分别接串口通道模块和多个通讯参数设置模块的片选端,串口通道模块的发送、接收端接外界通信电缆。
2.如权利要求1所述的通道服务器,其特征在于串口通道模块包括两个串行扩展芯片D4~5、两个或非门D6~7、光耦隔离器D81~D86、电平转换电路D9~10、扩展定时器D11和分频器D12,其中串行扩展芯片D4~5采用8251芯片,其数据线D0~7接中央处理器D1的P0口,其发送准备就绪信号端15脚、接收准备就绪信号端14脚对应经或非门D6~7接中央处理器D1的外部中断端12脚、13脚,两个串行扩展芯片的复位端21脚接中央处理器D1的复位端9脚,其时钟端20脚和扩展定时器D11的时钟端9脚、15脚、18脚接分频器D12的输出端5脚,分频器D12的输入端1脚接中央处理器D1的时钟端18脚,且两个串行扩展芯片D4~5的发送时钟端15脚、接收时钟端14脚对应接扩展定时器D11的时钟输出端10脚、13脚,两个串行扩展芯片D4~5的地址线12脚接地址锁存器D2的输出端19脚,扩展定时器D11的地址线19脚、20脚对应接地址锁存器D2的输出端19脚、18脚,串行扩展芯片D4的发送端19脚接光耦隔离器D83的输入端3脚,其接收端3脚接光耦隔离器D84的输出端6脚,串行扩展芯片D5的发送端19脚接光耦隔离器D85的输入端3脚,其接收端3脚接光耦隔离器D86的输出端6脚,光耦隔离器D81的输入端3脚接中央处理器D1的输出端11脚,光耦隔离器D82的输出端6脚接中央处理器D1的输出端10脚,光耦隔离器D81的输出端6脚与光耦隔离器D82的输入端3脚对应接电平转换电路D9的输入端10脚、输出端9脚,光耦隔离器D83的输出端6脚与光耦隔离器D84的输入端3脚对应接电平转换电路D10的输入端10脚、输出端9脚,光耦隔离器D85的输出端6脚与光耦隔离器D86的输入端3脚对应接电平转换电路D10的输入端11脚、输出端12脚,电平转换电路D9~10的对外输出、输入端经插座COM1~3接外界通信设备、通信电缆。
3.如权利要求1所述的通道服务器,其特征在于每个通讯参数设置模块包括拨码开关S、电阻排RP、锁存器U和与门J,其中拨码开关S一端接地,另一端接锁存器U输入端、经电阻排RP接+5V,锁存器U的输出端接数据驱动总线,其使能端E接与门J的输出端,与门J的一输入端RD接中央处理器D1的读信号端17脚,另一输入端CS接地址译码器D3的输出端。
4.如权利要求1所述的通道服务器,其特征在于地址译码器D3的输入端1、2、3脚对应接中央处理器D1的地址总线A8~10,其输出端15~10脚接通讯参数设置模块中与门J的输入端、扩展定时器D11的片选端21脚和串行扩展芯片D4~5的片选端11脚。
专利摘要本实用新型提供一种通道服务器,其特征在于包括中央处理模块、串口通道模块和多个通讯参数设置模块,其中中央处理模块包括中央处理器D
文档编号H04B3/54GK2659033SQ200320106280
公开日2004年11月24日 申请日期2003年10月18日 优先权日2003年10月18日
发明者李学鹭, 赵建梅, 韩长志, 相秀朋, 曲连昌, 姜志海 申请人:淄博中瑞电气有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1